<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 嵌入式系統(tǒng) > 新品快遞 > 美高森美發(fā)布領(lǐng)先的FPGA新產(chǎn)品概覽

          美高森美發(fā)布領(lǐng)先的FPGA新產(chǎn)品概覽

          作者: 時(shí)間:2015-01-29 來(lái)源:電子產(chǎn)品世界 收藏

            1. 超安全® SoC 和 IGLOO2®

          本文引用地址:http://www.ex-cimer.com/article/269203.htm

            的超安全® SoC 和 IGLOO2® FPGA器件,無(wú)論在器件、設(shè)計(jì)和系統(tǒng)層次上的安全特性都比其他領(lǐng)先FPGA制造商更先進(jìn)。新的數(shù)據(jù)安全特性現(xiàn)已成為主流 SoC FPGA和 IGLOO2 FPGA器件的一部分,可讓開(kāi)發(fā)人員充分利用器件本身所具有的同級(jí)別器件中的最低功耗,高可靠性和最佳安全技術(shù),以期構(gòu)建高度差異化的產(chǎn)品,幫助贏得顯著的上市時(shí)間優(yōu)勢(shì)。

            Aberdeen集團(tuán)指出,到2020年大約有500億臺(tái)設(shè)備將會(huì)聯(lián)網(wǎng)。這些設(shè)備不僅必須安全,而且還需要在器件、設(shè)計(jì)和系統(tǒng)層次上均保持安全。例如,即使設(shè)備或系統(tǒng)即使符合先進(jìn)加密標(biāo)準(zhǔn)(AES),也可能易于遭受側(cè)信道攻擊(side channel attack)。獲得授權(quán)的專利差分功率分析(DPA)解決對(duì)策通過(guò)保護(hù)存儲(chǔ)在系統(tǒng)中的密匙防止遭受此類攻擊,以提高系統(tǒng)整體安全性。

            最新一代SmartFusion2 SoC FPGA和 IGLOO2 FPGA是業(yè)界最安全的可編程器件,具有實(shí)現(xiàn)安全的可編程器件所需的三個(gè)關(guān)鍵因素——安全硬件、設(shè)計(jì)安全性和數(shù)據(jù)安全性。美高森美的數(shù)據(jù)安全器件通過(guò)安全的供應(yīng)鏈管理體系來(lái)構(gòu)建,具有以下特性:

            來(lái)自Cryptographic Research Inc.授權(quán)的專利保護(hù) DPA對(duì)策

            包括有源網(wǎng)格的有源篡改檢測(cè)器

            安全快閃密匙存儲(chǔ)

            通過(guò)內(nèi)在ID的物理不可克隆功能(PUF) Quiddikey®-Flex,實(shí)現(xiàn)獨(dú)特的密匙生成

            通過(guò)NIST全面認(rèn)證的加密加速器

            根據(jù)Ponemon Institute的報(bào)告,每個(gè)丟失記錄的數(shù)據(jù)泄露成本可能高達(dá)246元美元左右,也許會(huì)對(duì)于企業(yè)的長(zhǎng)期生存造成重大影響。而且,現(xiàn)在各種各樣主流應(yīng)用都使用具備有限安全特性的FPGA器件開(kāi)發(fā),表明了應(yīng)對(duì)多層次的安全方法比以往更為重要。此外,使用基于硬件的安全特性可以創(chuàng)建比純軟件方案更加安全的系統(tǒng),并且構(gòu)成安全的軟件系統(tǒng)的基線。

            全新SoC FPGA安全特性:

            唯一帶有PUF的FPGA器件

            唯一帶有基于Cryptographic Research Inc.授權(quán)許可技術(shù)之三重專利DPA對(duì)策技術(shù)的FPGA器件

            唯一具有全面數(shù)據(jù)安全處理功能的FPGA器件,帶有用于AES、SHA、HMAC、橢圓曲線密碼體制(ECC) 和非確定性隨機(jī)比特發(fā)生器(NRBG)的硬件加速器

            通過(guò)全面的NIST認(rèn)證,具備頂尖安全性的可編程器件

            DRBG、AES256、SHA256、HMAC、ECC-CDH

            有源篡改檢測(cè)器

            歸零(Zeroization)

            2. Libero系統(tǒng)級(jí)芯片綜合設(shè)計(jì)軟件

            Libero系統(tǒng)級(jí)芯片(SoC) 綜合設(shè)計(jì)軟件11.4版本適用于開(kāi)發(fā)美高森美新一代FPGA產(chǎn)品,能改善設(shè)計(jì)流程運(yùn)行時(shí)間多達(dá)35%。該產(chǎn)品還提供了更高的設(shè)計(jì)效率,具有改善的SmartDesign圖形設(shè)計(jì)畫(huà)布、改善的文本編輯器、設(shè)計(jì)報(bào)告和約束編輯器功能。改進(jìn)的SERDES向?qū)Ь哂行碌臅r(shí)鐘選項(xiàng),可以提高混合串行數(shù)據(jù)速率的靈活性。高設(shè)計(jì)效率減少了美高森美客戶創(chuàng)建設(shè)計(jì)的復(fù)雜性,帶來(lái)更快的基于FPGA設(shè)計(jì)上市時(shí)間。

            自2013年推出用于SmartFusion2 和 IGLOO2 FPGA 產(chǎn)品的Libero SoC v11.0版本后,美高森美目睹了Libero SoC 設(shè)計(jì)軟件獲得廣泛的使用及支持,而直到現(xiàn)在已經(jīng)提供了超過(guò)44,000個(gè)授權(quán)。這些都是源于美高森美FPGA 產(chǎn)品具有用于通信、工業(yè)、航天及國(guó)防的內(nèi)在價(jià)值,以及在主流應(yīng)用中具有競(jìng)爭(zhēng)力的定位。

            Libero SoC v11.4軟件的重要增添項(xiàng)目是用于Linux開(kāi)源操作系統(tǒng)的完整的設(shè)計(jì)流程支持,易于使用的新FlashPro Express工具與軟件捆綁在一起,實(shí)現(xiàn)用于Linux操作系統(tǒng)的設(shè)備編程和調(diào)試功能。這些功能為系統(tǒng)架構(gòu)師和設(shè)計(jì)人員提供了額外的效率,可讓他們?cè)谡麄€(gè)設(shè)計(jì)流程中處于相同的開(kāi)發(fā)環(huán)境中。

            Libero SoC v11.4生產(chǎn)率和易用性的改進(jìn)包括:

            運(yùn)行時(shí)間改進(jìn):布局運(yùn)行時(shí)間減少多達(dá)35%,時(shí)鐘分析運(yùn)行時(shí)間減少20%,現(xiàn)在System Builder和SmartDesign Generation較以往快兩倍,現(xiàn)在檔案匯入較以往快兩倍

            編輯特性:創(chuàng)新的FlashPro5編程硬件和FlashPro Express編程工具,支持簡(jiǎn)化的 生產(chǎn)線編程并全面支持Linux

            仿真流程改進(jìn):在任何設(shè)計(jì)層支持測(cè)試仿真

            I/O編輯器和文本編輯器提升:過(guò)濾、多行編輯、語(yǔ)法突出、注釋和塊折疊



          關(guān)鍵詞: 美高森美 SmartFusion2 FPGA

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();