<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于FPGA+DDS的正弦信號(hào)發(fā)生器的設(shè)計(jì)

          基于FPGA+DDS的正弦信號(hào)發(fā)生器的設(shè)計(jì)

          作者: 時(shí)間:2015-04-21 來(lái)源:網(wǎng)絡(luò) 收藏

            2.2相關(guān)電路設(shè)計(jì)

          本文引用地址:http://www.ex-cimer.com/article/272867.htm

            2.2.1 D/A轉(zhuǎn)換電路

            位于波形輸出ROM后的D/A單元,是將數(shù)字量形式的波形幅值轉(zhuǎn)換成所要求的合成頻率的模擬量形式信號(hào)[4].由于儲(chǔ)存波形的ROM具有10 bit的輸出,所以采用10 bit的DAC將輸出的數(shù)字信號(hào)轉(zhuǎn)換成模擬信號(hào)。本系統(tǒng)采用ADI公司的10 bit COMS數(shù)模轉(zhuǎn)換芯片AD5432,AD5432的驅(qū)動(dòng)電壓為3 V~5.5 V,具有50 MHz的串行接口、10 MHz的乘法帶寬、2.5 MS/s的更新速率,采用±10 V的參考輸入,輸出為電流[5].

            2.2.2濾波電路

            經(jīng)由DAC的輸出信號(hào)實(shí)際上是階梯模擬信號(hào),需利用低通濾波器濾除波形的雜波,并進(jìn)行平滑處理。由于本系統(tǒng)的最高輸出頻率為10 MHz,所以選取的低通濾波器的截止頻率也應(yīng)為10 MHz.為了減少系統(tǒng)體積,節(jié)省設(shè)計(jì)時(shí)間,提高系統(tǒng)的可靠性,本系統(tǒng)選用凌特公司LT6600-10低通濾波器。LT6600-10內(nèi)集成了一個(gè)全差分放大器和一個(gè)近似于切比雪夫響應(yīng)的四階10 MHz低通濾波器,差分增益由兩個(gè)外部電阻設(shè)置[6],其基本連接方式如圖3所示。

            

           

            圖3 LT6600-10 的基本連接方式

            3實(shí)驗(yàn)仿真與分析

            實(shí)驗(yàn)中所用的芯片為Altera公司的Cyclone III系列,Cyclone III是Altera公司的首款65 nm低成本,含有5 K~120 K邏輯單元(LE),288個(gè)數(shù)字信號(hào)處理(DSP)乘法器,存儲(chǔ)器達(dá)到4 Mbit.Cyclone III系列比前一代產(chǎn)品每邏輯單元成本降低20%,使設(shè)計(jì)人員能夠更多地在成本敏感的應(yīng)用中使用FPGA.系統(tǒng)所用的測(cè)試頻率(參考頻率)為50 MHz,調(diào)試好系統(tǒng),使系統(tǒng)的輸出從1 kHz~10 MHz遞增,并改變輸出波形的相位,輸出波形的相位變化范圍為0°~360°。經(jīng)示波器測(cè)試,系統(tǒng)的輸出波形形狀良好,輸出波形的實(shí)測(cè)頻率與理論計(jì)算值的絕對(duì)誤差小于0.1%,滿(mǎn)足設(shè)計(jì)要求,有較好的實(shí)用價(jià)值。圖4為實(shí)驗(yàn)的輸出波形。

            

           

            圖4 實(shí)驗(yàn)輸出波形

            產(chǎn)生測(cè)試信號(hào)的儀器統(tǒng)稱(chēng)為信號(hào)源,也稱(chēng)為信號(hào)發(fā)生器,它用于產(chǎn)生被測(cè)電路所需特定參數(shù)的電測(cè)試信號(hào)。信號(hào)發(fā)生器用途非常廣泛,科學(xué)實(shí)驗(yàn)、產(chǎn)品研發(fā)、生產(chǎn)維修、IC芯片測(cè)試中都能見(jiàn)到它的身影,目前市場(chǎng)上大部分信號(hào)發(fā)生器多采用頻率直接合成技術(shù)。盡管基于FPGA的信號(hào)發(fā)生器應(yīng)用廣泛,較傳統(tǒng)的信號(hào)源有許多優(yōu)點(diǎn),但是由于數(shù)字化實(shí)現(xiàn)的固有特點(diǎn),決定了其輸出頻譜雜散較大,又由于DDS內(nèi)部DAC和ROM的工作速度的限制,使得DDS信號(hào)源的最高輸出頻率受限[7].不過(guò),隨著DDS技術(shù)的不斷完善和發(fā)展,其頻譜雜散、最高輸出頻率的性能指標(biāo)將得到優(yōu)化,未來(lái)將有越來(lái)越多的信號(hào)發(fā)生器采用DDS技術(shù),所以說(shuō)對(duì)DDS進(jìn)行研究具有很好的現(xiàn)實(shí)意義。

          低通濾波器相關(guān)文章:低通濾波器原理


          負(fù)離子發(fā)生器相關(guān)文章:負(fù)離子發(fā)生器原理
          數(shù)字濾波器相關(guān)文章:數(shù)字濾波器原理
          離子色譜儀相關(guān)文章:離子色譜儀原理

          上一頁(yè) 1 2 下一頁(yè)

          關(guān)鍵詞: FPGA DDS

          評(píng)論


          相關(guān)推薦

          技術(shù)專(zhuān)區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();