<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 牛人業(yè)話 > 小梅哥和你一起深入學(xué)習(xí)FPGA之?dāng)?shù)碼鐘(上)

          小梅哥和你一起深入學(xué)習(xí)FPGA之?dāng)?shù)碼鐘(上)

          作者: 時(shí)間:2015-05-18 來源:網(wǎng)絡(luò) 收藏

            一、 實(shí)驗(yàn)?zāi)康?/p>本文引用地址:http://www.ex-cimer.com/article/274342.htm

            實(shí)現(xiàn)數(shù)碼時(shí)鐘的功能,要求能夠進(jìn)行24時(shí)制時(shí)、分、秒的顯示,并能夠通過按鍵調(diào)整時(shí)間。

            二、 實(shí)驗(yàn)原理

            通過對系統(tǒng)時(shí)鐘進(jìn)行計(jì)數(shù),獲得1S的標(biāo)準(zhǔn)信號,再以該信號為基礎(chǔ),進(jìn)行時(shí)、分、秒的計(jì)數(shù),通過數(shù)碼管將該計(jì)數(shù)值顯示出來,即可實(shí)現(xiàn)數(shù)字鐘的功能。同時(shí)可以使用獨(dú)立按鍵對時(shí)、分、秒計(jì)數(shù)器的初始值進(jìn)行設(shè)置,即可實(shí)現(xiàn)時(shí)間的設(shè)定。

            三、 硬件設(shè)計(jì)

            本實(shí)驗(yàn)硬件電路簡單,用到了8個(gè)數(shù)碼管和4個(gè)獨(dú)立按鍵。硬件電路如下:

            

           

            圖3-1 數(shù)字鐘電路

            四、 架構(gòu)設(shè)計(jì)

            本實(shí)驗(yàn)設(shè)計(jì)架構(gòu)模塊較多,下圖為數(shù)字鐘的架構(gòu):

            

           

            圖4-1 數(shù)字鐘實(shí)驗(yàn)?zāi)K組織結(jié)構(gòu)圖

            由圖可知本實(shí)驗(yàn)有16個(gè)輸出端口和6個(gè)輸入端口,各端口的意義如下

          fpga相關(guān)文章:fpga是什么




          關(guān)鍵詞: FPGA 數(shù)碼鐘

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();