<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 業(yè)界動態(tài) > Altera推出新套件加速FPGA和SoC設計

          Altera推出新套件加速FPGA和SoC設計

          作者: 時間:2015-05-22 來源:新電子 收藏

            推出Quartus II軟體新套件--Spectra-Q。以提高下一代可程式化元件的設計效能,縮短產(chǎn)品面市時間。新產(chǎn)品能縮短編譯時間,提供通用、快速追蹤設計輸入和置入式IP整合特性,令采用現(xiàn)場可編程閘陣列()和系統(tǒng)單晶片(SoC)的設計快馬加鞭,使用者可在更高抽象層級上設計與實現(xiàn),大幅縮短設計時間。

          本文引用地址:http://www.ex-cimer.com/article/274550.htm

            軟體和IP市場資深總監(jiān)Alex Grbic表示,和SoC具有數(shù)百萬個邏輯單元的元件,支援幾百種介面的通訊協(xié)定,提供新的硬式核心功能模組,提高元件的功能,因此須增強軟體設計工具的效能,以適應邏輯單元數(shù)量增長,新產(chǎn)品的軟體技術能減少設計迭代次數(shù),加速設計過程。

            新產(chǎn)品提供快速演算法,支援漸進式設計修改,不須進行整體設計編譯,并具有分層資料庫,支援用戶修改設計的其他部分時,保留矽智財(IP)模組的布局資訊不變。

            該產(chǎn)品更為軟體、硬體和數(shù)位訊號處理器(DSP)等設計人員,提供快速追蹤設計輸入功能。透過多個通用設計流程,設計人員可采用自己喜歡的語言或者設計環(huán)境,以更出色的效率針對進行設計。新產(chǎn)品除支援HDL語言,更支援為HLS提供的A++新編譯器,從C/C++語言中建立IP核心,藉更快速的模擬和IP產(chǎn)生,提高生產(chǎn)力。

          fpga相關文章:fpga是什么


          c++相關文章:c++教程




          關鍵詞: Altera FPGA

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();