<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 電源與新能源 > 新品快遞 > Altera新發(fā)布結(jié)構(gòu)化ASIC方案HardCopyII

          Altera新發(fā)布結(jié)構(gòu)化ASIC方案HardCopyII

          作者: 時間:2005-01-28 來源: 收藏

          公司今天發(fā)布了下一代結(jié)構(gòu)化ASIC方案——HardCopy® II系列。HardCopy® II器件是業(yè)內(nèi)最出眾的結(jié)構(gòu)化ASIC,采用了獨特的FPGA前端設(shè)計方法,每百萬ASIC邏輯門價格低至15美金。HardCopy® II結(jié)構(gòu)化ASIC構(gòu)建在新的精細(xì)粒度體系結(jié)構(gòu)上,面向低成本設(shè)計,使邏輯門密度、性能和低功耗達(dá)到了更高的水平,在很多領(lǐng)域內(nèi),是ASIC和ASSP的最佳解決方案。

          本文引用地址:http://www.ex-cimer.com/article/4441.htm

          HardCopy II器件實現(xiàn)了最大220萬ASIC邏輯門、880萬比特RAM和超過350MHz的系統(tǒng)性能。HardCopy II系列價格、密度和性能優(yōu)勢將擴(kuò)展在有線/無線通信、存儲、數(shù)字消費、工業(yè)和軍事領(lǐng)域的市場份額,這些市場也是結(jié)構(gòu)化ASIC方案成功應(yīng)用的領(lǐng)域。

          華為固網(wǎng)硬件總監(jiān)靳陽葆評論說:“與標(biāo)準(zhǔn)ASIC相比,HardCopy結(jié)構(gòu)化ASIC具有多個優(yōu)勢。第一是其更低的總體成本,第二是更短的開發(fā)時間和更快的產(chǎn)品面市,第三是從FPGA向HardCopy器件的無縫移植。這些優(yōu)勢使我們有更多的選擇來實現(xiàn)成功的產(chǎn)品?!?/p>

          Mercury Computer產(chǎn)品管理主管Richard Jaenicke說:“Altera的HardCopy結(jié)構(gòu)化ASIC為我們提供了FPGA那樣的靈活性和標(biāo)準(zhǔn)單元ASIC的性能。我們比較了來自其他供應(yīng)商的方案,但是他們不能滿足成本、性能和及時面市的目標(biāo)。HardCopy器件的設(shè)計和制造工藝非常流暢,器件比所宣傳的還要好——我們只花費了半天時間來驗證其功能和性能。它能夠在FPGA中實現(xiàn)我們的設(shè)計原型,而且采用HardCopy器件可以快速實現(xiàn)產(chǎn)品化,這些特性使我們具備了及時面市的優(yōu)勢。根據(jù)使用HardCopy器件的經(jīng)驗,我們在相似的工程中一定還會使用他們?!?/p>

          “為什么還要進(jìn)行其他選擇呢?”

          只有Altera能夠?qū)崿F(xiàn)從引腳兼容、功能等價的FPGA原型到結(jié)構(gòu)化ASIC的無縫移植工藝技術(shù)。該工藝技術(shù)與任何其他ASIC或結(jié)構(gòu)化ASIC方案相比,將開發(fā)風(fēng)險和開發(fā)成本降到了最低。設(shè)計人員采用Quartus® II設(shè)計軟件和Stratix® II FPGA系列,能夠在系統(tǒng)內(nèi)以系統(tǒng)運行速度全面驗證其設(shè)計功能。在芯片正式投產(chǎn)之前,他們可以試銷,甚至對一個設(shè)計開發(fā)多個不同型號。工程師最終完成設(shè)計后,Quartus II軟件自動產(chǎn)生交付給Altera HardCopy設(shè)計中心的文件。在8至10個星期內(nèi),設(shè)計中心完成設(shè)計向HardCopy II結(jié)構(gòu)化ASIC的移植,實現(xiàn)經(jīng)過完全測試的原型。

          Collett Research International估計超過60%的ASIC設(shè)計至少要進(jìn)行一次以上的重制,導(dǎo)致產(chǎn)品面市推遲、成本預(yù)算超支。Altera結(jié)構(gòu)化ASIC設(shè)計方法極大的縮短了產(chǎn)品面市的時間,從而幫助設(shè)計人員避免了昂貴的重制,降低了總體擁有成本。設(shè)計人員采用Altera去年12月份發(fā)布的Quartus II軟件4.2版,可以對其HardCopy II進(jìn)行原型設(shè)計,在轉(zhuǎn)向產(chǎn)品時,直接進(jìn)行印刷電路板布板,Altera獨特的無縫移植工藝保證能夠?qū)崿F(xiàn)對FPGA的真正置入式替代。

          Altera亞太區(qū)市場總監(jiān)梁樂觀說:“為什么還要進(jìn)行其他選擇呢?HardCopy II結(jié)構(gòu)化ASIC的新價格、性能、密度和功耗特性以及FPGA前端設(shè)計驗證為ASIC設(shè)計人員提供了最有效的系統(tǒng)級設(shè)計方法。此外,對客戶來講,Altera結(jié)構(gòu)化ASIC極短的產(chǎn)品面市時間是市場上任何其他結(jié)構(gòu)化ASIC或標(biāo)準(zhǔn)單元ASIC做不到的?!?/p>

          設(shè)計人員可以繼續(xù)使用來自Cadence、Mentor Graphics、Synopsys和Synplicity的綜合、驗證、時序分析和邏輯等效檢查工具。ASIC和FPGA設(shè)計人員可以采用他們已有的流程面向HardCopy結(jié)構(gòu)化ASIC進(jìn)行設(shè)計,對任何其他工具培訓(xùn)或增加開發(fā)成本的需要降到了最小。

          HardCopy II特性
          HardCopy II器件與Stratix II FPGA中的設(shè)計相比,其內(nèi)核功耗降低了50%。其接口電路支持233MHz的SDRAM和250MHz的RLDRAM II外部存儲器。此外,HardCopy II器件還支持1-Gbps差分I/O和高速接口,如萬兆以太網(wǎng)(XSBI)、SFI-4、SPI 4.2、HyperTransport™、RapidIO™和最大1 Gbps的UTOPIA 4級接口。

          同F(xiàn)PGA原型一樣,HardCopy II器件以及前一系列HardCopy采用了同樣的工藝技術(shù)制造——TSMC的低k絕緣90-nm工藝,實現(xiàn)了無縫、無風(fēng)險設(shè)計移植和對FPGA的置入式替換。Stratix II FPGA也采用了同樣的工藝技術(shù)。

          價格和供貨信息
          設(shè)計人員采用Quartus II 4.2版設(shè)計軟件可以立即在Stratix II FPGA上開始其HardCopy II原型設(shè)計。2005年第三季度將提供第一個HardCopy II器件專用原型。HardCopy II系列具有五種型號,其密度在100萬和220萬邏輯門之間。100,000單位批量起價15美金,全包移植NRE起價225,000美金,包括進(jìn)行原型完整測試。



          關(guān)鍵詞: Altera

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();