MIMO 系統(tǒng)的快速原型設(shè)計(jì)與驗(yàn)證
然而這些系統(tǒng)的設(shè)計(jì),卻必須在成本和功耗方面做出折衷,這對(duì)使用電池運(yùn)行的手持設(shè)備具有重要影響。設(shè)計(jì)團(tuán)隊(duì)需要面對(duì)的挑戰(zhàn)就是針對(duì)他們的特定應(yīng)用尋求這些設(shè)計(jì)要求之間的最佳平衡。
此項(xiàng)技術(shù)的核心是多徑概念,即射頻 (RF) 信號(hào)在物理環(huán)境中的反射。雖然多徑問題降低了現(xiàn)有的 802.11 設(shè)備的性能,但空間復(fù)用式正交頻分復(fù)用 (OFDM) MIMO——802.11n 標(biāo)準(zhǔn)中的一個(gè)關(guān)鍵要素——卻利用了這些反射來“調(diào)諧”發(fā)射器,最大程度地減小誤差,和提高總體性能。但在這些帶寬上,位于傳輸路徑中的物體對(duì)微波的散射、衍射和吸收是一個(gè)重要的考慮因素。設(shè)計(jì) MIMO 系統(tǒng)時(shí)要求將這些影響盡可能精確地以信道模型的形式描繪出來。
有三種基本的信道模型來源:基于軟件的數(shù)學(xué)模型,一般來自標(biāo)準(zhǔn)委員會(huì);基于硬件的 MIMO 信道模擬器,自行設(shè)計(jì)或由
|
MIMO 性能優(yōu)點(diǎn)
空間復(fù)用式 MIMO 技術(shù)的優(yōu)點(diǎn)是能夠通過天線的數(shù)量提高傳輸速度。目前已有 SISO 系統(tǒng)的數(shù)據(jù)速率由以下公式?jīng)Q定:
R = Es * Bw
其中 R 為數(shù)據(jù)速率(位/秒),Es 為頻譜效率(位/秒/赫茲),Bw 為通信帶寬 (Hz)。例如,對(duì)于 802.11a 標(biāo)準(zhǔn),峰值數(shù)據(jù)速率由以下公式?jīng)Q定:
Bw = 20 MHz
Es = 2.7 bps/Hz
R = 54 Mbps
使用 MIMO 時(shí),需要為該公式引入一個(gè)附加變量 “Ns”,它代表使用相同帶寬而通過不同空間路徑同時(shí)發(fā)射的獨(dú)立數(shù)據(jù)流的數(shù)量。現(xiàn)在頻譜效率將按傳輸/流 Ess 來計(jì)算,于是 MIMO 系統(tǒng)的數(shù)據(jù)速率變?yōu)椋?/P>
R = Ess * Bw * Ns
我們把以前 802.11a 的例子和當(dāng)前 802.11n 提案所能獲得的結(jié)果進(jìn)行一次比較,采用 20 MHz 帶寬和四個(gè)天線:
Bw = 20 MHz
Ess = 3.6 bps/Hz
Ns = 4
R = 288 Mbps
MIMO 技術(shù)的使用讓所體案的802.11n標(biāo)準(zhǔn)實(shí)現(xiàn)了 5.3 倍數(shù)據(jù)速率的提升。
MIMO 系統(tǒng)硬件復(fù)雜度
空間復(fù)用式 MIMO 系統(tǒng)的性能提升是以增加硬件復(fù)雜度為代價(jià)獲得的。采用多個(gè)天線的發(fā)射/接收系統(tǒng)不只在相應(yīng)天線之間發(fā)射數(shù)據(jù),而且還在相鄰天線之間發(fā)射數(shù)據(jù)。在圖 1 中您可以看到,數(shù)據(jù)是以“MIMO 信道矩陣”的形式接收的。
在空間域?qū)π诺谰仃囘M(jìn)行去耦,并恢復(fù)發(fā)射的數(shù)據(jù)過程中,需要使用到線性幾何技術(shù)如奇異值分解 (SVD) 或矩陣求逆等。對(duì) 802.11g 標(biāo)準(zhǔn)的后向兼容性要求使 802.11n 標(biāo)準(zhǔn)的天線數(shù)量限制為兩個(gè)或四個(gè),從而使信道矩陣的尺寸限制為 2 x 2 或 4 x 4。
在硬件上開發(fā)執(zhí)行實(shí)際系統(tǒng)數(shù)據(jù)速率的 MIMO 系統(tǒng)原型需要使用基于 FPGA 的硬件平臺(tái)。賽靈思® Virtex™-4 系列 FPGA 通過提供多達(dá) 512 個(gè)可執(zhí)行并行運(yùn)算的硬件乘法器,對(duì)此類應(yīng)用提供了遠(yuǎn)遠(yuǎn)優(yōu)于 DSP 處理器的性能。但是在設(shè)計(jì)這種原型系統(tǒng)時(shí),您將面對(duì)兩項(xiàng)較大挑戰(zhàn):第一項(xiàng)挑戰(zhàn)是要使用硬件來設(shè)計(jì)象 SVD 或矩陣求逆那樣復(fù)雜的東西,第二項(xiàng)挑戰(zhàn)是調(diào)整實(shí)現(xiàn),使之達(dá)到最優(yōu)性能。
FPGA 上實(shí)現(xiàn)矩陣運(yùn)算
實(shí)施中選擇專用 SVD 或矩陣求逆算法將是數(shù)值穩(wěn)定性和硬件效率之間的折衷。您需要開發(fā)一個(gè)高級(jí) MATLAB 模型來確定適合某個(gè)特定應(yīng)用的最高效的算法。
對(duì)于 SVD 的情況,這可能涉及到在適應(yīng)估計(jì)技術(shù)、矢量旋轉(zhuǎn)或其他因具有對(duì)稱等特性的信道矩陣而產(chǎn)生的簡(jiǎn)化技術(shù)之間進(jìn)行選擇。
一旦最終確定算法,您將需要調(diào)整硬件性能,使之符合總體系統(tǒng)要求。在硬件上實(shí)現(xiàn) MIMO 系統(tǒng)性能的最大化,要求在設(shè)計(jì)中將會(huì)對(duì)總體性能產(chǎn)生最大影響的關(guān)鍵地方采用部分并行乘法運(yùn)算來實(shí)現(xiàn)。圖 2 中所示的給定旋轉(zhuǎn)算法,給出了通過并行乘法運(yùn)算實(shí)現(xiàn)性能提升的一個(gè)良好范例。
通過使用 MATLAB 算法作為 FPGA 開發(fā)的金色源碼和免除重新編寫為其他語言或設(shè)計(jì)環(huán)境的工作,減少了開發(fā)和驗(yàn)證的循環(huán)次數(shù)。
給定旋轉(zhuǎn)通常用于解決對(duì)稱特征值問題,并且是 QRD 矩陣求逆的關(guān)鍵構(gòu)造塊。
您可以使用乘法器或 CORDIC 近似法來實(shí)現(xiàn)該算法。賽靈思 AccelDSP™ Synthesis 綜合工具的設(shè)計(jì)探索功能被用于通過向架構(gòu)中嵌入并行機(jī)制而無需重寫代碼來提高性能。如表 1 所示,這種方法可以獲得比并行 CORDIC 實(shí)現(xiàn)高達(dá) 10 倍的性能提升?;诮o定旋轉(zhuǎn)的算法近來受到更大的關(guān)注,因?yàn)樗鼈儽旧砗苓m合并行實(shí)現(xiàn)。
對(duì)于大型系統(tǒng)來說,因提高并行機(jī)制而增加的硬件不得超過目標(biāo) FPGA 的資源。您必須進(jìn)行評(píng)估的可能架構(gòu)量可能會(huì)相當(dāng)大。確定最優(yōu)硬件架構(gòu)的過程非常適合高級(jí)算法綜合工具,如 AccelDSP。
一種基于 MATLAB 的 FPGA 設(shè)計(jì)流程
The MathWorks 公司的 MATLAB 為空間復(fù)用式 MIMO 系統(tǒng)的設(shè)計(jì)和實(shí)現(xiàn)提供了一個(gè)真正獨(dú)一無二的環(huán)境。對(duì)循環(huán)、復(fù)數(shù)、矢量和矩陣運(yùn)算的內(nèi)在語言支持,以及數(shù)學(xué)函數(shù),為 MIMO 所需的線性幾何算法提供了一種高效的建模環(huán)境。
圖 3 演示了 AccelDSP Synthesis 綜合工具的優(yōu)點(diǎn),
|
浮點(diǎn)到定點(diǎn)的自動(dòng)轉(zhuǎn)換功能,可以幫助解決由線性幾何函數(shù)如 SVD 等的迭代性質(zhì)而產(chǎn)生的復(fù)雜的量化問題。一旦您確定了可接受的定點(diǎn)模型,您就可以通過算法綜合快速地探討性能和硬件之間的折衷,快速地增加專用硬件乘法器的數(shù)量以提高性能和充分利用 Virtex-4 架構(gòu)的靈活性。
從 AccelDSP Synthesis 生成的 RTL 自動(dòng)針對(duì)金色源碼 (golden-source) MATLAB 進(jìn)行驗(yàn)證,以確位真 (bit-true) 功能正確性。
結(jié)論
通過在信道矩陣 DSP 硬件開發(fā)中采用基于 MATLAB 的設(shè)計(jì)流程,極大地簡(jiǎn)化了用于真實(shí)世界驗(yàn)證的空間復(fù)用式 MIMO 系統(tǒng)的原型設(shè)計(jì)。通過使用 MATLAB 算法作為 FPGA 開發(fā)的金色源碼和免除重新編寫為其他語言或設(shè)計(jì)環(huán)境的工作,減少了開發(fā)和驗(yàn)證的循環(huán)次數(shù)。此外,MATLAB 的高級(jí)性質(zhì)還使得 AccelDSP Synthesis 綜合工具能夠快速探索適合一個(gè)算法的硬件替代方法,包括 DSP 塊、RAM 和流水線的使用。
AccelDSP Synthesis 綜合工具和 Lyrtech 原型設(shè)計(jì)環(huán)境均含有到 Xilinx System Generator for DSP 設(shè)計(jì)環(huán)境的接口,以提供一種自動(dòng)化的 MATLAB 到原型設(shè)計(jì)的設(shè)計(jì)流程。
評(píng)論