<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 嵌入式系統(tǒng) > 新品快遞 > XILINX擴(kuò)展針對(duì)數(shù)字通信系統(tǒng)設(shè)計(jì)的信號(hào)處理工具產(chǎn)品

          XILINX擴(kuò)展針對(duì)數(shù)字通信系統(tǒng)設(shè)計(jì)的信號(hào)處理工具產(chǎn)品

          作者:eaw 時(shí)間:2005-05-18 來(lái)源:eaw 收藏

          公司(Xilinx, Inc. (NASDAQ:XLNX)今天宣布推出針對(duì)數(shù)字通信系統(tǒng)設(shè)計(jì)的System Generator for DSP v7.1開(kāi)發(fā)軟件和XtremeDSP Virtex-4 SX35開(kāi)發(fā)套件。新的設(shè)計(jì)工具可使系統(tǒng)和DSP設(shè)計(jì)人員更容易地在DSP器件中實(shí)現(xiàn)高采樣速率或多信道信號(hào)處理設(shè)計(jì),從而為從系統(tǒng)建模到硬件驗(yàn)證的整個(gè)開(kāi)發(fā)過(guò)程提供了全面的工具和流程。
          System Generator for DSP v7.1工具和XtremeDSP 開(kāi)發(fā)套件可一起用于設(shè)計(jì)和實(shí)現(xiàn)使用公司最近推出的多種3G和4G基站無(wú)線算法(包括RACH、searcher、HSDPA、DUC和DDC)的系統(tǒng)。如需了解全面的算法信息,請(qǐng)?jiān)L問(wèn): www.xilinx.com/cn/wireless
          “將Virtex-4 XtremeDSP開(kāi)發(fā)套件與System Generator for DSP工具結(jié)合使用,設(shè)計(jì)人員可擁有一個(gè)開(kāi)發(fā)和驗(yàn)證高性能數(shù)字通信DSP系統(tǒng)的極佳開(kāi)發(fā)環(huán)境,”賽靈思公司DSP部營(yíng)銷總監(jiān)David Squires說(shuō)。“通過(guò)并行機(jī)制,我們的DSP器件提供了出眾的高性能,因此是無(wú)線和其它數(shù)字通信應(yīng)用信號(hào)處理路徑中的理想?yún)f(xié)處理器?!?nbsp;

          本文引用地址:http://www.ex-cimer.com/article/6012.htm

          System Generator for DSPv7.1軟件工具
          賽靈思Virtex-4 SX系列中的XtremeDSP邏輯片具備500 MHz的吞吐能力。System Generator for DSP v7.1工具使設(shè)計(jì)人員可充分利用這一強(qiáng)大能力。與競(jìng)爭(zhēng)的90nm FPGA產(chǎn)品相比,Virtex-4 SX FPGA的DSP性能提升達(dá)1.5倍,DSP功耗降低3倍,而單位美元的GMACs性能提升高達(dá)12倍。
          此外,System Generator for DSP v7.1提供了一個(gè)全面的設(shè)計(jì)環(huán)境,可支持:
          • 系統(tǒng)建模 - 結(jié)合Simulink支持信號(hào)流建模以及通過(guò)與賽靈思嵌入式開(kāi)發(fā)套件(EDK)集成支持控制路徑建模。這可促成在單個(gè)設(shè)計(jì)環(huán)境中完成整個(gè)系統(tǒng)的設(shè)計(jì)和建模,從而簡(jiǎn)化設(shè)計(jì)流程。
          • 算法開(kāi)發(fā) - 利用MATLAB和System Generator的MATLAB接口以及Accelchip工具可以容易地實(shí)現(xiàn)數(shù)學(xué)功能。Accelchip工具允許導(dǎo)入宏代碼(m-code)和定制AccelWare IP內(nèi)核來(lái)實(shí)現(xiàn)矩陣乘法功能和線性代數(shù)功能。
          • 自動(dòng)硬件或位流生成 - 通過(guò)與Xilinx ISE 7.1i 和 XST 工具的緊密耦合。不太熟悉FPGA的DSP設(shè)計(jì)人員只需要點(diǎn)擊按鈕仍然可以實(shí)現(xiàn)高度優(yōu)化的設(shè)計(jì)。硬件設(shè)計(jì)人員還可以通過(guò)黑盒子功能將HDL模塊導(dǎo)入System Generator for DSP工具。
          • 設(shè)計(jì)驗(yàn)證和調(diào)試 – 當(dāng)在設(shè)計(jì)流程中使用XtremeDSP開(kāi)發(fā)套件硬件以及使用Xilinx Chipscope Pro調(diào)試軟件工具時(shí)。Chipscope Pro工具可使設(shè)計(jì)人員觀察到內(nèi)部結(jié)點(diǎn),從而使設(shè)計(jì)調(diào)試更快、更容易。

          這一集成化設(shè)計(jì)流程使沒(méi)有或很少有HDL設(shè)計(jì)經(jīng)驗(yàn)的設(shè)計(jì)人員可以在很高的設(shè)計(jì)抽象層次上工作,并且可以在數(shù)天(而不是數(shù)月)時(shí)間內(nèi)實(shí)現(xiàn)從初始概念到硬件驗(yàn)證的整個(gè)過(guò)程。System Generator for DSP v7.1支持所有主流Xilinx DSP 系列產(chǎn)品,包括最近發(fā)布的帶有 325MHz 嵌入式 18x18乘法器的Spartan-3E 系列產(chǎn)品。該產(chǎn)品每10萬(wàn)門器件的起售價(jià)僅為2美元*。

          XtremeDSP開(kāi)發(fā)套件硬件平臺(tái)
          新的XtremeDSP 開(kāi)發(fā)套件是賽靈思與FPGA計(jì)算解決方案廠商N(yùn)allatech共同開(kāi)發(fā)的。它包括一個(gè)集成了多達(dá)192個(gè)XtremeDSP邏輯片的Virtex-4 SX35器件。每個(gè)邏輯片由一個(gè)18 x 18乘法器和一個(gè)48位加法器組成,并且可在每個(gè)時(shí)鐘周期動(dòng)態(tài)配置,從而提供了巨大的靈活性和優(yōu)化能力。 
          獨(dú)特的高帶寬硬件協(xié)同仿真(hardware-in-the-loop co-simulation)功能允許設(shè)計(jì)人員將仿真速度提高幾個(gè)量級(jí),還可以同時(shí)在硬件中對(duì)設(shè)計(jì)進(jìn)行驗(yàn)證。XtremeDSP開(kāi)發(fā)套件包括一個(gè)模擬卡。卡上有一個(gè)雙通道14位105 MSPS A/D轉(zhuǎn)換器和一個(gè)14位160 MSPS D/A轉(zhuǎn)換器。因此它對(duì)于軟件無(wú)線電這樣的高性能無(wú)線應(yīng)用是一個(gè)理想的開(kāi)發(fā)平臺(tái)。

          價(jià)格和供貨
          System Generator for DSP v7.1工具與賽靈思公司的ISE 7.1i FPGA設(shè)計(jì)套件配合使用。推出后優(yōu)惠期內(nèi)的售價(jià)為995美元。Virtex-4 SX35 XtremeDSP開(kāi)發(fā)套件可立即供貨,單售價(jià)為2,495美元,與System Generator for DSP v7.1工具組合的套裝價(jià)為3,245美元。兩款產(chǎn)品可以從賽靈思網(wǎng)上商店或賽靈思授權(quán)分銷商處購(gòu)買。

          數(shù)字通信相關(guān)文章:數(shù)字通信原理




          關(guān)鍵詞: 賽靈思

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();