<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 消費電子 > DAB接收機的樣機設計

          DAB接收機的樣機設計

          ——
          作者:齊志強 蔣佳 時間:2008-01-11 來源:電子產品世界 收藏

          作者:西安電子科技大學 ISN國家重點實驗室 齊志強 蔣佳

            與現行廣播相比,數字音頻廣播(DIGITAL Audio Broadcasting,簡稱DAB)這種新的傳輸系統(tǒng)憑借其諸多優(yōu)點而引起了國際通信行業(yè)的矚目,并獲得了迅速的發(fā)展。我國廣播電影電視行業(yè)標準《30~3000MHz地面數字音頻廣播系統(tǒng)技術規(guī)范》自2006年6月1日起實施。 該標準是DAB標準,適用于移動和固定接收機傳送高質量數字音頻節(jié)目和數據業(yè)務。
              
              由于手機電視將為2008北京奧運提供服務,國內多家單位已積極致力于DAB的研制開發(fā)。本文將介紹DAB接收機的樣機設計。
              
              系統(tǒng)的性能要求
              
              歐洲DAB系統(tǒng)規(guī)定了4種模式,本設計采用的是第1種模式,具體參數如表1所示。其中,L表示一幀的符號數,K表示每個符號的子載波個數,TF表示一幀的持續(xù)時間,TNULL表示空符號持續(xù)時間,Ts表示每個符號的持續(xù)時間,Tu表示有效符號的持續(xù)時間,Δ表示保護間隔的持續(xù)時間。
              
               
               
              表1 第1種DAB傳輸模式的具體參數
              
              采用這一模式的設計要求為:帶寬1.536MHz,載波頻率174~240MHz,誤碼率不超過10-4。
              
              方案原理及設計思路
              
              1 方案原理框圖
              
              DAB接收機原理框圖如圖1所示。DAB接收機將從天線接收到的信號經過高頻頭轉為中頻模擬信號,放大后進行A/D變換,得到數字信號。其中A/D采樣時鐘受晶振VCXO的控制,采樣時鐘偏移由采樣時鐘同步部分估計得到。A/D轉換后的數據一路做AGC檢測去控制高頻頭的輸出,另一路經過R/C變換成FFT所需要的兩路實虛部數據信號。時間同步部分估計得到一個時域符號的同步頭,并粗略地估計由于收發(fā)頻率不一致而引起的頻偏。經過FFT變換后,頻率同步單元定出FFT的窗口位置,校正帶有頻偏的數據。校正后的數據經過信道估計,得到當前實時的信道響應,經過信道均衡處理以消除信道多徑衰落的影響,然后再經過解映射軟判決譯碼和解擾,然后將音頻信號送入信道解碼器解碼,接著進行信源解碼和音頻綜合,最后經D/A還原成模擬音頻?
              
               
               
              圖1 接收機原理框圖
              
              2 方案的設計思路
              
              DAB接收機主要由數字下變頻、同步、OFDM解調和Viterbi譯碼四大部分構成。
              
              數字下變頻就是把ADC輸出的中頻數字信號變?yōu)閿底只鶐盘枺簿褪窃跀底稚蠈崿F頻譜的下搬移,主要包括希爾伯特變換、頻譜下搬移及降采樣等。
              
              同步部分按功能包括符號定時同步、載波頻率同步和采樣時鐘頻率同步,以FFT為界可以分為時域同步和頻域同步兩部分。
              
              OFDM解調包括FFT和差分解調等,經FFT和差分解調后的數據再經過頻域解交織后進行QPSK解映射及量化,送給后續(xù)Viterbi譯碼器進行軟判決譯碼。
              
              對OFDM解調送來的數據提取快速信息信道(FIC)數據進行解收縮、Viterbi譯碼、解擾,得到復合結構信息(MCI),再利用MCI對主業(yè)務信道(MSC)數據進行譯碼。
              
              DAB接收機硬件電路設計
              
              1 方案結構框圖
              
              根據對DAB接收機組成部分的分析,本次設計采用FPGA+DSP的設計方案,DAB接收機完整的結構框圖如圖2所示。DAB信號從天線接收后進入高頻頭部分,選出所需的頻率塊,然后將選出的高頻信號送入混頻器,變?yōu)橹行念l率為38.912MHz、帶寬為1.536 MHz的中頻信號,中頻信號濾掉無用的頻譜部分后再經頻率變換和濾波,變?yōu)橹行念l率為2.048 MHz、帶寬為1.536MHz的基帶信號。然后進入ADC,采樣速率為8.192MHz,轉換成數字信號后進入FPGA。FPGA完成并串轉換,同步和解調, 以及VCXO所需的控制電路等。處理后的數據進入DSP,DSP外部時鐘為24.5MHz,所以DSP可進行4倍頻,工作于100MHZ。DSP中完成解交織、Viterbi譯碼、解擾以及音頻解碼,最后數據被送入DAC,恢復出原始模擬信號,送入喇叭即可收聽。
              
               
               
              圖2 接收機的結構框圖
              
              2 器件的選型
              
              器件的選型要求在滿足系統(tǒng)需求的情況下力爭使成本最低,功耗最小,設計方便且易于調試,所以要全面兼顧芯片的運算速度、價格、硬件資源、運算精度、功耗以及芯片的封裝形式、質量標準、供貨情況和生命周期等。綜合考慮以上幾方面因素,本次設計中ADC選用TLV5535,DAC選用AKM4352,FPGA選用EP1S40,DSP選用TMS320VC5510。
              
              TLV5535是一款性能優(yōu)良的8位ADC,具有35MSPS的采樣速率,3.3V單電源供電,典型功耗只有90mW,模擬輸入帶寬達600MHZ,很適合本設計。AKM4352是非常適合便攜式音頻設備的DAC,帶寬20kHz,采樣速率8~50kHz,工作電壓為1.8~3.6V,通帶波動只有



          關鍵詞:

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();