PLD產(chǎn)品低功耗化趨勢明顯
——
作者:Altera亞太區(qū)高級產(chǎn)品營銷工程師 張洵瑜
當今客戶最關心成本,其實是功耗和性能。因此,降低功耗成為PLD廠家的重要使命和成功的關鍵因素。在便攜式領域,低功耗就更加重要了。CPLD由于成本降低很快,并且功耗大大降低,也可以在手機等便攜式產(chǎn)品中發(fā)揮其擅長的I/O橋接功能。
Altera對降低功耗有多種方案,例如采用65nm工藝,2008年將推出45nm產(chǎn)品,通過Quartus II進行功耗管理,結構化ASIC方案——Hardcopy使功耗在原有基礎上再降低一半,從而使新的CPLD大大降低靜態(tài)功耗?;?5nm的Stratix III FPGA和以前的器件相比,功耗降低了50%。與此同時,采用了針對每一個客戶設計的可編程功耗技術,用開發(fā)軟件提供新的功能來優(yōu)化功耗,使其自動對功耗進行優(yōu)化。之所以采用這種方法,是因為在某一設計中只有一小部分電路需要很高的工作速率,而大部分電路工作速率較低,功耗不高,對系統(tǒng)性能不會有大的影響。在Stratix III系列中,客戶的設計自動確定最佳晶體管速率,大大降低了總功耗。目前,一些FPGA中晶體管數(shù)量高達10億個,對于功耗預算有限的設計人員而言,這種可編程功耗技術非常重要。
Altera為待機功耗要求極低的智能電話等便攜式應用推出了低靜態(tài)功耗CPLD系列——MAX IIZ,雖然具有FPGA的體系結構,但還有CPLD應該具有的特性,例如瞬時接通、非易失、低成本、單芯片解決方案。
評論