FPGA基軟件無線電(04-100)
濾波器的可編程性是軟件無線電實(shí)現(xiàn)的一個(gè)主要方面。
本文引用地址:http://www.ex-cimer.com/article/80918.htmICS設(shè)計(jì)人員已實(shí)現(xiàn)平頂帶寬-0.1*FS~+0.1*Fs的4分樣DDC。對(duì)于100MHz取樣率,可提供20MHz平頂帶寬。
1百萬門的Virtex II FPGA支持單個(gè)2分樣64抽頭DDC,因此,FPGA可容易地集成到ICS-554B中。
在集成這些高速DDC時(shí),必須保證數(shù)據(jù)傳輸不被中斷。對(duì)于多信道系統(tǒng),這意味著需要用專門數(shù)據(jù)總線。行業(yè)標(biāo)準(zhǔn)PMC模塊具有通過旁路PCI總線經(jīng)Pn4PMC用戶I/O連接器直接傳輸高速數(shù)據(jù)。
對(duì)于發(fā)送器,數(shù)字下變頻器用數(shù)字上變頻器(DUC)替代。DUC采用數(shù)字內(nèi)插濾波器并具有同樣的優(yōu)點(diǎn) 。
實(shí)時(shí)頻譜監(jiān)控和監(jiān)測(cè)
實(shí)時(shí)頻譜監(jiān)視和監(jiān)測(cè)是可以方便采用FPGA和軟件無線電技術(shù)的另一問題。
帶高速ADC和大用戶FPGA的商用現(xiàn)成模塊(如ICS-554)對(duì)于實(shí)時(shí)頻譜監(jiān)視和監(jiān)測(cè)系統(tǒng)是一個(gè)理想的平臺(tái)。大用戶FPGA對(duì)于實(shí)現(xiàn)實(shí)時(shí)功率頻譜估計(jì)值(FFT),幅度計(jì)算和頻譜平均是理想的。限定范圍和檢測(cè)之后,可以用板上窄帶數(shù)字調(diào)諧器做為降落接收器來調(diào)諧所關(guān)心的信道。集成IP核以保證這樣復(fù)雜的系統(tǒng)可用于行業(yè)標(biāo)準(zhǔn)單PMC卡。
ICS已把8K實(shí)時(shí)FET引擎和功率檢測(cè)及頻譜平均集成在一起(圖2)。
3m門Virtex II FPGA很容易支持具有功率檢測(cè)和可編程平均的8K FET引擎。
評(píng)論