基于嵌入式TCP/IP軟件體系結(jié)構(gòu)的優(yōu)化設(shè)計(jì)與實(shí)現(xiàn)(06-100)
——
為了減小RAM使用量,當(dāng)數(shù)據(jù)包需要重新發(fā)送時,如果能夠重新產(chǎn)生數(shù)據(jù)包所需的數(shù)據(jù),可以不存儲需要被應(yīng)答的TCP包。圖3給出了嵌入式CPU中TCP/IP的內(nèi)存劃分,以及內(nèi)存中幀的各個字節(jié)的定義和相對位置,其中PacketRAM為存放幀的首地址。
發(fā)送TCP/IP過程中主要的運(yùn)算量集中在三個部分:應(yīng)用程序?qū)?shù)據(jù)拷貝到RAM、計(jì)算TCP校驗(yàn)和、將RAM中的數(shù)據(jù)包拷貝到網(wǎng)絡(luò)設(shè)備的發(fā)送緩沖區(qū)。對每一個字節(jié)數(shù)據(jù),兩次拷貝大致共使用12×2=24個指令周期;計(jì)算TCP校驗(yàn)和使用為16個指令周期。為提高速度可采用快速CPU或提高晶振頻率。例如采用12M晶振時,網(wǎng)絡(luò)傳輸速度為25K字節(jié)/s;而在高頻PCB電路板使用233M晶振時,網(wǎng)絡(luò)傳輸速度能達(dá)到為384K字節(jié)/s。
tcp/ip相關(guān)文章:tcp/ip是什么
評論