<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          FPGA紅了,工具廠商笑了

          ——
          作者: 時(shí)間:2005-09-28 來(lái)源:電子產(chǎn)品世界 收藏
            據(jù) 在去年美國(guó)DAC(設(shè)計(jì)自動(dòng)化年會(huì))期間公布的數(shù)據(jù),每年采用ASIC開(kāi)始進(jìn)行設(shè)計(jì)的數(shù)量在逐年下降,取而代之的是ASSP(特殊應(yīng)用標(biāo)準(zhǔn)產(chǎn)品),如圖1。

          本文引用地址:http://www.ex-cimer.com/article/8845.htm

          圖1:采用ASIC開(kāi)始設(shè)計(jì)的比例在下降。

                 由于深亞微米(DSM)制程以后,ASIC的開(kāi)發(fā)成本不斷上升,因此標(biāo)準(zhǔn)產(chǎn)品中的FPGA是理想的選擇之一(如圖2)。FPGA的應(yīng)用領(lǐng)域不斷擴(kuò)大,未來(lái),消費(fèi)電子(例如HDTV、無(wú)線路由器)和汽車(chē)電子是所有應(yīng)用中成長(zhǎng)最快的(如圖3)。

          圖2: FPGA正成為熱門(mén)

           

          圖3:FPGA的應(yīng)用領(lǐng)域

                 人們期盼著FPGA的成本更低,功耗更低,這樣,人們將能夠用FPGA進(jìn)行最高性能的設(shè)計(jì)。

                  但FPGA的設(shè)計(jì)非常復(fù)雜,器件的密度越來(lái)越高,現(xiàn)在已達(dá)到90nm/400萬(wàn)的ASIC門(mén),設(shè)計(jì)閉合問(wèn)題也日益突出,時(shí)序主宰了物理效應(yīng),功耗要求日益苛刻,這些問(wèn)題都在挑戰(zhàn)著FPGA的開(kāi)發(fā)工具。

                 傳統(tǒng)的調(diào)試方法無(wú)法運(yùn)作了,現(xiàn)在還要集成更多的IP(知識(shí)產(chǎn)權(quán)),因此要借助專(zhuān)門(mén)的開(kāi)發(fā)工具。

                 Synplicity:規(guī)模最大,綜合為特色

                 的報(bào)告統(tǒng)計(jì),世界第五大EDA工具供應(yīng)商Synplicity占據(jù)了FPGA工具市場(chǎng)半壁江山,達(dá)到58%市場(chǎng)份額。

                 ASIC綜合部高級(jí)行銷(xiāo)總監(jiān)John Gallagher談到Synplicity最新發(fā)布了Synplify Pro 8.0 FPGA綜合工具,稱(chēng)新工具能緊密集成第三方形式驗(yàn)證、布局布線及調(diào)試產(chǎn)品,在運(yùn)行時(shí)間和結(jié)果質(zhì)量上均有改進(jìn)。

                 該工具包含形式驗(yàn)證流程,工具軟件輸出一個(gè)驗(yàn)證接口文件(VIF),用于面向Altera和Xilinx器件的形式驗(yàn)證流程。Synplify Pro內(nèi)還集成了Identify FPGA源代碼調(diào)試器,并具有雙寫(xiě)入RAM支持功能,可針對(duì)用戶(hù)的目標(biāo)FPGA器件選擇正確的RAM實(shí)現(xiàn)。8.0版本還包括對(duì)新器件的支持,如Actel新推出的ProASIC3 FPGA和Altera的HardCopy II家族結(jié)構(gòu)化ASIC。

                 Altium:System-On-FPGA方案

                 澳大利亞的Altium 公司Nexar 2004產(chǎn)品是一個(gè)全面的、獨(dú)立于FPGA供應(yīng)商的電子設(shè)計(jì)解決方案。它將原理圖輸入、硬件語(yǔ)言、預(yù)綜合的IP元件、基于C和匯編的嵌入式軟件開(kāi)發(fā)工具、可重新配置的的硬件平臺(tái)無(wú)縫地集成在同一環(huán)境中,利用板級(jí)設(shè)計(jì)方法在FPGA上實(shí)現(xiàn)完整的基于處理器的數(shù)字系統(tǒng)。

                 系統(tǒng)采用的基于交互式設(shè)計(jì)、調(diào)試的LiveDesign開(kāi)發(fā)模式,使工程師擺脫了對(duì)HDL和系統(tǒng)級(jí)仿真的依賴(lài),開(kāi)發(fā)過(guò)程更加快捷、簡(jiǎn)單。同時(shí),系統(tǒng)提供豐富的拿來(lái)即用、預(yù)綜合的IP CORE(含處理器內(nèi)核),使基于原理圖的FPGA設(shè)計(jì)變得非常高效并具有良好的可移植性。此外,可重新配置的硬件平臺(tái)NanoBoard是業(yè)界第一塊基于FPGA的、支持LiveDesign開(kāi)發(fā)模式的開(kāi)發(fā)板,它能夠無(wú)風(fēng)險(xiǎn)地進(jìn)行芯片級(jí)系統(tǒng)集成、軟硬件并行設(shè)計(jì)和調(diào)試。

                 Altium 公司的FPGA設(shè)計(jì)工具的特點(diǎn):

                



          關(guān)鍵詞: Gartner Dataquest

          評(píng)論


          相關(guān)推薦

          技術(shù)專(zhuān)區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();