<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 汽車電子 > 設計應用 > 大型設計中FPGA的多時鐘策略

          大型設計中FPGA的多時鐘策略

          ——
          作者:Tim Behne 時間:2005-10-12 來源:電子產品世界 收藏

            利用 實現大型設計時,可能需要 具有以多個時鐘運行的多重數據通路,這種多時鐘 設計必須特別小心,需要注意最大時鐘速率、抖動、最大時鐘數、異步時鐘設計和時鐘/數據關系。設計過程中最重要的一步是確定要用多少個不同的時鐘,以及如何進行布線,本文將對這些設計策略深入闡述。

            FPGA 設計的第一步是決定需要什么樣的時鐘速率,設計中最快的時鐘將確定FPGA 必須能處理的時鐘速率。最快時鐘速率由設計中兩個觸發(fā)器之間一個信號的傳輸時間P 來決定,如果P 大于時鐘周期T,則當信號在一個觸發(fā)器上改變后,在下一個邏輯級上將不會改變,直到兩個時鐘周期以后才改變,如圖1 所示。

             傳輸時間為信號在第一個觸發(fā)器輸出處所需的保持時間加上兩級之間的任何組合邏輯的延遲,再加兩級之間的布線延遲以及信號進入第二級觸發(fā)器的設置時間。無論時鐘速率為多少,每一個FPGA 設計所用的時鐘必須具有低抖動特性。抖動S 是觸發(fā)器的一個時鐘輸入到另一個觸發(fā)器的時鐘輸入之間的最大延遲。為使電路正常工作,抖動必須小于兩個觸發(fā)器之間的傳輸時間。

            圖2 顯示了如果抖動大于傳輸時間(S>P)將出現的情況,該電路用時鐘的兩個上升沿來延遲信號1。然而,信號1 上的一個改變會在相同的時鐘周期上傳輸到的信號3 上,從而引起信號2 的改變。因為S>P,電路將不能不正常。

            須注意的是,時鐘速率與傳輸延時并沒有什么關系,甚至普通的100bps 時鐘也會出現抖動

            好在FPGA 供應商已經認識到時鐘抖動的影響,并在他們的芯片中提供低抖動的布線資源。這些特殊的布線能夠在芯片中一個給定范圍內的任何兩個觸發(fā)器之間提供一個確定的最大抖動。部分產品的低抖動資源覆蓋了整個芯片,而其它的則可能只覆蓋了FPGA 邏輯塊中的一個特定的行或列。對于一個需要很多不同時鐘源的設計,這些低抖動FPGA 是比較理想的選擇。

            多時鐘設計的最嚴重問題之一是用異步時鐘將兩級邏輯結合在一起。由于異步時鐘會產生亞穩(wěn)態(tài),從而嚴重降低設計性能,或完全破壞設計所能實現的功能。在觸發(fā)器的時序要求產生沖突時(設置時間和保持時間)將產生亞穩(wěn)態(tài),觸發(fā)器的最終輸出是未知的,并使整個設計處于不確定狀態(tài)。如果有一級邏輯要將數據異步地發(fā)送到另一級,圖3 所示的情形將不能滿足觸發(fā)器的設置和保持時間要求。確切地說,如果設計中含有異步邏輯將有可能會產生亞穩(wěn)態(tài)。在處置異步資源時必需非常小心,因為這可能產生一些很嚴重的問題。

          多時鐘設計

            本文以電信應用中的E3 多路復用/解復用設計為例。如圖4 所示,多路復用器接收來自一組獨立線路接口芯片的16 個獨立E1 信道,每一個信道都工作于2.048MHz;經復用后,這些E1 流組合成4 個E2 流,分別工作在8.0448MHz;4 個E2 流最后組合成一個E3 流,以34.368Mbps 的速率串行發(fā)送出去。在接收端執(zhí)行相反的操作:解復用器從E3 流提取4 個E2 數據流,然后從E2 流提取16 個E1 流,最終將E1 流發(fā)送到接收端的線路接口芯片。

            這些E1 線路接口在發(fā)送和接收時都獨立工作,因此2.048MHz 的時鐘速率可以有+/- 20ppm

            由于E2 流是在芯片上產生的,這些E2 多路復用器可以共享同一個8.448MHz 時鐘。然而,由于接收的數據速率與我們所設計的板無關(且不能假定所有E2 多路復用器使用相同時鐘),所以E2 解復用器時鐘必須能工作在略為不同的速率下。

            此外,假定設計中需要一個由工作頻率為1MHz 的處理器控制的獨立SPI(串行外圍接口)總線接口,該接口用于狀態(tài)和控制。這樣一來,設計中總共用了32 個2.048MHz 時鐘,5 個8.448MHz 時鐘,2 個34.368MHz 時鐘和一個1MHz 時鐘,總共多達40 個時鐘。
           
            本設計中最快時鐘是34.368MHz E3 時鐘。FPGA 的最大時鐘速率的確定很重要,因為設計的差異將影響到該最大值。然而,在芯片商的資料手冊中常??梢钥吹健叭謺r鐘設置及保持時間”和“至CLB 輸出的時鐘”兩個參數,將這兩個參數的最大值相加,再增加25%就能可以得到最小時鐘周期的初略值,在最大時鐘速率條件下允許10%的余量,以保證過熱條件下能正常工作。因此,我們設置的最小速率為40MHz,很多較新的FPGA 都能夠很容易地支持該頻率。事實上,FPGA 供應商已經推出了超過300MHz 的器件。

            在確定了能滿足最大頻率要求的FPGA 后,就需要保證有足夠的空間來實現你的設計。如果所選的FPGA 沒有足夠的余量,就不能提供足夠的布線資源來滿足設計的時序約束。通常芯片供應商宣稱的速率是最佳條件下的速率,FPGA 供應商一般建議FPGA 邏輯在布線功能開始明顯變差以前可以用到80%。在選擇FPGA 器件時,建議在新的設計時最好使FPGA 邏輯用到50%左右,這樣就允許計算起始設計大小出現超差,以及為在設計起動后產生不可避免的設計變更留出空間。如果最終的設計只占用低于50%的資源,則可以使用同一系列中較小的FPGA 以降低成本。

            通過時序約束來規(guī)定慢時鐘速率,從而可以改進設計中最快時鐘的布線。在多路復用器例子中,如果設置FPGA 布線工具SPI 總線時鐘為1MHz,而E3 時鐘為40MHz,布線工具將盡量使E3 時鐘的邏輯電路模塊相鄰布局。如果由于空間的限制而不能將全部電路布局在一起,則首先應將SPI 邏輯另外布局,因為SPI 邏輯可以處理更長傳輸延遲。所有FPGA 供應商的布線工具都能規(guī)定這些較慢時鐘速率。

          減少時鐘數量

            根據市場調查,目前還沒有哪個FPGA 器件能夠支持這種多路復用器/解復用器設計所需的40 個時鐘。所以,我們必須減少所需要的時鐘數。

            首先了解E2 和E3 多路復用器的時鐘。前面已經分析了4 個E2 多路復用器工作在相同時鐘下的可接受度,E3 多路復用器運行于比E2 時鐘高得多的速率,必需使用一個不同的時鐘。但是,如果我們從E3 時鐘中引出E2 時鐘是否可行呢?因為E3 多路復用器要從每個E2 支路得到數據,我們可以在需要E2 多路復用器給我們數據時,簡單地將脈沖送給每個多路復用器。我們沒有去掉任何時鐘,但E2 時鐘現在是基于E3 時鐘。

            如果在所有的多路復用器中也使用同樣的時鐘,并且只使用一個使能信號來告訴E2 多路復用器什么時候工作,這時會產生什么問題呢?如果E3 多路復用器用34.368MHz 時鐘產生使能信號,在這些使能信號上的抖動不會比用在FPGA 中任何其它同步邏輯更大。所以,使能信號可以使用正常(高抖動)布線資源,這樣就不需要單獨的8.448MHz多路復用器時鐘,讀取E1 數據緩沖器的數據時也是一樣。換言之,如果E2 多路復用器需要數據,它可以激活到特定緩沖器的使能信號。到緩沖器的時鐘本身能夠保持E3 多路復用器所用的

          34.368MHz 時鐘,如圖5 所示。


           
            最后,我們檢查16 個從線路接口芯片輸入到FPGA 的E1 時鐘。這些時鐘有會產生下面幾個問題:首先,16 個時鐘將占用太多可用芯片時鐘布線資源;其次,在同一個FPGA 中使用16 個異步時鐘來驅動相互鄰近的觸發(fā)器,由于地彈、串擾和其它效應將產生噪聲問題。例如,由于噪聲的原因,一個正邊沿觸發(fā)器會在下降邊沿時改變輸出狀態(tài),此類問題將難以處理。

            作為一種可能的解決方案,我們推薦使用一個最快的時鐘來對16 個E1 時鐘采樣。16 個輸入時鐘都接近2.048MHz,并且還有一個34.368MHz 的系統(tǒng)時鐘。這樣,我們可以用

            34.368MHz 時鐘來對16 個E1 時鐘分別進行采樣,并將結果存儲在一個16 位存儲器中(每個E1 時鐘一個位)。然后,我們可以使用一個算法來檢測在E1 時鐘上由低至高的轉換,為每一個E1 數據信號產生一個使能信號,并在下一個周期(34.368MHz)中存儲數據。

            要成功實現這種方案,還必需了解時鐘-數據關系以避免在數據變化時對數據采樣,參見圖6。請注意在時鐘采樣電路的第一級中使用了兩個觸發(fā)器以確保在亞穩(wěn)態(tài)下正常工作。另外需要注意的是,數據和時鐘必須具有相同時鐘周期數的延遲。

            我們已經成功地將多路復用器的時鐘減少到一個時鐘,同樣的方法可否用在解復用器呢?E3 解復用器必須采用一個外部輸入時鐘,這是因為驅動E3 輸入數據的同一個片外器件利用到該時鐘。由于E3 解復用器知道在什么時候發(fā)送數據到E2 解復用器,并能對每個E2 解復用器產生使能信號,而四個E2 解復用器能工作在與E3 多路復用器相同的主時鐘下。同樣,E2 多路復用器能夠為每個E1 流產生使能信號。

            如果我們假設線路接口芯片能夠接受有間隙的時鐘(gapped clock),一旦確定發(fā)出E1 使能信號,我們只需要發(fā)送一個時鐘脈沖至線路接口。然而,只需要簡單地發(fā)送使能信號本身至接口芯片而不必產生一個新的時鐘。因為送至接口的數據將在使能信號的下降沿產生改變(參見圖5),我們需要確認接口在時鐘的上升沿進行采樣。因為使能信號僅在線路接口芯片上而不是在FPGA 內用作一個時鐘,就沒有必要在一個低抖動源中進行布線。注意這是在知道將再也不會用主時鐘的連續(xù)脈沖送數據到相同的從屬器件中時才這樣做。

          異步時鐘

            在用異步時鐘產生任何邏輯前應該盡量先考慮采用其它替代方法,用異步時鐘的組合邏輯是產生亞穩(wěn)態(tài)問題的主要原因。同樣,當違反觸發(fā)器的設置和保持時間約束時,在一個短時間內輸出將具有不確定性,并且將最終設定在“1”或“0”上,確切的狀態(tài)不可預知。

           
            幸運的是對于亞穩(wěn)態(tài)性問題已經有一些解決方案。圖6 說明了這一方案,這是一種雙寄存器方法:進入第一級觸發(fā)器的數據與時鐘異步,所以第一級觸發(fā)器幾乎肯定是亞穩(wěn)態(tài);然而,只要亞穩(wěn)態(tài)的長度小于時鐘的周期,第二級觸發(fā)器就不會進入亞穩(wěn)態(tài)。但是,FPGA 供應商很少提供亞穩(wěn)態(tài)時間,盡管該時間一般小于觸發(fā)器的設置和保持時間之和。

            如果時鐘不是太快而且能滿足時序約束的話,像圖6 所示的電路將可能不會產生亞穩(wěn)態(tài)。只要所有輸出到觸發(fā)器的通路由相同時鐘驅動,即使第一級觸發(fā)器的輸出可用,通常還是需要用像圖6 中電路來將亞穩(wěn)態(tài)隔離到一條短線。采用這種方法后,將不太可能出現由于電路的改變而無意地在無時鐘驅動的邏輯中用到該亞穩(wěn)太線。

            如果讀數據的是一個計數器,像從一個異步FIFO 讀或寫地址,你應該考慮下列情況:一個傳統(tǒng)的3 位計數器在狀態(tài)之間有一個、兩個或三個位的變化,例如讀數發(fā)生在計數器從“011” 到“100”變化的瞬間,則所有三個位的值將不確定,讀的值會是八種可能狀態(tài)中的任一種。如果計數器是使用格雷碼,如表所示,則每次僅有一位發(fā)生狀態(tài)改變,如果讀數發(fā)生在計數器變化的瞬間,則只有一個位會有問題,所以在讀操作中只有兩種可能結果,而且這兩種可能結果是計數器正好在讀以前的值和正好在讀以后的值時。因為讀正好發(fā)生在計數器產生變化的瞬間,你不可能確切地說哪個值是正確的,即兩者都應該認為是有效的。

            另一個避免異步時鐘問題的方法是忽略較慢的時鐘,并用較快的時鐘來采樣。這需要數據有特殊的成幀特性(例如,具有一個前導碼)來定義數據邊界。這是一個常用的方法,在差不多每一個具有UART 形式的系統(tǒng)都有應用。該方法是:采用一個非??斓臅r鐘,比如數據符號率的16 倍,在連續(xù)發(fā)現15 個起始字符后開始采樣,則下一個16(左右)位相當于送的第一個位,再下一個16(左右)位對應下一個位,并以次類推。



          關鍵詞: FPGA 嵌入式

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();