PLD產(chǎn)業(yè)市場持續(xù)擴大加速替代ASIC
雖然PLD公司之間的競爭一直非常激烈,但ASIC仍然是我們主要的競爭對手。而競爭的結(jié)果是客戶趨向于使用可編程解決方案。相信PLD產(chǎn)業(yè)會持續(xù)擴大市場份額,加速替代ASIC。
本文引用地址:http://www.ex-cimer.com/article/97543.htm在過去幾年中,半導(dǎo)體產(chǎn)業(yè)整體上經(jīng)歷了明顯的衰退。而這一衰退對于可編程邏輯器件(PLD)行業(yè)來講實際上卻是很好的發(fā)展機會。雖然PLD公司之間的競爭一直非常激烈,但ASIC(專用集成電路)仍然是我們主要的競爭對手。而競爭的結(jié)果是客戶趨向于使用可編程解決方案。
相對于10年前,目前采用前沿技術(shù)實現(xiàn)一個ASIC設(shè)計的成本幾乎翻了3倍。面對急劇攀升的開發(fā)成本,很多ASIC設(shè)計人員不得不依靠成本合理但是有些落后的技術(shù)。采用老的工藝技術(shù)在性能上有不利的一面,例如,ASIC設(shè)計人員在高級設(shè)計中很難支持關(guān)鍵的新型高速存儲器和串行接口。而PLD供應(yīng)商為很多市場領(lǐng)域提供標準器件,而且可以支持高級工藝節(jié)點技術(shù)的迅速應(yīng)用。
大約10年前,大部分基于PLD和基于ASIC的設(shè)計都是從相同的工藝節(jié)點起步的?,F(xiàn)在,先進的PLD通常比最新的ASIC設(shè)計領(lǐng)先3個到4個工藝節(jié)點,這說明經(jīng)濟因素迫使ASIC采用最先進工藝技術(shù)的步伐放緩了。在采用落后節(jié)點技術(shù)的ASIC和高級節(jié)點技術(shù)的PLD之間進行選擇時,幾年前PLD就已經(jīng)成為較好的選擇,而現(xiàn)在更是如此。
當(dāng)PLD產(chǎn)品使用40nm技術(shù)時,這一優(yōu)勢變得更加明顯。我們確信,對于Altera而言,40nm是改變行業(yè)面貌的節(jié)點。自從2008年5月推出業(yè)界首款40nmFPGA———StratixВIV器件并于2008年12月開始發(fā)售這些器件以來,我們經(jīng)歷了Stratix器件有史以來最快速的增長,這有可能帶動FPGA產(chǎn)業(yè)的增長。
但是,僅僅采用最新的工藝節(jié)點技術(shù)并不能贏得競爭。在設(shè)計團隊規(guī)??s小,而產(chǎn)品及時面市壓力增大的時候,我們的客戶正在尋找能夠幫助他們更迅速地完成工作并獲得更好結(jié)果的軟件工具。在Altera,我們很清楚軟件在設(shè)計中的重要性,因此,不斷加大在這方面的投入。今年,Altera在QuartusВ II設(shè)計軟件中引入了新功能,增強了時序分析、信號完整性和仿真等功能。
串行接口的大量應(yīng)用推動了設(shè)計對高速收發(fā)器的需求。充分發(fā)揮我們在收發(fā)器設(shè)計上的優(yōu)勢。Altera上半年發(fā)布并開始銷售業(yè)界唯一集成了11.3Gbps收發(fā)器的FPGA。
從低端到高端產(chǎn)品,功耗也是我們的客戶非常關(guān)心的問題。在過去幾年中,Altera投入了大量的工程資源來開發(fā)低功耗器件和技術(shù),包括零功耗MAX В
IIZCPLD,低功耗和低成本Cyclone В IIIFPGA以及Stratix В IVFPGA。這些器件的功耗比競爭對手相似器件的功耗低30%到50%。Altera也是唯一通過HardCopy В ASIC器件提供從FPGA到ASIC無縫移植的公司,該技術(shù)進一步降低了功耗,節(jié)省了成本。
雖然半導(dǎo)體產(chǎn)業(yè)在2009年下半年還會面臨困難的經(jīng)濟形勢,但是,我們對目前的產(chǎn)品充滿信心,相信能夠繼續(xù)擴大在PLD產(chǎn)業(yè)上的市場份額,加速替代ASIC。
評論