<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 嵌入式系統(tǒng) > 市場(chǎng)分析 > FPGA平臺(tái)漸成系統(tǒng)核心

          FPGA平臺(tái)漸成系統(tǒng)核心

          作者: 時(shí)間:2009-08-28 來(lái)源:中國(guó)電子報(bào) 收藏

            今天,已經(jīng)被應(yīng)用于系統(tǒng)的核心。無(wú)論是用來(lái)完成關(guān)鍵功能還是直接作為系統(tǒng)核心,今天的所提供的性能、功耗和容量都已經(jīng)達(dá)到甚至超過(guò)此前的水平。

          本文引用地址:http://www.ex-cimer.com/article/97573.htm

            25年前,公司共同創(chuàng)始人之一 Ross Freeman發(fā)明了(現(xiàn)場(chǎng)可編

            程門陣列),僅憑一項(xiàng)專利,Ross就激發(fā)了一個(gè)行業(yè)的創(chuàng)新熱情。

            很多電子設(shè)計(jì)師認(rèn)為,F(xiàn)GPA將是21世紀(jì)最重要的集成電路技術(shù)之一,而傳統(tǒng)門陣列和結(jié)構(gòu)陣列技術(shù)將退居到特殊的大批量應(yīng)用。在FPGA誕生之初,可編程邏輯主要用于系統(tǒng)外圍,作為輸入/輸出系統(tǒng)或第二層控制子系統(tǒng)的膠合連接邏輯;今天,F(xiàn)PGA已經(jīng)被應(yīng)用于系統(tǒng)的核心。無(wú)論是用來(lái)完成關(guān)鍵功能還是直接作為系統(tǒng)核心,今天的FPGA所提供的性能、功耗和容量都已經(jīng)達(dá)到甚至超過(guò)此前(專用集成電路)或(專用標(biāo)準(zhǔn)器件)的水平。

            由于的生產(chǎn)成本日益提高,越來(lái)越多的系統(tǒng)和芯片設(shè)計(jì)人員開始采用FPGA來(lái)取代ASIC和ASSP。同時(shí),嵌入式編程人員和DSP算法開發(fā)人員也逐漸采用FPGA來(lái)進(jìn)行設(shè)計(jì)。因此,今天乃至未來(lái)數(shù)年,我們迅速增大的用戶群中可能會(huì)包含擁有各種不同類型技能的用戶。

            市場(chǎng)需求的快速變化也進(jìn)一步凸顯了FPGA的優(yōu)勢(shì)。當(dāng)前,電子產(chǎn)品的市場(chǎng)壽命大大縮短,市場(chǎng)窗口更為窄小。與傳統(tǒng)ASIC相比,F(xiàn)PGA產(chǎn)品需要的開發(fā)時(shí)間更短。易變的終端用戶需求所帶來(lái)的挑戰(zhàn)也使得FPGA的可重新編程能力更受設(shè)計(jì)人員的青睞。FPGA的可重新編程能力意味著能夠在產(chǎn)品生命周期過(guò)程中對(duì)其進(jìn)行修改。

            如今,擁有2000多項(xiàng)專利,在市場(chǎng)規(guī)模達(dá)到數(shù)十億美元的可編程邏輯器件(PLD)行業(yè)占有一半以上的市場(chǎng)份額。

            為了支持和贏得不斷增長(zhǎng)的用戶群,我們必須確保自己能夠?yàn)槊恳活愑脩籼峁┖线m的工具、IP、設(shè)計(jì)支持以及芯片,更好地幫助他們完成自己的設(shè)計(jì)。這意味著我們必須針對(duì)每一個(gè)團(tuán)隊(duì)的設(shè)計(jì)要求,根據(jù)他們的技能組合來(lái)提供適合的FPGA平臺(tái)。我們進(jìn)入了一個(gè)可編程勢(shì)在必行的全新電子時(shí)代,與傳統(tǒng)的ASIC/ASSP相比,可編程芯片更具有經(jīng)濟(jì)優(yōu)勢(shì)——— FPGA平臺(tái)正逐步成為我們客戶系統(tǒng)的核心。

            今年年初,賽靈思推出了“目標(biāo)設(shè)計(jì)平臺(tái)”的概念,開啟了FPGA發(fā)展的新時(shí)代。目標(biāo)設(shè)計(jì)平臺(tái)是賽靈思的特有術(shù)語(yǔ),用來(lái)描述以客戶設(shè)計(jì)流程的成功為導(dǎo)向的5個(gè)關(guān)鍵元素的集成,這些元素包括FPGA器件、IP內(nèi)核、經(jīng)行業(yè)驗(yàn)證的方法組成的設(shè)計(jì)環(huán)境、強(qiáng)大的參考標(biāo)準(zhǔn)以及可擴(kuò)展板卡和工具包。借助賽靈思的FPGA,每個(gè)元素都可以由賽靈思或第三方供貨。盡管我們始終都在為設(shè)計(jì)師提供開發(fā)板、芯片、工具、IP和參考設(shè)計(jì),但我們?nèi)匀恍枰屿`活而且高效的方法來(lái)為設(shè)計(jì)人員提供構(gòu)建基礎(chǔ),這一點(diǎn)在過(guò)去數(shù)年中變得日益清晰??蛻粢蟾油暾彤a(chǎn)品化的解決方案,我們憑借目標(biāo)設(shè)計(jì)平臺(tái)明確了這種方法。



          關(guān)鍵詞: 賽靈思 FPGA ASIC ASSP

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();