<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 市場分析 > 目標(biāo)設(shè)計平臺助力,F(xiàn)PGA日益“通用”化

          目標(biāo)設(shè)計平臺助力,F(xiàn)PGA日益“通用”化

          作者: 時間:2009-10-12 來源:張國斌 收藏

            “珍惜傳統(tǒng)、古建筑、古典文化和典雅的生活方式是有價值的,不過在科技的世界,固守過時的生產(chǎn)方法、舊的生產(chǎn)線、舊市場、管理者或工人的陳腐態(tài)度,則是一劑自殺的藥方。”

          本文引用地址:http://www.ex-cimer.com/article/98793.htm

            勒阿恩 馬克多爵士,新科學(xué)雜志,1982

            我們身處變革的時代,這不僅體現(xiàn)在半導(dǎo)體產(chǎn)品日新月異,更體現(xiàn)在電子產(chǎn)品研發(fā)模式、思維、方法也在不斷變化,“更低功耗、更短面市時間、更多功能、更低成本、更。。。。”這些來自終端消費(fèi)者不斷涌現(xiàn)的新需求正將ASIC逼向極限,毫無疑問,電子產(chǎn)業(yè)需要新的設(shè)計思路和方法學(xué),,這個最初只用于膠合邏輯的配角正在悄然轉(zhuǎn)變?yōu)殡娮釉O(shè)計的主角,一場新的設(shè)計變革正在醞釀,如何認(rèn)識這場變革?你了解的最新發(fā)展動態(tài)嗎?廠商如何推動這場變革?近日,電子創(chuàng)新網(wǎng)獨(dú)家專訪了全球營銷與業(yè)務(wù)拓展高級副總裁Vin Ratford,作為可編程領(lǐng)域的一名老兵,Ratford分享了它對FPGA的看法和公司最新策略,在此,我們以問答形式刊出采訪實錄,以饗讀者。

            電子創(chuàng)新網(wǎng):現(xiàn)今的FPGA開發(fā)和最初的FPGA已經(jīng)有很大不同,如何讓工程師更方便地開發(fā)FPGA?

            Vin Ratford:確實,現(xiàn)今的FPGA已經(jīng)和過去的FPGA有很大不同,過去,F(xiàn)PGA只作為膠合邏輯使用,當(dāng)時只有上千個查找表,大家知道如何配置就可以了,現(xiàn)在FPGA變得日益復(fù)雜和強(qiáng)大,對于我們FPGA廠商來說(不只是賽靈思公司),最大的挑戰(zhàn)是可編程性的管理,具體就是如何簡化設(shè)計流程--和以前的開發(fā)相比,以前開發(fā)FPGA的工程師需要懂很多知識,例如RTL設(shè)計、HDL語言、嵌入式處理器、DSP、I/O、算法等,現(xiàn)在,我們要做的不是只讓博士來開發(fā)FPGA,而是讓很多不懂FPGA的人懂得開發(fā)和應(yīng)用。如何實現(xiàn)這個目標(biāo)?這就是我們提出的(TDP)的概念,就是我們先將FPGA系統(tǒng)開發(fā)中所需要的80%的基礎(chǔ)工作完成(不只是配置),而讓客戶投入主要精力去完成最后的差異化工作。

            在提升FPGA易用性方面,我們的比照對象不是競爭對手,而是ASIC/ASSP廠商,例如TI、ST等,我們的目標(biāo)是讓客戶在使用FPGA時和使用ASIC的體驗類似,我們知道,F(xiàn)PGA的參考設(shè)計都是假設(shè)用戶對FPGA有一定的認(rèn)知基礎(chǔ),而標(biāo)準(zhǔn)器件則不一樣,你可以不用對你要使用的DSP等器件架構(gòu)有詳細(xì)的了解就可以進(jìn)行開發(fā),我們的目標(biāo)就是把FPGA器件變成和標(biāo)準(zhǔn)器件一樣做到開盒即用。

            電子創(chuàng)新網(wǎng):如何去實現(xiàn)這樣的易用性?

            Vin Ratford:主要是軟件方面的進(jìn)行改進(jìn),例如在進(jìn)行標(biāo)準(zhǔn)器件開發(fā)的時候,工程師只要懂C語言就可以進(jìn)行應(yīng)用的實現(xiàn),在開發(fā)FPGA的時候,需要實現(xiàn)從C語言到門級語言的轉(zhuǎn)換,我們的目標(biāo)是讓一個懂C語言熟悉標(biāo)準(zhǔn)器件例如DSP的工程師可以輕松地完成無障礙完成FPGA開發(fā),我們在這方面正在做一些工作,年底會有一個發(fā)布,并以白皮書的形式來告知。

            驗證這個最好的辦法就是用兩個工程師,一個懂FPGA,一個懂DSP,他們在用我們的新工具的時候是否用自己熟悉的方法達(dá)到一樣的結(jié)果。

            電子創(chuàng)新網(wǎng):在通用語言開發(fā)上,賽靈思需要設(shè)定特別的要求和格式嗎?有無在開發(fā)更高級的語言?

            Vin Ratford:縱觀標(biāo)準(zhǔn)器件的開發(fā),都是最初用低價語言開發(fā)然后逐漸走向高級,EDA業(yè)界也是這個趨勢,會有越來越高級的語言,F(xiàn)PGA也一樣,最早大家用HDL語言,現(xiàn)在可以用C語言、C++語言了,未來會有更高級的語言例如圖形化語言來支持開發(fā)。以前很多算法需要用Matlab來驗證然后才應(yīng)用,現(xiàn)在就可以直接用Matlab來開發(fā)了。


          上一頁 1 2 3 下一頁

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();