醫(yī)療電子:讓關(guān)愛(ài)與科技共同延伸
為幫助系統(tǒng)制造商克服這些挑戰(zhàn),半導(dǎo)體制造企業(yè)需要在以下方面幫助他們解決這些挑戰(zhàn):信號(hào)調(diào)理產(chǎn)品,如放大器/轉(zhuǎn)換器/處理器(包括集成解決方案);電源解決方案;有線/無(wú)線通信解決方案(藍(lán)牙、SIM收發(fā)器等)。所有這些都非常關(guān)鍵。為提供這些解決方案,半導(dǎo)體制造商需要建立強(qiáng)的核心技術(shù),而且還需要具有良好的系統(tǒng)理解能力,因?yàn)檫@有助于他們?cè)O(shè)計(jì)出滿足市場(chǎng)需求的產(chǎn)品。
本文引用地址:http://www.ex-cimer.com/article/98801.htm半導(dǎo)體行業(yè)發(fā)展迅速,其工藝技術(shù)不斷更新。然而,新技術(shù)投資越來(lái)越昂貴,特別是從90nm 到 65nm,再到45nm/40nm。由此帶來(lái)的挑戰(zhàn)是保持成本足夠低的情況下為醫(yī)療電子行業(yè)提供新技術(shù)。 面對(duì)以更低成本提供更高性能的壓力,醫(yī)療設(shè)備生產(chǎn)商希望供應(yīng)商能夠充分理解其要求并提供支持IP重用的平臺(tái)。這將可以降低開(kāi)發(fā)風(fēng)險(xiǎn)和投資成本并縮短開(kāi)發(fā)周期,從而加快產(chǎn)品開(kāi)發(fā)過(guò)程。賽靈思公司亞太區(qū)市場(chǎng)及應(yīng)用總監(jiān)張宇清認(rèn)為,內(nèi)嵌處理器的FPGA非常合適作為醫(yī)療電子系統(tǒng)中的高度整合的一體化系統(tǒng)核心。例如賽靈思的Virtex-5 FXT平臺(tái)提供兩個(gè)業(yè)界標(biāo)準(zhǔn)的PowerPC 440處理器模塊,加上高性能DSP和高速SesDes,對(duì)于需要高分辨率圖像處理、高性能數(shù)據(jù)分析、高速數(shù)據(jù)傳輸?shù)脑O(shè)備開(kāi)發(fā)非常理想,已經(jīng)廣泛應(yīng)用在醫(yī)療系統(tǒng)中,包括PCI express接口、SATA接口,以太網(wǎng)接口;高速數(shù)據(jù)緩存和高速查表;高性能濾波器、Beamforming(波束)、FFT和其他核心算法;ADC/DAC接口和各種復(fù)雜控制;圖像處理和顯示。低成本FPGA例如Spartan-3/3A/3E/3AN系列,以及CoolRunner CPLD產(chǎn)品更是廣泛地用在所有醫(yī)療設(shè)備領(lǐng)域,包含便攜式的醫(yī)療設(shè)備,例如便攜超聲設(shè)備和各種手持終端。采用賽靈思FPGA,開(kāi)發(fā)人員還可以集成自己開(kāi)發(fā)的專用IP。
有些醫(yī)療測(cè)量需要模擬電路連續(xù)運(yùn)行,每秒鐘有成千上萬(wàn)、甚至成百萬(wàn)個(gè)讀數(shù)。還有些應(yīng)用每天僅需要一個(gè)讀數(shù)。就這些非經(jīng)常性的測(cè)試而言,模擬電路只須加一次電,進(jìn)行測(cè)量,然后在一天的其余時(shí)間里處于空閑狀態(tài),運(yùn)行在低功率“休眠”模式。IC 必須提供低功率休眠或打盹模式,以在休眠時(shí)實(shí)現(xiàn)低功耗運(yùn)行。
模數(shù)轉(zhuǎn)換器相關(guān)文章:模數(shù)轉(zhuǎn)換器工作原理
隔離器相關(guān)文章:隔離器原理
評(píng)論