<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga

          FPGA相關(guān)技術(shù)助力高端存儲(chǔ)器接口設(shè)計(jì)

          • 高性能系統(tǒng)設(shè)計(jì)師在滿足關(guān)鍵時(shí)序余量的同時(shí)要力爭(zhēng)獲得更高性能,而存儲(chǔ)器>存儲(chǔ)器接口設(shè)計(jì)則是一項(xiàng)艱巨挑戰(zhàn)。雙倍數(shù)據(jù)速率SDRAM和4倍數(shù)據(jù)速率SDRAM都采用源同步接口來(lái)把數(shù)據(jù)和時(shí)鐘(或選通脈沖)由發(fā)射器
          • 關(guān)鍵字: FPGA  助力  存儲(chǔ)器  接口設(shè)計(jì)    

          級(jí)聯(lián)信號(hào)處理器的FPGA實(shí)現(xiàn)

          • 摘要:現(xiàn)代通信系統(tǒng)中,數(shù)字化已成為發(fā)展的必然趨勢(shì),數(shù)字信號(hào)處理則是數(shù)字系統(tǒng)中的重要環(huán)節(jié)。在數(shù)字信號(hào)處理方面提出一種級(jí)聯(lián)信號(hào)處理器的FPGA實(shí)現(xiàn)方案,用以取代昂貴的專用數(shù)字處理芯片。首先對(duì)級(jí)聯(lián)信號(hào)處理器做了
          • 關(guān)鍵字: FPGA  級(jí)聯(lián)  信號(hào)處理器    

          新一代視頻編碼器分析介紹

          • 先進(jìn)的視頻編碼(AVC)正在慢慢地超越數(shù)字視頻的主要標(biāo)準(zhǔn)。也稱之為H.264和MPEG-4part10,其AVC編碼在1Mbit/s~2...
          • 關(guān)鍵字: 視頻編碼器  AVC編碼  FPGA  

          基于FPGA的多通道校準(zhǔn)算法的同步實(shí)現(xiàn)

          •   數(shù)字信號(hào)處理模塊是接收機(jī)系統(tǒng)的核心部分,系統(tǒng)要求數(shù)字信號(hào)處理模塊能實(shí)時(shí)處理ADC變換后的數(shù)字信號(hào),并用軟件的方法來(lái)實(shí)現(xiàn)大量的無(wú)線電功能,這些功能包括:多通道校準(zhǔn)、編解碼、調(diào)制解調(diào)、濾波、同步、盲均衡、
          • 關(guān)鍵字: FPGA  多通道  校準(zhǔn)  算法    

          基于DSP和FPGA技術(shù)的低信噪比雷達(dá)信號(hào)檢測(cè)

          • 摘要:提出一種基于DSP和FPGA技術(shù)的低信噪比情況下雷達(dá)信號(hào)檢測(cè)技術(shù)的工作原理與硬件實(shí)現(xiàn)方法,采用數(shù)字化的處理方法處理信息,取代傳統(tǒng)使用的模擬檢測(cè)技術(shù),并對(duì)實(shí)現(xiàn)的檢測(cè)方法和關(guān)鍵算法做了詳細(xì)介紹。
            關(guān)鍵詞:高
          • 關(guān)鍵字: FPGA  DSP  低信噪比  雷達(dá)信號(hào)    

          基于FPGA IP核的FFT實(shí)現(xiàn)

          • 對(duì)于FFT而言,很多領(lǐng)域都提出了其高速實(shí)時(shí)運(yùn)算的要求。利用FFT IP核實(shí)現(xiàn)FFT算法,并在cycloneⅡ系列的EP2C70F896C8器件上設(shè)計(jì)出處理速度為69.58 MHz的24位512點(diǎn)復(fù)數(shù)FFT處理器需29.3 μs,該方法具有效率高、速度快、周期短、靈活性強(qiáng)等特點(diǎn)。仿真結(jié)果表明此方法具有良好性能。
          • 關(guān)鍵字: FPGA  FFT  IP核    

          基于FPGA的多通道校準(zhǔn)算法同步實(shí)現(xiàn)

          • 本文主要研究了多通道校準(zhǔn)算法在FPGA上的同步實(shí)現(xiàn)問(wèn)題。介紹FPGA時(shí)鐘同步設(shè)計(jì)的基本原理以及用Xilinx公司的FPGA芯片Xc2v8000ff1152-5實(shí)現(xiàn)了多通道校準(zhǔn)的同步算法,極大提高了系統(tǒng)穩(wěn)定性。
          • 關(guān)鍵字: ADC  FPGA  多通道校準(zhǔn)  同步實(shí)現(xiàn)  200907  

          基于FPGA的UART設(shè)計(jì)實(shí)現(xiàn)及驗(yàn)證

          • 通用異步收發(fā)器(Universal Asynchronous Receiver Transmitter,UART)是數(shù)字通信領(lǐng)域流行和廣泛使用的一種接口設(shè)備,主要用來(lái)控制符合RS 232-C協(xié)議的計(jì)算機(jī)與串行設(shè)備間的通信。普通串行外設(shè)和計(jì)算機(jī)間的通信,一般使
          • 關(guān)鍵字: FPGA  UART  設(shè)計(jì)實(shí)現(xiàn)    

          FPGA的光纖通道接口控制芯片設(shè)計(jì)

          • 摘 要 為了滿足存儲(chǔ)網(wǎng)絡(luò)和下一代航空電子系統(tǒng)對(duì)光纖通道網(wǎng)絡(luò)的需求,提出了一種新的光纖通道網(wǎng)絡(luò)接口控制芯片的設(shè)計(jì)方案。用 Verilog實(shí)現(xiàn)了接口控制芯片的RTL設(shè)計(jì)并完成了功能仿真和驗(yàn)證,通過(guò)嵌入式PowerPC完成了接
          • 關(guān)鍵字: 芯片  設(shè)計(jì)  控制  接口  光纖  通道  FPGA  

          可編程技術(shù)勢(shì)在必行,一觸即發(fā)

          • 設(shè)計(jì)師們最有發(fā)言權(quán),他們認(rèn)為二十一世紀(jì)最具決定性的集成電路技術(shù)就是現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA),而傳統(tǒng)門(mén)陣列和結(jié)...
          • 關(guān)鍵字: 可編程技術(shù)  FPGA  ASSP  Virtex-6  Spartan-6  

          FPGA或?qū)⒊蔀殡娮酉到y(tǒng)制造商救命利器

          • 根據(jù)賽靈思的分析,2007年可編程邏輯芯片市場(chǎng)約為36億美元,2012年將快速增長(zhǎng)到140億美元。推動(dòng)這一巨幅增長(zhǎng)的...
          • 關(guān)鍵字: FPGA  ASIC  ASSP  

          ISE設(shè)計(jì)套件11.1版本簡(jiǎn)介

          • ISE設(shè)計(jì)套件11.1版本(ISEDesignSuite11.1)在為嵌入式、DSP和邏輯設(shè)計(jì)人員提供FPGA設(shè)計(jì)工具和IP產(chǎn)品方面確...
          • 關(guān)鍵字: ISE設(shè)計(jì)套件11.1  DSP  FPGA  

          可編程邏輯不僅已是大勢(shì)所趨,而且勢(shì)不可擋

          常見(jiàn)問(wèn)答:關(guān)于ISE設(shè)計(jì)套件11.1

          • 1)賽靈思今天將宣布推出何種產(chǎn)品?推出業(yè)界領(lǐng)先的FPGA設(shè)計(jì)環(huán)境的最新版ISE?設(shè)計(jì)套件11.1(ISE?Design...
          • 關(guān)鍵字: FPGA  ISE  賽靈思  

          2009年7月6日,Altera在亞洲16城市舉辦2009 AP技術(shù)巡展

          •   事件:Altera®公司今天宣布,公司與分銷商合作,將于2009年8月4號(hào)至9月24號(hào),在亞太地區(qū)16個(gè)城市舉辦免費(fèi)的技術(shù)研討會(huì)。研討會(huì)舉辦地區(qū)包括中國(guó)、印度、韓國(guó)、馬來(lái)西亞、新加坡和臺(tái)灣等。其中,Altera與分銷商艾睿電子、駿龍科技和文曄科技在中國(guó)舉辦九場(chǎng),分別是上海、杭州、南京、北京、武漢、西安、深圳、廣州和成都。   在這些研討會(huì)上,您將了解Altera新的40-nm系列產(chǎn)品——包括Stratix® IV FPGA、HardCopy® IV A
          • 關(guān)鍵字: Altera  Stratix  FPGA  
          共6393條 353/427 |‹ « 351 352 353 354 355 356 357 358 359 360 » ›|

          fpga 介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條 fpga !
          歡迎您創(chuàng)建該詞條,闡述對(duì) fpga 的理解,并與今后在此搜索 fpga 的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();