<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga

          有效防止FPGA設(shè)計被克隆的技術(shù)

          • 據(jù)估計,目前盛行的假冒電子產(chǎn)品已經(jīng)占到整個市場份額的10%,這一數(shù)據(jù)得到了美國反灰色市場和反假冒聯(lián)盟(AGMA)的支持。AGMA是由惠普、思科和其它頂級電子OEM公司組成的一個行業(yè)組織。據(jù)該組織估計,制造商因盜版造成
          • 關(guān)鍵字: FPGA  防止  克隆    

          改進(jìn)型CIC抽取濾波器設(shè)計與FPGA實現(xiàn)

          • 摘 要:為了改善級聯(lián)積分梳狀(CIC)濾波器通帶不平和阻帶衰減不足的缺點,給出一種改進(jìn)型CIC濾波器。該濾波器在采用 COSINE濾波器提高阻帶特性的基礎(chǔ)上,級聯(lián)了一個SINE濾波器,補(bǔ)償了其通帶衰減。硬件實現(xiàn)時,采用新
          • 關(guān)鍵字: FPGA  CIC  改進(jìn)型  抽取濾波器    

          一種基于FPGA高性能H.264變換量化結(jié)構(gòu)設(shè)計

          • 摘 要:H.264作為最新的視頻編碼標(biāo)準(zhǔn)具有很高的壓縮性能,對它的研究具有重要的意義。根據(jù)H.264的變換量化算法設(shè)計一種基于FPGA的高性能變換量化處理結(jié)構(gòu),該結(jié)構(gòu)采用流水線操作和分時復(fù)用技術(shù)。結(jié)果顯示,該設(shè)計
          • 關(guān)鍵字: FPGA  264  性能  變換    

          FPGA在直流電機(jī)位置控制中的應(yīng)用

          • 摘要:由于直流電機(jī)具有速度易控制,精度和效率高,能在寬范圍內(nèi)實現(xiàn)平滑調(diào)速等特點而在冶金、機(jī)械加工制造等行業(yè)中得到廣泛應(yīng)用。該設(shè)計采用FPGA作為直流電機(jī)的控制器件,負(fù)責(zé)信號處理,速度快、可靠性高。介紹直流
          • 關(guān)鍵字: 控制  應(yīng)用  位置  電機(jī)  直流  FPGA  

          基于TPS6211X的FPGA高效電源設(shè)計

          • l 前言  隨著ARM微處理器技術(shù)和現(xiàn)場可編程邏輯陣列技術(shù)(FPGA)的發(fā)展及其在手持式設(shè)備中的應(yīng)用,手持式設(shè)備低功耗、微型化的要求越來越高。作為必然趨勢,節(jié)能將是未來手持式電子設(shè)備的必然特性,但是高效率和節(jié)能是
          • 關(guān)鍵字: 電源  設(shè)計  高效  FPGA  TPS6211X  基于  

          Altera發(fā)布新的Cyclone III LS FPGA

          •   Altera公司今天發(fā)布了具有安全特性的低功耗新系列FPGA。新的Altera® Cyclone® III LS FPGA在單位面積電路板上具有密度最大的邏輯、存儲器和DSP資源。這些器件是功耗最低的FPGA,200K邏輯單元(LE)的靜態(tài)功耗小于0.25W?,F(xiàn)在已經(jīng)開始發(fā)售的Cyclone III LS FPGA面向所有市場領(lǐng)域中對功耗和電路板面積非常敏感的應(yīng)用。   Cyclone III LS FPGA的安全特性包括全面的信息安全保障設(shè)計包,支持防篡改、設(shè)計安全和設(shè)計分離功
          • 關(guān)鍵字: Altera  Cyclone  FPGA  低功耗  

          用賽靈思目標(biāo)設(shè)計平臺輕松實現(xiàn)創(chuàng)新設(shè)計

          •   目標(biāo)   演示設(shè)計人員利用賽靈思目標(biāo)設(shè)計平臺如何輕松開始下一項 FPGA 設(shè)計工作。該演示使用 Spartan®-6 FPGA SP601 評估套件展示客戶是如何之快:   1. 開箱后,立即可以開始設(shè)計工作。   2. 評估功耗、資源和架構(gòu)權(quán)衡。   3. 重新利用并擴(kuò)展參考設(shè)計。   演示規(guī)范   1. 利用板診斷測試確認(rèn)硬件功能。   2. 實施基礎(chǔ)參考設(shè)計接口,演示如何通過簡便易用的 GUI 靈巧地使用 FPGA 的設(shè)計與特性。   a. 為了便于演示,我們比較圖形處理
          • 關(guān)鍵字: Xilinx  Spartan  FPGA  SP601  

          賽靈思交付行業(yè)首個目標(biāo)設(shè)計平臺

          •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. )今天宣布,致力于加速基于Virtex?-6 和 Spartan?-6 現(xiàn)場可編程門陣列 (FPGA) 片上系統(tǒng) (SoC) 解決方案開發(fā)的賽靈思基礎(chǔ)目標(biāo)設(shè)計平臺隆重推出。這款基礎(chǔ)級目標(biāo)設(shè)計平臺在完全集成的評估套件中融合了 ISE? 設(shè)計套件 11.2版本、擴(kuò)展的IP系列以及面向Virtex-6或Spartan-6 FPGA的預(yù)驗證參考設(shè)計,可幫助設(shè)計團(tuán)隊大幅縮短開發(fā)時間,從而集中工程設(shè)計資源以提高產(chǎn)品差異化。
          • 關(guān)鍵字: Xilinx  Virtex  Spartan  FPGA  SoC  ISE  

          Xilinx宣布隆重推出賽靈思基礎(chǔ)目標(biāo)設(shè)計平臺

          •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc.? )今天宣布隆重推出賽靈思基礎(chǔ)目標(biāo)設(shè)計平臺, 致力于加速基于其Virtex?-6 和 Spartan?-6 現(xiàn)場可編程門陣列 (FPGA) 的片上系統(tǒng) (SoC) 解決方案的開發(fā)。這款基礎(chǔ)級目標(biāo)設(shè)計平臺在完全集成的評估套件中融合了 ISE? 設(shè)計套件 11.2版本、擴(kuò)展的IP系列以及面向Virtex-6或Spartan-6 FPGA的預(yù)驗證參考設(shè)計,可幫助設(shè)計團(tuán)隊大幅縮短開發(fā)時間,從而集中工程設(shè)計資源
          • 關(guān)鍵字: Xilinx  Virtex  Spartan.FPGA  SoC  

          基于FPGA的數(shù)字下變頻的研究與實現(xiàn)

          • 數(shù)字下變頻技術(shù)在移動通信、數(shù)字廣播、電視領(lǐng)域具有重要應(yīng)用價值。討論了對已知信號進(jìn)行數(shù)字下變頻時方案的選擇和參數(shù)的確定,通過選擇采樣頻率和使用分布式算法的濾波器,以期利用較少的FPGA資源完成信號的下變頻。對于采取的方案進(jìn)行仿真驗證,結(jié)果證明其達(dá)到了預(yù)期的目的。
          • 關(guān)鍵字: 研究  實現(xiàn)  變頻  數(shù)字  FPGA  基于  射頻  

          Actel提升業(yè)界領(lǐng)先的 RTAX航天用FPGA的性能

          •   愛特公司 (Actel Corporation) 宣布進(jìn)一步提升其業(yè)界領(lǐng)先之耐輻射RTAX-S和RTAX-SL航天用FPGA的性能和可用性,為航天應(yīng)用設(shè)計人員帶來更大優(yōu)勢。RTAX-S/SL 系列FPGA能夠免除與耐輻射ASIC相關(guān)的成本和進(jìn)度表風(fēng)險,是需要防止輻射引發(fā)單事件翻轉(zhuǎn) (single-event upset, SEU) 事件保護(hù)功能的航天應(yīng)用的首選FPGA。   RTAX-S/SL系列FPGA的性能提升包括:   · 相比 RTAX-S FPGA 產(chǎn)品,RTAX-SL
          • 關(guān)鍵字: Actel  FPGA  RTAX-S  RTAX-SL  ASIC  

          基于單片機(jī)和FPGA的網(wǎng)絡(luò)數(shù)據(jù)加密實現(xiàn)

          • 摘要:介紹了基于單片機(jī)、FPGA的網(wǎng)絡(luò)數(shù)據(jù)加密實現(xiàn)。整個系統(tǒng)由單片機(jī),F(xiàn)PGA和E1通信接口組成。流密碼加密算法采用A5/l和W7算法。采用VHDL硬件語言實現(xiàn)FPGA功能。該硬件加密系統(tǒng)具有較好的安全性。
            關(guān)鍵詞:通信技術(shù)
          • 關(guān)鍵字: FPGA  單片機(jī)  網(wǎng)絡(luò)數(shù)據(jù)  加密    

          積分梳狀濾波器的FPGA實現(xiàn)

          • 本文提出了多級CIC抽取濾波器結(jié)構(gòu)不僅能夠?qū)崿F(xiàn)更寬輸入信號的任意速率的抽取,并且對帶外信號的衰減也更大。



          • 關(guān)鍵字: FPGA  積分  梳狀濾波器    

          FPGA消費電子市場的驅(qū)動力來自中國

          •   市場調(diào)研公司iSuppli曾經(jīng)在報告中指出,在可編程邏輯市場,Actel公司擁有的重要創(chuàng)新是市場“大腕”Xilinx和Altera所缺乏的。它擁有一種FPGA(現(xiàn)場可編程門陣列)技術(shù),可以給芯片中的編程邏輯電路加密。它在FPGA中引入了業(yè)界熟悉的ARM核心,而且它還提供混合信號平臺。近日,《中國電子報》記者就Actel的銷售、技術(shù)演進(jìn)和應(yīng)用市場情況采訪了Actel的首席執(zhí)行官JohnEast先生。   記者:近幾年來Actel的銷售額持續(xù)增長,這在壟斷性極高的可編程邏輯市場是
          • 關(guān)鍵字: Actel  FPGA  可編程邏輯  CPLD  40納米  32納米  

          DDS信號源的FPGA實現(xiàn)

          • 1 引言
            目前直接數(shù)字頻率合成DDS專用器件大多采用先進(jìn)特定工藝技術(shù),并具有高性能,多功能,且其內(nèi)部數(shù)字信號抖動?。敵鲂盘柕馁|(zhì)量高等特點,諸如Qualcomm公司的Q2230、Q2334,Analog Device公司的AD9955、AD
          • 關(guān)鍵字: FPGA  DDS  信號源    
          共6393條 354/427 |‹ « 352 353 354 355 356 357 358 359 360 361 » ›|

          fpga 介紹

          您好,目前還沒有人創(chuàng)建詞條 fpga !
          歡迎您創(chuàng)建該詞條,闡述對 fpga 的理解,并與今后在此搜索 fpga 的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();