EEPW首頁(yè) >>
主題列表 >>
fpga
fpga 文章 進(jìn)入 fpga技術(shù)社區(qū)
基于VC++的FPGA重配置方案設(shè)計(jì)

- 基于VC++的FPGA重配置方案設(shè)計(jì),采用VC++程序的FPGA重配置設(shè)計(jì)方案利用現(xiàn)場(chǎng)可編程邏輯器件FPGA的多次可編程配置特點(diǎn),通過(guò)重新下載存儲(chǔ)于存儲(chǔ)器的不同系統(tǒng)數(shù)據(jù),從而實(shí)現(xiàn)不同的芯片邏輯功能,可以在很大程度上提高資源利用率。原始配置FPGA的方法是
- 關(guān)鍵字: 方案設(shè)計(jì) 配置 FPGA VC 基于
基于FPGA的高速異步FIFO的設(shè)計(jì)與實(shí)現(xiàn)

- 基于FPGA的高速異步FIFO的設(shè)計(jì)與實(shí)現(xiàn),引言 現(xiàn)代集成電路芯片中,隨著設(shè)計(jì)規(guī)模的不斷擴(kuò)大.一個(gè)系統(tǒng)中往往含有數(shù)個(gè)時(shí)鐘。多時(shí)鐘帶來(lái)的一個(gè)問(wèn)題就是,如何設(shè)計(jì)異步時(shí)鐘之間的接口電路。異步FIFO(First In First Out)是解決這個(gè)問(wèn)題的一種簡(jiǎn)便、快捷的解
- 關(guān)鍵字: 設(shè)計(jì) 實(shí)現(xiàn) FIFO 異步 FPGA 高速 基于
基于FPGA機(jī)載實(shí)時(shí)視頻圖形處理系統(tǒng)的設(shè)計(jì)
- 摘要 給出了某機(jī)載實(shí)時(shí)視頻圖形處理系統(tǒng)的硬件電路設(shè)計(jì)方案,以XC5VFX70T FPGA作為核心處理器,實(shí)現(xiàn)了對(duì)DVI及PAL等多種格式視頻信號(hào)的解碼、實(shí)時(shí)處理以及輸出。系統(tǒng)電路設(shè)計(jì)簡(jiǎn)潔,具有較強(qiáng)的靈活性和擴(kuò)展性。文中介紹
- 關(guān)鍵字: FPGA 機(jī)載 實(shí)時(shí)視頻 圖形處理系統(tǒng)
基于FPGA的雙口RAM實(shí)現(xiàn)及應(yīng)用

- 基于FPGA的雙口RAM實(shí)現(xiàn)及應(yīng)用,摘要:為了在高速采集時(shí)不丟失數(shù)據(jù),在數(shù)據(jù)采集系統(tǒng)和CPU之間設(shè)置一個(gè)數(shù)據(jù)暫存區(qū)。介紹雙口RAM的存儲(chǔ)原理及其在數(shù)字系統(tǒng)中的應(yīng)用。采用FPGA技術(shù)構(gòu)造雙口RAM,實(shí)現(xiàn)高速信號(hào)采集系統(tǒng)中的海量數(shù)據(jù)存儲(chǔ)和時(shí)鐘匹配。功能仿
- 關(guān)鍵字: 實(shí)現(xiàn) 應(yīng)用 RAM 雙口 FPGA 基于
基于DSP與FPGA的四軸運(yùn)動(dòng)控制器設(shè)計(jì)與研究
- 摘要:針對(duì)數(shù)控系統(tǒng)的工作特點(diǎn)和要求,通過(guò)對(duì)DSP TMS320F2812、FPGA EP2C8F256C6及以太網(wǎng)控刺器RTL8019AS的深入研究,設(shè)計(jì)了一種基于DSP與FPGA的運(yùn)動(dòng)控制器。該控制器以DSP和FPGA為核心器件,針對(duì)運(yùn)動(dòng)控制中的實(shí)時(shí)控
- 關(guān)鍵字: FPGA DSP 四軸 運(yùn)動(dòng)控制器
FPGA設(shè)計(jì)時(shí)需要注意的內(nèi)容

- FPGA設(shè)計(jì)時(shí)需要注意的內(nèi)容,不管你是一名邏輯設(shè)計(jì)師、硬件工程師或系統(tǒng)工程師,甚或擁有所有這些頭銜,只要你在任何一種高速和多協(xié)議的復(fù)雜系統(tǒng)中使用了FPGA,你就很可能需要努力解決好器件配置、電源管理、IP集成、信號(hào)完整性和其他的一些關(guān)鍵
- 關(guān)鍵字: 內(nèi)容 注意 需要 設(shè)計(jì) FPGA
基于ARM9和Linux的FPGA驅(qū)動(dòng)設(shè)計(jì)

- 基于ARM9和Linux的FPGA驅(qū)動(dòng)設(shè)計(jì),0 引言Linux操作系統(tǒng)的全稱是GNU/Linux,它是由GNU工程和Linux內(nèi)核兩個(gè)部分共同組成的一個(gè)操作系統(tǒng)。該系統(tǒng)中所有組件的源代碼都是自由的,可以有效保護(hù)學(xué)習(xí)成果,因而在嵌入式領(lǐng)域得到了廣泛的應(yīng)用。FPGA是英文Fie
- 關(guān)鍵字: 驅(qū)動(dòng) 設(shè)計(jì) FPGA Linux ARM9 基于
fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條 fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì) fpga的理解,并與今后在此搜索 fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì) fpga的理解,并與今后在此搜索 fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
