<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> 信號(hào)源

          基于Flash型FPGA的信號(hào)源卡設(shè)計(jì)

          • 摘要:介紹了一種基于Flash型FPGA的多路模擬重信號(hào)源設(shè)計(jì)方法,該系統(tǒng)以ACTEL公司的A3P125VQ100芯片為核心,實(shí)現(xiàn)了系統(tǒng)的軟硬件結(jié)合。它包括數(shù)模轉(zhuǎn)換單元、電源模塊、多路模擬開(kāi)關(guān)模塊以及運(yùn)算放大單元等,實(shí)現(xiàn)了電源
          • 關(guān)鍵字: Flash  FPGA  信號(hào)源    

          基于C8051F130的信號(hào)源發(fā)生器設(shè)計(jì)

          • 摘要: 以Cygnal 單片機(jī)C8051F130 和波形產(chǎn)生器MAX038 為核心, 輔以高性能D/ A 轉(zhuǎn)換器AD7533 和AD7303及數(shù)字電位器X9C103 等外圍電路設(shè)計(jì)了1 種信號(hào)源發(fā)生器。給出了詳細(xì)的硬件設(shè)計(jì)方案和軟件設(shè)計(jì)方案。經(jīng)實(shí)際測(cè)試,
          • 關(guān)鍵字: 設(shè)計(jì)  發(fā)生器  信號(hào)源  C8051F130  基于  

          DSP實(shí)現(xiàn)EAS掃頻信號(hào)源設(shè)計(jì)

          • DSP實(shí)現(xiàn)EAS掃頻信號(hào)源設(shè)計(jì),1 引言
              商品防竊監(jiān)視器(Electronic Article Surveillance)簡(jiǎn)稱(chēng)EAS,是目前超市普遍使用的安檢防竊設(shè)備。其原理是由發(fā)射電路產(chǎn)生7.8MHz~8.8MHz的掃頻信號(hào),該信號(hào)由近場(chǎng)天線發(fā)射,當(dāng)天線附近有標(biāo)簽存在時(shí)(標(biāo)簽為
          • 關(guān)鍵字: 設(shè)計(jì)  信號(hào)源  EAS  實(shí)現(xiàn)  DSP  

          ISA總線實(shí)現(xiàn)多路同步DDS信號(hào)源設(shè)計(jì)

          • ISA總線實(shí)現(xiàn)多路同步DDS信號(hào)源設(shè)計(jì), 直接數(shù)字式頻率合成器以其極高的頻率分辨率、極短的頻率轉(zhuǎn)換時(shí)間、相位精確可調(diào)、設(shè)備結(jié)構(gòu)簡(jiǎn)單、易集成、體積小及成本低等優(yōu)點(diǎn),在高分辨雷達(dá)系統(tǒng)、寬帶擴(kuò)頻通信系統(tǒng)以及現(xiàn)代測(cè)控系統(tǒng)中得到廣泛的應(yīng)用。為了便于信息
          • 關(guān)鍵字: 信號(hào)源  設(shè)計(jì)  DDS  同步  總線  實(shí)現(xiàn)  ISA  

          基于鎖相環(huán)的Chirp超寬帶信號(hào)源的設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:在傳統(tǒng)的模擬法產(chǎn)生Chirp超寬帶信號(hào)的基礎(chǔ)上,提出了一種基于鎖相環(huán)(PLL)法的Chirp超寬帶信號(hào)源設(shè)計(jì)方案。與傳統(tǒng)的模擬方法相比,該方法產(chǎn)生的Chirp超寬帶信號(hào)載頻穩(wěn)定性高,能夠達(dá)到參考信號(hào)的頻率穩(wěn)定度。從
          • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  信號(hào)源  寬帶  相環(huán)  Chirp  基于  

          RS小型全集成信號(hào)源用于自動(dòng)測(cè)試系統(tǒng)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: RS  自動(dòng)測(cè)試系統(tǒng)  信號(hào)源  SGS100A  

          R&S推出最小的用于自動(dòng)測(cè)試系統(tǒng)的全集成信號(hào)源

          •   R&S SGS100A,來(lái)自于羅德與施瓦茨的新型信號(hào)源,使生產(chǎn)線能更快運(yùn)作、更具成本效益。雖然較以往的射頻源更為結(jié)構(gòu)緊湊,R&S SGS100A卻帶來(lái)了與傳統(tǒng)高端儀器一致的性能表現(xiàn)?!?/li>
          • 關(guān)鍵字: R&S  信號(hào)源  SGS100A  

          單片機(jī)脈沖信號(hào)源的CPLD實(shí)現(xiàn)方案

          • 單片機(jī)產(chǎn)生的脈沖信號(hào)源由于是靠軟件實(shí)現(xiàn)的,所以輸出頻率及步進(jìn)受單片機(jī)時(shí)鐘頻率、指令數(shù)和指令執(zhí)行周期的限制。文中介紹了一種以CPLD為核心的脈沖信號(hào)源,脈沖信號(hào)源的參數(shù)(頻率、占空比)由工控機(jī)通過(guò)I/O板卡設(shè)置
          • 關(guān)鍵字: 實(shí)現(xiàn)  方案  CPLD  信號(hào)源  脈沖  單片機(jī)  

          遙測(cè)艙信號(hào)源的設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:為了檢測(cè)遙測(cè)艙能否正常工作,必須為其提供各種輸入信號(hào),以此模擬實(shí)際測(cè)量的信號(hào)。因此,一個(gè)性能良好的信號(hào)源的設(shè)計(jì)對(duì)遙測(cè)艙有著至關(guān)重要的作用。在此,給出一種基于FPGA的遙測(cè)艙信號(hào)源的設(shè)計(jì)方案及其實(shí)現(xiàn)方
          • 關(guān)鍵字: 實(shí)現(xiàn)  設(shè)計(jì)  信號(hào)源  

          可編程模擬雷達(dá)信號(hào)源的設(shè)計(jì)

          • 摘要:設(shè)計(jì)了一種可通過(guò)軟件靈活控制的模擬雷達(dá)信號(hào)源,采用Silicon公司C8051F340微處理器芯片,控制直接數(shù)字頻率合成芯片AD9858輸出模擬雷達(dá)信號(hào)。文中說(shuō)明了電路設(shè)計(jì)結(jié)構(gòu)和軟件設(shè)計(jì)方法,并對(duì)信號(hào)源的性能進(jìn)行了可
          • 關(guān)鍵字: 設(shè)計(jì)  信號(hào)源  雷達(dá)  模擬  可編程  

          高精度DDFS信號(hào)源FPGA實(shí)現(xiàn)

          • 為進(jìn)行高精度信號(hào)源的設(shè)計(jì),同時(shí)降低設(shè)計(jì)成本,以Cyclone II系列低端FPGA為核心,利用直接頻率合成技術(shù),對(duì)正弦信號(hào)等數(shù)據(jù)進(jìn)行1/4周期壓縮存儲(chǔ)到ROM中,在外部時(shí)鐘頻率為50 MHz,實(shí)現(xiàn)了正弦信號(hào)源的設(shè)計(jì),同時(shí),實(shí)現(xiàn)三角波、鋸齒波、矩形脈沖及2-ASK、2-PSK和2-FSK等數(shù)字調(diào)制信號(hào),系統(tǒng)還具有掃頻、指定波形次數(shù)等功能。仿真結(jié)果表明,信號(hào)源精度高,頻率調(diào)整步進(jìn)可達(dá)0.034 92 Hz,頻率范圍為0.034 92 Hz~9.375 MHz,制作成本低,功能豐富。
          • 關(guān)鍵字: DDFS  FPGA  高精度  信號(hào)源    

          用于激勵(lì)超聲導(dǎo)波的激勵(lì)信號(hào)源的設(shè)計(jì)方法

          • 在應(yīng)用于管道缺陷檢測(cè)的眾多無(wú)損檢測(cè)技術(shù)當(dāng)中,超聲導(dǎo)波檢測(cè)技術(shù)與常規(guī)無(wú)損檢測(cè)方法相比,具有檢測(cè)距離長(zhǎng),檢測(cè)速度快等突出優(yōu)點(diǎn)。超聲導(dǎo)波在管道中傳播時(shí)存在多模態(tài)與頻散特性,若超聲導(dǎo)波所用的激勵(lì)源仍采用常規(guī)超
          • 關(guān)鍵字: 激勵(lì)  方法  設(shè)計(jì)  超聲  用于  信號(hào)源  

          無(wú)信號(hào)源的自激式激磁電源的原理及設(shè)計(jì)

          • 闡述了無(wú)信號(hào)源的、采用維恩電橋振蕩器直接實(shí)現(xiàn)功率輸出的激磁電源的設(shè)計(jì)思想和工作原理,以及核心器件OPA548的性能參數(shù)、電路穩(wěn)幅穩(wěn)頻措施和實(shí)際應(yīng)用中的注意事項(xiàng)。介紹了通過(guò)反相疊加和LC串聯(lián)諧振提高電壓幅值的電
          • 關(guān)鍵字: 設(shè)計(jì)  原理  電源  信號(hào)源  

          一種基于DDS的電路板檢測(cè)儀信號(hào)源設(shè)計(jì)

          • 0引言某型導(dǎo)彈測(cè)試設(shè)備電路板檢測(cè)儀主要完成該測(cè)試設(shè)備的電路板的故障檢測(cè)。該檢測(cè)系統(tǒng)要求激勵(lì)...
          • 關(guān)鍵字: DDS  信號(hào)源  電路板檢測(cè)儀  FPGA  
          共114條 5/8 |‹ « 1 2 3 4 5 6 7 8 »

          信號(hào)源介紹

            信號(hào)源是指收音頭、高頻頭、錄音卡座、錄像卡座等器件。   微機(jī)及輔助設(shè)備完成信號(hào)的提取、數(shù)模轉(zhuǎn)換、數(shù)字信號(hào)處理等功能。   信號(hào)源是雷達(dá)系統(tǒng)的重要組成部分。雷達(dá)系統(tǒng)常常要求信號(hào)源穩(wěn)定、可靠、易于實(shí)現(xiàn)、具有預(yù)失真功能,信號(hào)的產(chǎn)生及信號(hào)參數(shù)的改變簡(jiǎn)單、靈活。 信號(hào)發(fā)生器又稱(chēng)信號(hào)源或振蕩器,是用來(lái)產(chǎn)生各種電子信號(hào)的儀器,在生產(chǎn)實(shí)踐和科技領(lǐng)域中有著廣泛的應(yīng)用。   按波形分類(lèi) [ 查看詳細(xì) ]

          熱門(mén)主題

          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();