<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> 單片機(jī) 因特網(wǎng) 局域網(wǎng) 

          單片機(jī) 因特網(wǎng) 局域網(wǎng)  文章 進(jìn)入單片機(jī) 因特網(wǎng) 局域網(wǎng) 技術(shù)社區(qū)

          賽靈思推出65nm FPGA Virtex-5的PCI Express開發(fā)套件

          • 賽靈思公司宣布推出基于業(yè)界第一個列入PCI SIG集成商列表的65nm FPGA- Virtex-5的 PCI Express開發(fā)套件。包括一個開發(fā)套件和協(xié)議包文件在內(nèi)的完全解決方案可幫助設(shè)計(jì)人員加快1-8路 PCIe 應(yīng)用的設(shè)計(jì),可幫助客戶加快通信和網(wǎng)絡(luò)、視頻和廣播、存儲和計(jì)算、工業(yè)以及航空和國防等多種市場應(yīng)用的產(chǎn)品速度。該開發(fā)套件為設(shè)計(jì)人員評估并放心地利用賽靈思PCI Express端點(diǎn)模塊完成設(shè)計(jì)提供了所需要的一切。 賽靈思Virtex-5 FPGA內(nèi)建PCI Express端點(diǎn)模塊和低功耗3.2G
          • 關(guān)鍵字: 65nm  FPGA  Virtex-5  單片機(jī)  嵌入式系統(tǒng)  賽靈思  

          Spansion發(fā)布Quad閃存的MirrorBit Eclipse架構(gòu)

          • 全球最大的純閃存解決方案供應(yīng)商Spansion(NASDAQ: SPSN)今天發(fā)布了其革命性MirrorBit Eclipse架構(gòu)。該架構(gòu)將MirrorBit NOR、ORNAND和Quad 閃存集成在一個單裸片上。MirrorBit Eclipse架構(gòu)與現(xiàn)有芯片組完全兼容,可迅速用于多功能手機(jī)和多媒體便攜設(shè)備,提高它們的性能并降低成本。手機(jī)OEM廠商可以節(jié)省30%甚至更多的手機(jī)存儲子系統(tǒng)材料成本,同時在設(shè)計(jì)中獲得更大的靈活性。 Spansion總裁兼首席執(zhí)行官Bertrand Cambou表示:“多
          • 關(guān)鍵字: Eclipse  MirrorBit  Spansion  單片機(jī)  嵌入式系統(tǒng)  

          基于DSP和CPLD的低功耗多路數(shù)據(jù)處理系統(tǒng)設(shè)計(jì)

          • 引言 隨著電子技術(shù)的應(yīng)用和發(fā)展,數(shù)字信號處理內(nèi)容日益復(fù)雜,同時,很多情況下要求整個系統(tǒng)具有低功耗的特點(diǎn)。為滿足這種要求,DSP芯片設(shè)計(jì)技術(shù)也在向低功耗、高性能的方向發(fā)展。從處理速度來看,TMS320VC5502的運(yùn)算能力已經(jīng)達(dá)到了600MMACS,即每秒鐘可以完成6億次乘加運(yùn)算。從功耗來看,TMS320VC5502內(nèi)核電壓只有1.26V,整個芯片的功耗也大大降低了。本文介紹了基于TMS320VC5502和CPLD XC95144的低功耗多路數(shù)據(jù)處理系統(tǒng)。 模擬信號的輸入經(jīng)過50Hz陷波電路(濾除工頻
          • 關(guān)鍵字: CPLD  DSP  單片機(jī)  多路數(shù)據(jù)處理  嵌入式系統(tǒng)  

          基于CH374的USB攝像頭驅(qū)動設(shè)計(jì)

          • 現(xiàn)有視頻監(jiān)控系統(tǒng)的設(shè)計(jì)大都采用 USB視頻采集和以太網(wǎng)傳輸,并且需要視頻壓縮方案,通常需要操作系統(tǒng)支持;因此選取的開發(fā)平臺價格昂貴,造成視頻臨控系統(tǒng)的成本居高不下,以致使小型工廠和家庭用戶難以接受。 本課題采用S3C44BO微處理器的 ARM7開發(fā)平臺,驅(qū)動USB接口芯片CH374進(jìn)行視頻數(shù)據(jù)采集,提供了低成本的視頻采集方案。USB視頻采集涉及USB同步傳輸,但是在眾多USB主機(jī)芯片的設(shè)計(jì)中,多以控制傳輸和批量傳輸為主,對同步傳輸?shù)闹v解極為少見。本文提供了USB同步傳輸?shù)脑O(shè)計(jì)范例。 1 系統(tǒng)工作原
          • 關(guān)鍵字: CH374  單片機(jī)  嵌入式系統(tǒng)  驅(qū)動  攝像頭  消費(fèi)電子  消費(fèi)電子  

          將低成本FPGA用于視頻和圖像處理

          • FPGA已經(jīng)存在了十幾年的時間,在傳統(tǒng)概念中,F(xiàn)PGA價格昂貴,設(shè)計(jì)門檻較高,多用于通信和高端工業(yè)控制領(lǐng)域。最近幾年,低成本FPGA不斷推陳出新。半導(dǎo)體工藝的進(jìn)步不僅帶來FPGA成本的降低,還使其性能顯著提升,同時不斷集成一些新的硬件資源,比如內(nèi)嵌DSP塊、內(nèi)嵌RAM塊、鎖相環(huán)(PLL)、高速外部存儲器接口(DDR/DDR2)、高速LVDS接口等。在Altera公司90nm的Cyclone II FPGA內(nèi)部,還可以集成一種軟處理器Nios II及其外設(shè),它是目前FPGA中應(yīng)用最為廣泛的軟處理器系統(tǒng)。
          • 關(guān)鍵字: FPGA  單片機(jī)  嵌入式系統(tǒng)  視頻  圖像處理  

          風(fēng)河推出增強(qiáng)型Workbench 2.6.1 OCD

          •   風(fēng)河系統(tǒng)公司日前宣布推出增強(qiáng)型Wind River Workbench 2.6.1 On-Chip Debugging Edition(OCD,片上調(diào)試版)。作為風(fēng)河旗下的設(shè)備軟件開發(fā)綜合工具套件,該產(chǎn)品將有效地解決越來越復(fù)雜化的片上調(diào)試工作。升級后的Wind River Workbench OCD Edition內(nèi)置了專用開發(fā)工具集,不需要額外的內(nèi)核測試裝置,即可實(shí)現(xiàn)Linux內(nèi)核和用戶應(yīng)用的調(diào)試,同時為多內(nèi)核設(shè)備開發(fā)人員提供了一個基于標(biāo)準(zhǔn)且具有更全面支持能力的開發(fā)環(huán)境。   風(fēng)河公司片上調(diào)試產(chǎn)品
          • 關(guān)鍵字: OCD  單片機(jī)  風(fēng)河  嵌入式系統(tǒng)  

          Spansion 發(fā)布革命性MirrorBit Eclipse架構(gòu)

          •   Spansion發(fā)布了其革命性MirrorBit® Eclipse™架構(gòu)。該架構(gòu)將MirrorBit NOR、ORNAND™和Quad 閃存集成在一個單裸片上。MirrorBit Eclipse架構(gòu)與現(xiàn)有芯片組完全兼容,可迅速用于多功能手機(jī)和多媒體便攜設(shè)備,提高它們的性能并降低成本。手機(jī)OEM廠商可以節(jié)省30%甚至更多的手機(jī)存儲子系統(tǒng)材料成本,同時在設(shè)計(jì)中獲得更大的靈活性。   Spansion總裁兼首席執(zhí)行官Bertrand Cambou表示:“多年來我們一直在實(shí)施
          • 關(guān)鍵字: Eclipse  MirrorBit  Spansion  單片機(jī)  嵌入式系統(tǒng)  

          Altera FPGA在Fairlight新媒體處理引擎中替代64片DSP

          • 2007年4月10號,北京——澳大利亞悉尼的音頻產(chǎn)品系統(tǒng)專業(yè)公司Fairlight利用Altera® FPGA的靈活性以及數(shù)字信號處理(DSP)優(yōu)勢,將采用了8塊電路板和64片DSP的設(shè)計(jì)精簡為一塊Stratix® FPGA PCI卡。 Fairlight首席技術(shù)官Tino Fibaek說:“我們的水晶內(nèi)核(CC-1)體系結(jié)構(gòu)表明,Altera FPGA在DSP功能上的性價比非常優(yōu)異。采用了Altera的開發(fā)工具后,該項(xiàng)目成為我見過的進(jìn)展最為順利的項(xiàng)目。我們完成開發(fā)所花費(fèi)的時間僅是DSP
          • 關(guān)鍵字: Altera  DSP  FPGA  單片機(jī)  嵌入式系統(tǒng)  

          賽靈思為PCI EXPRESS提供全面開發(fā)套件

          • 2007年4月10日,中國北京 - 全球可編程解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布推出基于業(yè)界第一個列入PCI SIG®集成商列表的65nm FPGA— Virtex™-5的 PCI Express®開發(fā)套件。包括一個開發(fā)套件和協(xié)議包文件在內(nèi)的完全解決方案可幫助設(shè)計(jì)人員加快1-8路 PCIe® 應(yīng)用的設(shè)計(jì),可幫助客戶加快通信和網(wǎng)絡(luò)、視頻和廣播、存儲和計(jì)算、工業(yè)以及航空和國防等多種市場應(yīng)用的產(chǎn)品速度。該開發(fā)套件為設(shè)計(jì)人
          • 關(guān)鍵字: EXPRESS  PCI  單片機(jī)  開發(fā)套件  嵌入式系統(tǒng)  賽靈思  

          威盛否認(rèn)退出芯片組市場

          • 據(jù)中國臺灣媒體報(bào)道,威盛日前表示,此前有關(guān)“威盛可能被迫退出芯片組市場”的報(bào)道純屬謠言。 威盛稱,因?yàn)榈貌坏接⑻貭柺跈?quán)而被迫推出芯片組市場的報(bào)道純屬謠傳,公司將來不會對此做進(jìn)一步評論。 威盛還表示,無法公開關(guān)于該問題的更多細(xì)節(jié)內(nèi)容。但英特爾與所有合作伙伴的關(guān)系都很融洽,因此,威盛也不會因?yàn)槭跈?quán)問題而被擠出芯片組市場。 此前曾有報(bào)道稱,威盛與英特爾的授權(quán)已于4月6日結(jié)束。如果沒有新的授權(quán)協(xié)議,威盛只能銷售舊款芯片組至2008年4月7日。 該消息還稱,威盛最近削減了芯片組價格,這可能是在清理庫
          • 關(guān)鍵字: 單片機(jī)  嵌入式系統(tǒng)  威盛  芯片組  

          MCS-51單片機(jī)與CPLD/FPGA接口邏輯設(shè)計(jì)

          • 在功能上,單片機(jī)與大規(guī)模CPLD有很強(qiáng)的互補(bǔ)性。單片機(jī)具有性能價格比高、功能靈活、易于人機(jī)對話、良好的數(shù)據(jù)處理能力濰點(diǎn);CPLD/FPGA則具有高速、高可靠以及開發(fā)便捷、規(guī)范等優(yōu)點(diǎn)。以此兩類器件相結(jié)合的電路結(jié)構(gòu)在許多高性能儀器儀表和電子產(chǎn)品中仍將被廣泛應(yīng)用。本文就單片機(jī)與CPLD/FPGA的接口方式作一簡單介紹,希望對從事單片機(jī)和CPLD/FPGA研發(fā)的朋友能有所啟發(fā)。     單片機(jī)與CPLD/FPGA的接口方式一般有兩種,即總線方式與獨(dú)立方式,分別說明
          • 關(guān)鍵字: CPLD/FPGA  MCS-51  單片機(jī)  邏輯設(shè)計(jì)  嵌入式系統(tǒng)  

          AT89C51單片機(jī)在電話遠(yuǎn)程控制器中的應(yīng)用

          • 隨著通訊產(chǎn)業(yè)的發(fā)展,電話機(jī)已經(jīng)走進(jìn)了千家萬戶,利用電話機(jī)進(jìn)行遠(yuǎn)程控制的技術(shù)也日益用于生活中,本文設(shè)計(jì)了一種電話遠(yuǎn)程控制系統(tǒng),該系統(tǒng)主要應(yīng)用于電話遙控控制的家用電器,用戶在戶外可通過任意一部雙音多頻電話(包括手機(jī)、電話分機(jī)),根據(jù)語音提示,可以對各種電器(如電飯鍋、微波爐等電器)進(jìn)行遠(yuǎn)程控制。 1 系統(tǒng)結(jié)構(gòu) 此系統(tǒng)主要包括電話振鈴檢測電路,電話自動拾機(jī)和掛機(jī)電話,DTMF信號解碼電路,語音提示電路,以及音頻放大電路,系統(tǒng)結(jié)構(gòu)框圖如圖1所示。 當(dāng)有電話呼入時,電話振鈴檢測電路檢測到有振鈴并等待系統(tǒng)
          • 關(guān)鍵字: AT89C51  單片機(jī)  嵌入式系統(tǒng)  遠(yuǎn)程控制  

          賽靈思為PCI EXPRESS提供全面開發(fā)套件

          •   賽靈思公司(Xilinx, Inc. )宣布推出基于業(yè)界第一個列入PCI SIG®集成商列表的65nm FPGA— Virtex™-5的 PCI Express®開發(fā)套件。包括一個開發(fā)套件和協(xié)議包文件在內(nèi)的完全解決方案可幫助設(shè)計(jì)人員加快1-8路 PCIe® 應(yīng)用的設(shè)計(jì),可幫助客戶加快通信和網(wǎng)絡(luò)、視頻和廣播、存儲和計(jì)算、工業(yè)以及航空和國防等多種市場應(yīng)用的產(chǎn)品速度。該開發(fā)套件為設(shè)計(jì)人員評估并放心地利用賽靈思PCI Express端點(diǎn)模塊完成設(shè)計(jì)提供了所需要的一切。
          • 關(guān)鍵字: EXPRESS  PCI  單片機(jī)  嵌入式系統(tǒng)  賽靈思  

          Altera FPGA在Fairlight新媒體處理引擎中替代64片DSP

          •   澳大利亞悉尼的音頻產(chǎn)品系統(tǒng)專業(yè)公司Fairlight利用Altera® FPGA的靈活性以及數(shù)字信號處理(DSP)優(yōu)勢,將采用了8塊電路板和64片DSP的設(shè)計(jì)精簡為一塊Stratix® FPGA PCI卡。   Fairlight首席技術(shù)官Tino Fibaek說:“我們的水晶內(nèi)核(CC-1)體系結(jié)構(gòu)表明,Altera FPGA在DSP功能上的性價比非常優(yōu)異。采用了Altera的開發(fā)工具后,該項(xiàng)目成為我見過的進(jìn)展最為順利的項(xiàng)目。我們完成開發(fā)所花費(fèi)的時間僅是DSP器件體系結(jié)構(gòu)設(shè)計(jì)的三分
          • 關(guān)鍵字: Altera  DSP  Fairlight  FPGA  單片機(jī)  嵌入式系統(tǒng)  
          共9231條 485/616 |‹ « 483 484 485 486 487 488 489 490 491 492 » ›|

          單片機(jī) 因特網(wǎng) 局域網(wǎng) 介紹

          您好,目前還沒有人創(chuàng)建詞條單片機(jī) 因特網(wǎng) 局域網(wǎng) !
          歡迎您創(chuàng)建該詞條,闡述對單片機(jī) 因特網(wǎng) 局域網(wǎng) 的理解,并與今后在此搜索單片機(jī) 因特網(wǎng) 局域網(wǎng) 的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();