<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> 可編程邏輯器件

          一種基于CPLD的DMA控制器IP核設(shè)計(jì)

          • 但是由于8013硬件結(jié)構(gòu)和指令系統(tǒng)的限制,當(dāng)需要高速率大批量數(shù)據(jù)傳送時,數(shù)據(jù)吞吐速率往往不能滿足設(shè)計(jì)要求。即使采用提升振蕩器頻率的辦法,結(jié)果仍不
          • 關(guān)鍵字: 可編程邏輯器件  CPLD  VHDL語言  DMA控制器  

          新手福音:概述學(xué)習(xí)FPGA的一些常見誤區(qū)

          • 新手福音:概述學(xué)習(xí)FPGA的一些常見誤區(qū)-很多剛開始學(xué)習(xí)FPGA的朋友們經(jīng)常會遇上一些誤區(qū)而無從解決,F(xiàn)PGA為什么是可以編程的?通過HDL語言怎么看都看不出硬件結(jié)構(gòu)?...本文就這個方面進(jìn)行解析。
          • 關(guān)鍵字: 可編程邏輯器件  FPGA  HDL  FPGA教程  

          可編程邏輯器件設(shè)計(jì)技巧

          CPLD/FPGA技術(shù)及電子設(shè)計(jì)自動化

          • 電子設(shè)計(jì)自動化(EDA)的實(shí)現(xiàn)是與CPLD/FPGA技術(shù)的迅速發(fā)展息息相關(guān)的。CPLD/FPGA是80年代中后期出現(xiàn)的,其特點(diǎn)是具有用戶可編程的特性。利用PLD/FPGA,電子系統(tǒng)設(shè)計(jì)工程師可以在實(shí)驗(yàn)室中設(shè)計(jì)出專用IC,實(shí)現(xiàn)系統(tǒng)的集成,從而大大縮短了產(chǎn)品開發(fā)、上市的時間,降低了開發(fā)成本。此外,CPLD/FPGA還具有靜態(tài)可重復(fù)編程或在線動態(tài)重構(gòu)特性,使硬件的功能可象軟件一樣通過編程來修改,不僅使設(shè)計(jì)修改和產(chǎn)品升級變得十分方便,而且極大地提高了電子系統(tǒng)的靈活性和通用能力。
          • 關(guān)鍵字: 可編程邏輯器件  FPGA  CPLD  電子設(shè)計(jì)  靈活性  

          FPGA管腳分配需要考慮的因素

          • 在芯片的研發(fā)環(huán)節(jié),F(xiàn)PGA 驗(yàn)證是其中的重要的組成部分,如何有效的利用 FPGA 的資源,管腳分配也是必須考慮的一個重要問題。一般較好的方法是在綜合過程中通過時序的一些約束讓對應(yīng)的工具自動分配,但是從研發(fā)的時間段上來考慮這種方法往往是不可取的,RTL驗(yàn)證與驗(yàn)證板設(shè)計(jì)必須是同步進(jìn)行的,在驗(yàn)證代碼出來時驗(yàn)證的單板也必須設(shè)計(jì)完畢,也就是管腳的分配也必須在設(shè)計(jì)代碼出來之前完成。
          • 關(guān)鍵字: 可編程邏輯器件  管腳分配  FPGA  

          mcu,DSP,PLD/EDA的介紹/比較/分析

          選用FPGA和完整的IP解決方案優(yōu)化汽車電氣架構(gòu)設(shè)計(jì)

          • 車載網(wǎng)絡(luò)協(xié)議的數(shù)量有所減少,但實(shí)際部署的網(wǎng)絡(luò)數(shù)量卻有顯著增加。這就提出了網(wǎng)絡(luò)架構(gòu)的可縮放性問題,并且要求為滿足各種應(yīng)用和網(wǎng)絡(luò)的實(shí)際需要而優(yōu)化半導(dǎo)體器件。
          • 關(guān)鍵字: 可編程邏輯器件  CAN  XilinxLogiCORECAN  

          可編程邏輯器件與單片機(jī)在雙控制器中的設(shè)計(jì)

          • 可編程邏輯器件的D觸發(fā)器資源非常有限,而且可編程邏輯器件在控制時序方面不如單片機(jī)那樣方便,很多不熟悉的應(yīng)用者往往感到應(yīng)用起來非常的困難。利用可編程邏輯器件和單片機(jī)構(gòu)成的雙向通信控制器克服了兩者的缺點(diǎn),且把二者的長處最大限度地發(fā)揮出來。
          • 關(guān)鍵字: 可編程邏輯器件  雙控制器  AT89C51  CPLD  單片機(jī)  

          醫(yī)療設(shè)備對可編程邏輯器件的要求

          •   我們可以看到醫(yī)療設(shè)備行業(yè)中在幫助加強(qiáng)醫(yī)療設(shè)施和改善病人護(hù)理方面的一些趨勢。 包括:  · 小型化 - 小型化旨在實(shí)現(xiàn)低功耗、移動化、便攜式、創(chuàng)傷性更小以及集成度更高的醫(yī)療和健康監(jiān)測設(shè)備;  · 便攜式 - 電池供電,使用可穿戴設(shè)備進(jìn)行檢測(例如血糖監(jiān)測);  · 無線互連 - 使用電池和無線視頻傳輸功能取代系繩和電纜,提高移動性、可擴(kuò)展性和放置的靈活性;  · 高性價比的解決方案 -
          • 關(guān)鍵字: 萊迪思  可編程邏輯器件  

          三柵極技術(shù)給FPGA帶來突破性優(yōu)勢

          • 本文考察了半導(dǎo)體制造業(yè)中晶體管設(shè)計(jì)從傳統(tǒng)平面向3D結(jié)構(gòu)轉(zhuǎn)化的影響,以及其對可編程邏輯器件性能的顯著提升。引言2013年2月,Altera公司與Intel公司共同宣布了Altera下一代最高性能FPGA產(chǎn)品的生產(chǎn)將獨(dú)家采用Intel的
          • 關(guān)鍵字: 三柵極    FPGA    3D結(jié)構(gòu)    可編程邏輯器件  

          基于可編程邏輯器件的數(shù)字電路設(shè)計(jì)

          •   0 引 言   可編程邏輯器件PLD(Programmable Logic De-vice)是一種數(shù)字電路,它可以由用戶來進(jìn)行編程和進(jìn)行配置,利用它可以解決不同的邏輯設(shè)計(jì)問題。PLD由基本邏輯門電路、觸發(fā)器以及內(nèi)部連接電路構(gòu)成,利用軟件和硬件(編程器)可以對其進(jìn)行編程,從而實(shí)現(xiàn)特定的邏輯功能??删幊踢壿嬈骷?0世紀(jì)70年代初期以來經(jīng)歷了從 PROM,PLA,PAL,GAL到CPLD和FPGA的發(fā)展過程,在結(jié)構(gòu)、工藝、集成度、功能、速度和靈活性方面都有很大的改進(jìn)和提高。   隨著數(shù)字集成電路的不斷
          • 關(guān)鍵字: 可編程邏輯器件  PLD  數(shù)字電路  

          一種基于CPLD的可編程FV變換電路

          • 摘要:文章介紹了一種可編程的頻率電壓變換電路(F/V),將頻率信號通過復(fù)雜可編程邏輯器件(CPLD)變換為與頻率成正比的脈寬信號,脈寬信號控制模擬開關(guān)對基準(zhǔn)電壓信號進(jìn)行斬波,斬波信號經(jīng)低通濾波后輸出直流電壓信號
          • 關(guān)鍵字: 可編程邏輯器件  頻率電壓變換  脈沖寬度調(diào)制  

          一種新型的交流電源信號發(fā)生器的設(shè)計(jì)

          • 摘要:介紹了交流電源信號發(fā)生器的基本原理,闡述了國內(nèi)外有關(guān)交流電源信號發(fā)生器設(shè)計(jì)的基本方法,基于可編程邏輯器件(CPLD)設(shè)計(jì)實(shí)現(xiàn)了交流電源信號發(fā)生器,并給出了仿真及實(shí)驗(yàn)波形。
            關(guān)鍵詞:可編程邏輯器件;交流
          • 關(guān)鍵字: 可編程邏輯器件  交流電源  信號發(fā)生器  

          可編程邏輯器件的應(yīng)用參考

          • 引言隨著大規(guī)模超大規(guī)??删幊踢壿嬈骷陌l(fā)展,邏輯器件日益以其低廉的價格及靈活的設(shè)計(jì)方式、豐富完備的功能而廣泛應(yīng)用于電子線路設(shè)計(jì)中。采用CPLD可對邏輯電路功能進(jìn)行綜合集成,根據(jù)需要設(shè)計(jì)最小的單元,節(jié)約系統(tǒng)
          • 關(guān)鍵字: 可編程邏輯器件    

          可編程邏輯器件接地設(shè)計(jì)

          • 信號接地處理和地線設(shè)計(jì)也是高速FPGA設(shè)計(jì)的一部分,設(shè)計(jì)一個好的接地系統(tǒng)非常重要。接地的方法可以歸納為3種,即單點(diǎn)接地、多點(diǎn)接地和復(fù)合式接地。接地的類型分為模擬地和數(shù)字地等。(1)單點(diǎn)接地單點(diǎn)接地是指在電路設(shè)
          • 關(guān)鍵字: 可編程邏輯器件  接地設(shè)計(jì)    
          共29條 1/2 1 2 »

          可編程邏輯器件介紹

            為專門目的而設(shè)計(jì)的電路稱為專用集成電路(ASIC),專用集成電路減小了電路的體積、重量、功耗,而且大大提高了電路的穩(wěn)定性。然而在用量不大的情況下,設(shè)計(jì)和制造這樣的專用集成電路不僅成本很高,而且設(shè)計(jì)制造的周期也太長。可編程邏輯器件的研制為解決這個矛盾提供了一條比較理想的途徑。   可編程邏輯器件(programmable logic device)即PLD。   PLD是做為一種通用集成電路而產(chǎn) [ 查看詳細(xì) ]

          熱門主題

          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();