<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> 多核

          多核嵌入式處理技術(shù)推動(dòng)汽車技術(shù)發(fā)展

          •         汽車行業(yè)已從嵌入式處理技術(shù)的發(fā)展中大受裨益,有些車輛現(xiàn)在最多使用60個(gè)處理器。         在利用更大功率的半導(dǎo)體、新型內(nèi)存技術(shù)、更強(qiáng)的嵌入式處理器性能及定時(shí)控制功能解決大量電氣技術(shù)難題方面,半導(dǎo)體將發(fā)揮越來越重要的作用。           過去的40年里,半導(dǎo)
          • 關(guān)鍵字: 多核 嵌入式 處理器 汽車電子  

          多核與多緒在各種運(yùn)算體系的整合與對(duì)抗

          •   多核心架構(gòu)是處理器的主流設(shè)計(jì)方式之一,不論在超級(jí)計(jì)算機(jī)、服務(wù)器領(lǐng)域、個(gè)人計(jì)算機(jī),小至掌上型行動(dòng)裝置,不論是同質(zhì)核心,甚或是異質(zhì)核心,多核架構(gòu)帶給消費(fèi)者的好處也越來越明顯。 ??????? 但是多核架構(gòu)必須結(jié)合多個(gè)核心,在電路規(guī)模以及芯片復(fù)雜度上的增加必須藉由制程來抵消,而多執(zhí)行緒雖然也可以跟多核架構(gòu)兼容并蓄,但在嵌入式環(huán)境中,卻是呈現(xiàn)分庭抗禮的狀態(tài),兩者各有優(yōu)勢(shì),但也有其缺點(diǎn),短期之內(nèi)可預(yù)見此2大架構(gòu)在嵌入式應(yīng)用中各擅勝場(chǎng)。  
          • 關(guān)鍵字: 多核  處理器  

          數(shù)字化應(yīng)用中的多核DSP

          • ??? ??? DSP是對(duì)數(shù)字信號(hào)進(jìn)行高速實(shí)時(shí)處理的專用處理器。 ?????? 在當(dāng)今的數(shù)字化的背景下,DSP以其高性能和軟件可編程等特點(diǎn),已經(jīng)成為電子工業(yè)領(lǐng)域增長(zhǎng)最迅速的產(chǎn)品之一,人們對(duì)其性能、功耗和成本也提出了越來越高的要求,迫使DSP廠商開始在單一矽片上集成更多的處理器內(nèi)核。本文分析了多核DSP必須面臨的挑戰(zhàn),介紹了一些常見的多核DSP產(chǎn)品。   數(shù)字信號(hào)處理器(DSP)是對(duì)數(shù)
          • 關(guān)鍵字: 多核 DSP  

          多核處理器的九大關(guān)鍵技術(shù)

          •   與單核處理器相比,多核處理器在體系結(jié)構(gòu)、軟件、功耗和安全性設(shè)計(jì)等方面面臨著巨大的挑戰(zhàn),但也蘊(yùn)含著巨大的潛能。     CMP和SMT一樣,致力于發(fā)掘計(jì)算的粗粒度并行性。CMP可以看做是隨著大規(guī)模集成電路技術(shù)的發(fā)展,在芯片容量足夠大時(shí),就可以將大規(guī)模并行處理機(jī)結(jié)構(gòu)中的SMP(對(duì)稱多處理機(jī))或DSM(分布共享處理機(jī))節(jié)點(diǎn)集成到同一芯片內(nèi),各個(gè)處理器并行執(zhí)行不同的線程或進(jìn)程。在基于SMP結(jié)構(gòu)的單芯片多處理機(jī)中,處理器之間通過片外Cache或者是片外的共享存儲(chǔ)器來進(jìn)行通信。而基于DSM結(jié)構(gòu)的單芯
          • 關(guān)鍵字: 多核 處理器   

          多核處理器技術(shù)應(yīng)用趨勢(shì)分析

          •   多內(nèi)核是指在一枚處理器中集成兩個(gè)或多個(gè)完整的計(jì)算引擎(內(nèi)核),多核處理器是單枚芯片(也稱為“硅核”),能夠直接插入單一的處理器插槽中,但操作系統(tǒng)會(huì)利用所有相關(guān)的資源,將它的每個(gè)執(zhí)行內(nèi)核作為分立的邏輯處理器。通過在兩個(gè)執(zhí)行內(nèi)核之間劃分任務(wù),多核處理器可在特定的時(shí)鐘周期內(nèi)執(zhí)行更多任務(wù)。   多核技術(shù)能夠使服務(wù)器并行處理任務(wù),多核系統(tǒng)更易于擴(kuò)充,并且能夠在更纖巧的外形中融入更強(qiáng)大的處理性能,這種外形所用的功耗更低、計(jì)算功耗產(chǎn)生的熱量更少。多核架構(gòu)能夠使目前的軟件更出色地運(yùn)行,并創(chuàng)建
          • 關(guān)鍵字: 多核 處理器   

          多核系統(tǒng)設(shè)計(jì)標(biāo)準(zhǔn)

          • ?????? 實(shí)施多核系統(tǒng)的最大挑戰(zhàn)是什么?對(duì)這個(gè)問題的回答當(dāng)然是見仁見智,但是,如果您詢問大多數(shù)業(yè)界學(xué)者,他們會(huì)說是編程。 ?????? 雖然很多公司和研究人員都在努力解決多核的編程問題,但是也有大量處理器供應(yīng)商正在力爭(zhēng)改進(jìn)其架構(gòu),以應(yīng)對(duì)不斷增長(zhǎng)的內(nèi)核數(shù)目。例如,單核設(shè)備的數(shù)據(jù)總線只有“一張吃飯的嘴”,添加第二個(gè)內(nèi)核后,總線負(fù)載就翻倍了。每添加一個(gè)內(nèi)核,面臨的
          • 關(guān)鍵字: 多核 嵌入式  

          ARM多核和MIPS多執(zhí)行緒嵌入式處理器技術(shù)剖析

          • ???????? 在嵌入式裝置中建置多核心(包含同質(zhì)或異質(zhì))以及多執(zhí)行緒技術(shù),的確能帶來諸多效益,尤其是改進(jìn)系統(tǒng)效能方面最為明顯。 ???????? 盡管RISC嵌入式技術(shù)所面臨的挑戰(zhàn)越來越多,但是在維持以往嵌入式軟件資源兼容性的前提之下,能夠改善其未來適用性,并且有效提升新系統(tǒng)的效能表現(xiàn),使其不失為良好的解決方案。 ??&
          • 關(guān)鍵字: ARM MIPS 嵌入式 處理器 多核  

          CPU多核的未來如何?設(shè)計(jì)者眾說紛紜

          •   微處理器的工程師們認(rèn)同多核設(shè)計(jì)是未來的潮流,但在如何實(shí)現(xiàn)和克服所面臨的困難上,他們分歧非常大。這是從ISSCC(InternationalSolid-StateCircuitsConference,國(guó)際晶體管電路討論會(huì))2008上一個(gè)小組討論中得到的結(jié)論。   這個(gè)討論聚集了來自Intel、IBM、瑞薩、Sun、AMD以及創(chuàng)業(yè)公司Tilera的資深工程師。AMD的資深研究員ChuckMoore努力申明由于為各種不同任務(wù)而優(yōu)化而產(chǎn)生的許多異質(zhì)的核,未來的潮流會(huì)轉(zhuǎn)移到一種新的軟件模式。   他暗示計(jì)算
          • 關(guān)鍵字: 微處理器 CPU 多核   

          多核DSP結(jié)構(gòu)與超核DSP結(jié)構(gòu)

          • Internet爆炸性的增長(zhǎng),線路網(wǎng)絡(luò)與分組網(wǎng)絡(luò)的加速融合,對(duì)通信設(shè)備和應(yīng)用提出了一系列新的要求。目前的線路交換技術(shù)是在Internet時(shí)代之前很久設(shè)計(jì)的,由于它們只對(duì)通話業(yè)務(wù)進(jìn)行優(yōu)化,已不能支持當(dāng)今成指數(shù)增長(zhǎng)的數(shù)據(jù)業(yè)務(wù)。為此,服務(wù)提供商正在部署分組網(wǎng)絡(luò)(Internet協(xié)議)和信元網(wǎng)絡(luò)(ATM),并從老式設(shè)備轉(zhuǎn)向以分組交換為中心的軟交換技術(shù)和媒介網(wǎng)關(guān)。? ??本文旨在幫助那些正在構(gòu)建分組交換技術(shù)的公司解決在設(shè)計(jì)新型網(wǎng)絡(luò)時(shí)遇到的眾多難題中的一個(gè)問題:如何管理好有關(guān)語音
          • 關(guān)鍵字: 多核 DSP 超核 結(jié)構(gòu)  

          多核時(shí)代,嵌入式編程和應(yīng)用之出路

          • 2007年7月中旬,英特爾公司在大連召開“2007英特爾中國(guó)多核技術(shù)學(xué)術(shù)論壇”,來自全國(guó)40多所高校的近百名教師濟(jì)濟(jì)一堂,探討多核時(shí)代的軟件編程方法和應(yīng)用方案。 摩爾定律=晶體管預(yù)算+最低功耗+最低成本 Intel副總裁兼中國(guó)產(chǎn)品開發(fā)總經(jīng)理王文漢博士指出,摩爾定律也隨著時(shí)代的變遷而變換著內(nèi)容。1965年誕生的摩爾定律預(yù)測(cè)每?jī)赡昃w管的密度翻一番。最早是在芯片上晶體管密度提高;后來變?yōu)樗俣忍嵘?,即CPU的主頻越來越快;此時(shí)又帶來了散熱問題,因此現(xiàn)在追求能耗的降低。既追求密度、
          • 關(guān)鍵字: 多核 嵌入式 編程 應(yīng)用  

          多核環(huán)境中的高效率調(diào)試方法

          •   毫無疑問,多核多線程是未來處理器的發(fā)展方向。回首處理器的發(fā)展歷程,并行技術(shù)從指令級(jí)的超標(biāo)量發(fā)展到線程級(jí)的超線程或者并發(fā)多線程,再到今天處理器級(jí)的多內(nèi)核,總的趨勢(shì)都沒有改變。英特爾、Sun和IBM等大公司目前已經(jīng)投身到多核或者多線程技術(shù)的浪潮之中。當(dāng)今的網(wǎng)絡(luò)應(yīng)用日趨復(fù)雜,對(duì)性能的要求不斷提高,無論是需求推動(dòng)技術(shù),還是技術(shù)激發(fā)了新的需求,并行技術(shù)都將是未來信息基礎(chǔ)設(shè)施建設(shè)的必然選擇。   對(duì)于嵌入式裝置而言,多核技術(shù)可以提供更高的處理器性能、更有效的電源利用率,并且占用更少的物理空間,因而具有許多單核處
          • 關(guān)鍵字: 多核  多線程  處理器  MCU和嵌入式微處理器  

          利用圖形化平臺(tái)開發(fā)多核嵌入式系統(tǒng)

          •   多核、多線程是嵌入式設(shè)計(jì)的未來趨向   近幾年來,處理器的速度遭遇到了瓶頸。在過去40年里摩爾定律表明,每隔18到24個(gè)月半導(dǎo)體芯片中晶體管的數(shù)量就會(huì)增加一倍,而芯片性能也隨之線性增長(zhǎng)。過去,芯片生產(chǎn)廠商通過增加處理器的時(shí)鐘速度來提高芯片的性能,如從100MHz到200MHz,再到最近的幾GHz。但是在今天,由于功耗和散熱的限制,提高時(shí)鐘速度來增加性能的方法是行不通的了。芯片廠商開始轉(zhuǎn)向另一種全新的芯片構(gòu)架,就是使單個(gè)芯片具有多個(gè)處理器器核心。使用多核處理器,程序員們可以完成比使用單核心更多的任務(wù)。
          • 關(guān)鍵字: 0712_A  雜志_技術(shù)長(zhǎng)廊  多核  嵌入式系統(tǒng)  MCU和嵌入式微處理器  

          多核調(diào)試新方法探討

          •   對(duì)于嵌入式裝置而言,多核技術(shù)可以提供更高的處理器性能、更有效的電源利用率,并且占用更少的物理空間,因而具有許多優(yōu)勢(shì)。   要想充分發(fā)揮多核以及多處理解決方案的潛能,僅僅擁有高性能的芯片是不夠的,還需要采用新的編程方法、調(diào)試方法和工具。在傳統(tǒng)上,JTAG技術(shù)主要是用于硬件調(diào)試,如今也常常用于基于代理的調(diào)試(Agent-based debugging)。然而,在多核和多處理的環(huán)境中,片上調(diào)試(On-chip debugging)正在扮演著越來越重要的角色。   多核軟件調(diào)試的難點(diǎn)   多核環(huán)境顯著增
          • 關(guān)鍵字: 0712_A  雜志_技術(shù)長(zhǎng)廊  多核  內(nèi)存  JTAG  MCU和嵌入式微處理器  

          飛思卡爾公司的多核戰(zhàn)略

          •   目前,芯片級(jí)的多核處理技術(shù)是人們可以預(yù)見到的、能顯著提升性能的唯一策略,每一家引領(lǐng)潮流的處理器公司都制定了一項(xiàng)多核戰(zhàn)略。Freescale Semiconductor公司最近也完成了多核戰(zhàn)略的修訂。   公司自從上世紀(jì)90年代中期以來,就一直在出售某種類型的多核芯片。Freescale的被廣泛采用的PowerQUICC通信芯片是一種非對(duì)稱式的多核處理器,它集成了一個(gè)通用型Power架構(gòu)的內(nèi)核,該內(nèi)核內(nèi)置一個(gè)專用的網(wǎng)絡(luò)連接加速引擎。這些加速引擎最早于1995年以PowerQUICC通信處理器模塊(CP
          • 關(guān)鍵字: 0712_A  雜志_技術(shù)長(zhǎng)廊  飛思卡爾  多核  芯片  MCU和嵌入式微處理器  

          多核調(diào)試方案加速開發(fā)進(jìn)程

          •     對(duì)于嵌入式設(shè)備而言,多核技術(shù)是指在單一處理器芯片中放入多個(gè)處理內(nèi)核,可提供更高的處理器性能、更有效的電源利用率,并且占用更少的物理空間,因此給硬件和軟件開發(fā)工程師帶來了許多優(yōu)勢(shì)。    與多核解決方案相提并論的是多處理器技術(shù),即在單塊電路板或一個(gè)集成系統(tǒng)中包含多個(gè)處理器。為充分發(fā)揮多核以及多處理解決方案的潛能,僅僅擁有高性能的芯片是不夠的,還需要采用新的調(diào)試方法和工具,以幫助軟件和硬件開發(fā)人員在完整的多核系統(tǒng)環(huán)境中高效地進(jìn)行調(diào)試工作,進(jìn)而對(duì)“編譯—
          • 關(guān)鍵字: 多核  調(diào)試  加速  開發(fā)  嵌入式系統(tǒng)  嵌入式  
          共117條 6/8 |‹ « 1 2 3 4 5 6 7 8 »

          多核介紹

            多內(nèi)核是指在一枚處理器中集成兩個(gè)或多個(gè)完整的計(jì)算引擎(內(nèi)核)。多核技術(shù)的開發(fā)源于工程師們認(rèn)識(shí)到,僅僅提高單核芯片的速度會(huì)產(chǎn)生過多熱量且無法帶來相應(yīng)的性能改善,先前的處理器產(chǎn)品就是如此。他們認(rèn)識(shí)到,在先前產(chǎn)品中以那種速率,處理器產(chǎn)生的熱量很快會(huì)超過太陽表面。即便是沒有熱量問題,其性價(jià)比也令人難以接受,速度稍快的處理器價(jià)格要高很多。   英特爾工程師們開發(fā)了多核芯片,使之滿足“橫向擴(kuò)展”(而非 [ 查看詳細(xì) ]

          相關(guān)主題

          熱門主題

          多核處理器    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();