<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> 實(shí)時(shí)圖像

          基于PCI總線的嵌入式實(shí)時(shí)圖像處理系統(tǒng)

          • 本文著眼于圖像處理系統(tǒng)的發(fā)展要求,說明了基于PCI總線的DSP圖像處理系統(tǒng)的優(yōu)點(diǎn),并詳細(xì)闡明了系統(tǒng)的硬件結(jié)構(gòu)和...
          • 關(guān)鍵字: PCI總線  實(shí)時(shí)圖像  處理系統(tǒng)  

          基于DSP的實(shí)時(shí)圖像目標(biāo)搜索與跟蹤系統(tǒng)設(shè)計(jì)方案

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  實(shí)時(shí)圖像  跟蹤  

          基于DSP的CPCI總線架構(gòu)設(shè)計(jì)的實(shí)時(shí)圖像信號(hào)處理平臺(tái)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  CPCI總線  實(shí)時(shí)圖像  信號(hào)處理  

          基于DSP和FPGA的實(shí)時(shí)圖像壓縮系統(tǒng)設(shè)計(jì)

          • 提出了一種基于高頻幀攝像頭的高頻幀實(shí)時(shí)圖像壓縮技術(shù),以此技術(shù)為基礎(chǔ),使用TMS320CDM642和EP2C35 FPGA相結(jié)合,設(shè)計(jì)了一種高頻幀實(shí)時(shí)圖像處理器硬件系統(tǒng)。該系統(tǒng)采用2片SRAM乒乓結(jié)構(gòu),以及基于TI公司DSP/BIOS和支持XDAIS的JPEG2000壓縮算法,實(shí)現(xiàn)了100幀/s的壓縮速度,系統(tǒng)同時(shí)解決了圖像壓縮中容量和速度的問題,實(shí)驗(yàn)了采集和壓縮過程的同步進(jìn)行,大大提高了圖像壓縮速度。
          • 關(guān)鍵字: FPGA  DSP  實(shí)時(shí)圖像  壓縮系統(tǒng)    

          基于LVDS技術(shù)的實(shí)時(shí)圖像測試裝置的設(shè)計(jì)

          • 針對彈載圖像采集設(shè)備與地面測試臺(tái)之間大量實(shí)時(shí)圖像數(shù)據(jù)高速傳輸?shù)膯栴},提出了采用LVDS技術(shù)與FPGA相結(jié)合的解決方案,詳細(xì)介紹了實(shí)時(shí)圖像數(shù)據(jù)傳輸部分的硬件組成及工作原理。實(shí)驗(yàn)結(jié)果表明,該方案的數(shù)據(jù)傳輸速度達(dá)到20 MB/s,很好地滿足了實(shí)時(shí)圖像數(shù)據(jù)發(fā)送和接收的速度要求。
          • 關(guān)鍵字: LVDS  實(shí)時(shí)圖像  測試裝置    

          基于研華CPCI總線架構(gòu)設(shè)計(jì)的實(shí)時(shí)圖像信號(hào)處理平臺(tái)

          • 摘要: 本文主要介紹了基于CPCI 總線設(shè)計(jì)的實(shí)時(shí)信號(hào)處理業(yè)務(wù)所需的一種專用設(shè)備平臺(tái)。平臺(tái)基本方案的主要部分是采用DSP+FPGA混用設(shè)計(jì)的業(yè)務(wù)板、電氣接口以及物理形狀因數(shù)。架構(gòu)設(shè)計(jì)選擇開放式的Compact PCI總線作為基
          • 關(guān)鍵字: CPCI  研華  架構(gòu)設(shè)計(jì)  實(shí)時(shí)圖像    

          基于視頻解碼芯片與CPLD的實(shí)時(shí)圖像采集系統(tǒng)

          • 一種基于視頻解碼芯片與CPLD的實(shí)時(shí)圖像采集系統(tǒng),采用視頻解碼芯片SAA7114H進(jìn)行A/D轉(zhuǎn)換,在CPLD芯片XC95216的邏輯控制下通過乒乓緩存技術(shù)進(jìn)行數(shù)據(jù)存儲(chǔ)。
          • 關(guān)鍵字: CPLD  視頻解碼芯片  實(shí)時(shí)圖像  采集系統(tǒng)    

          基于CPCI總線架構(gòu)的實(shí)時(shí)圖像信號(hào)處理平臺(tái)

          • 為了提高算法效率,實(shí)時(shí)處理圖像信息,本處理系統(tǒng)是基于DSP+FPGA混用結(jié)構(gòu)設(shè)計(jì)的。
          • 關(guān)鍵字: CPCI  總線  架構(gòu)  實(shí)時(shí)圖像    

          基于SCSI總線的超高速實(shí)時(shí)圖像數(shù)據(jù)存儲(chǔ)系統(tǒng)

          • 本文基于SCSI總線的理論體系,提出一種新的圖像數(shù)據(jù)采集存儲(chǔ)系統(tǒng)的技術(shù)方案和體系結(jié)構(gòu),并設(shè)計(jì)出一種超高速、數(shù)字化、嵌入式系統(tǒng)樣機(jī)。
          • 關(guān)鍵字: SCSI  總線  超高速  實(shí)時(shí)圖像    
          共9條 1/1 1

          實(shí)時(shí)圖像介紹

          您好,目前還沒有人創(chuàng)建詞條實(shí)時(shí)圖像!
          歡迎您創(chuàng)建該詞條,闡述對實(shí)時(shí)圖像的理解,并與今后在此搜索實(shí)時(shí)圖像的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();