<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> 數(shù)字信號(hào)處理器(dsp)

          基于FPGA的USB3.0 HUB設(shè)計(jì)

          • USB總線是目前最為成功,應(yīng)用最為廣泛的外設(shè)接口。隨著時(shí)代的進(jìn)步和發(fā)展,電子產(chǎn)品、手持設(shè)備、超大容量的高清視頻設(shè)備以及千萬像素的數(shù)碼相機(jī)等設(shè)備的需求越來越高,USB接口規(guī)范也需要相應(yīng)地進(jìn)行不斷地更新和升級(jí)。
          • 關(guān)鍵字: ARM  DSP  四軸運(yùn)動(dòng)控制  

          基于FPGA+DSP架構(gòu)視頻處理系統(tǒng)設(shè)計(jì)

          • 摘要:實(shí)時(shí)圖像處理技術(shù)在工業(yè)、醫(yī)學(xué)、軍事和商業(yè)等領(lǐng)域有廣泛的應(yīng)用?;贔PGA+DSP架構(gòu)的視頻處理系統(tǒng)充分發(fā)揮了各自器什的長處,不儀設(shè)計(jì)周期短,開發(fā)費(fèi)用低,而且設(shè)計(jì)靈活,更改方便,功耗較低,便于實(shí)現(xiàn)系統(tǒng)的小
          • 關(guān)鍵字: 視頻處理  FPGA  DSP  中值濾波  JPEG壓縮  USB  

          基于DSP控制的音頻解碼系統(tǒng)設(shè)計(jì)

          • 摘要:文中以TI公司的C5000系列通用型DSP芯片TMS320VC5509為核心,完成音頻解碼系統(tǒng)硬件平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn),并研究MP3的解碼算法以及其在該硬件平臺(tái)上的實(shí)現(xiàn)。整個(gè)系統(tǒng)的硬件平臺(tái)包括DSP核心模塊、FLASH存儲(chǔ)器、音頻C
          • 關(guān)鍵字: MPEG  音頻解碼  DSP  低功耗  

          基于DSP的超聲波式風(fēng)速風(fēng)向檢測(cè)儀的設(shè)計(jì)

          • 隨著超聲波技術(shù)的發(fā)展,超聲波在風(fēng)速測(cè)量、流體的流速和流量的測(cè)量中起到了重要作用。目前,采用超聲波進(jìn)行風(fēng)速測(cè)量的方法主要有超聲波時(shí)差法、多普勒法、相關(guān)法、卡門渦街原理、相位差法和超聲波頻率差法。超聲波時(shí)
          • 關(guān)鍵字: 風(fēng)速風(fēng)向  DSP  相關(guān)函數(shù)  傅里葉變換  

          基于FPGA的石油測(cè)井控制系統(tǒng)

          • 針對(duì)石油測(cè)井儀器須將地下傳感器發(fā)送的不同數(shù)量級(jí)信號(hào)進(jìn)行識(shí)別并恢復(fù)原始數(shù)值,從而方便地面分析地下情況,本文介紹了一種基于FPGA和DSP的石油測(cè)井控制系統(tǒng)的軟硬件設(shè)計(jì)與實(shí)現(xiàn)的新方法,采用FPGA芯片EP1C6T144C8進(jìn)行主要時(shí)序控制,DSP做算法運(yùn)算,不依靠GPIO而用數(shù)據(jù)總線來控制放大模式位。調(diào)試以及現(xiàn)場試驗(yàn)結(jié)果表明,該系統(tǒng)能夠準(zhǔn)確的實(shí)現(xiàn)對(duì)整支測(cè)井儀器的控制,并且恢復(fù)原始數(shù)據(jù)。
          • 關(guān)鍵字: EP1C6T144C8  數(shù)據(jù)總線  FPGA  DSP  GPIO  

          基于FPGA和DDS的數(shù)字調(diào)制信號(hào)發(fā)生器設(shè)計(jì)與實(shí)現(xiàn)

          • 為了提高數(shù)字調(diào)制信號(hào)發(fā)生器的頻率準(zhǔn)確度和穩(wěn)定度,并使其相關(guān)技術(shù)參數(shù)靈活可調(diào),提出了基于FPGA和DDS技術(shù)的數(shù)字調(diào)制信號(hào)發(fā)生器設(shè)計(jì)方法。利用Matlab/Simulink、DSP Builder、QuartusⅡ3個(gè)工具軟件,進(jìn)行基本DDS建模,然后在DDS模塊的基礎(chǔ)上,通過單片機(jī)等電路組成的控制單元的邏輯控制作用,根據(jù)通信系統(tǒng)中數(shù)字調(diào)制方式的基本原理,設(shè)計(jì)并實(shí)現(xiàn)了數(shù)字調(diào)制信號(hào)發(fā)生器,從而實(shí)現(xiàn)二進(jìn)制頻移鍵控(2FSK)、二進(jìn)制相移鍵控(2PSK)和二進(jìn)制幅移鍵控(2ASK)3種基本的二進(jìn)制數(shù)字調(diào)制。所得
          • 關(guān)鍵字: 數(shù)字調(diào)制信號(hào)  直接數(shù)字頻率合成器  FPGA  DSP Builder  

          基于DSP的頻率特性分析儀設(shè)計(jì)

          • 頻率特性分析儀可以對(duì)被測(cè)網(wǎng)絡(luò)的頻率特性進(jìn)行快速的動(dòng)態(tài)測(cè)量,得出被測(cè)網(wǎng)絡(luò)傳輸特性,并將測(cè)量結(jié)果以數(shù)據(jù)或圖形的形式實(shí)時(shí)顯示。傳統(tǒng)的掃頻儀大多結(jié)構(gòu)復(fù)雜、體積龐大、價(jià)格昂貴且操作復(fù)雜。因此,具有低成本、數(shù)字化
          • 關(guān)鍵字: 直接數(shù)字頻率合成  數(shù)字信號(hào)處理器  FPGA  頻率特性測(cè)試  

          基于FPGA+DSP雷達(dá)導(dǎo)引頭信號(hào)處理中FPGA設(shè)計(jì)的關(guān)鍵技術(shù)

          • 1 引言隨著同防工業(yè)對(duì)精確制導(dǎo)武器要求的不斷提高,武器系統(tǒng)總體設(shè)計(jì)方案的日趨復(fù)雜,以及電子元器件水平的飛速發(fā)展。導(dǎo)引頭信號(hào)處理器的功能越來越復(fù)雜,硬件規(guī)模越來越大.處理速度也越來越高.而且產(chǎn)品的更新速度
          • 關(guān)鍵字: FPGA  DSP  雷達(dá)導(dǎo)引頭  關(guān)鍵技術(shù)    

          基于DSP及FPGA的水下目標(biāo)定位系統(tǒng)數(shù)字信號(hào)處理模塊設(shè)計(jì)

          • 隨著水下武器和水下航行器等水下目標(biāo)的快速發(fā)展,對(duì)其進(jìn)行定位和跟蹤從而檢驗(yàn)其性能的試驗(yàn)具有非常重要的意義,這也是水下目標(biāo)試驗(yàn)場的重要工作內(nèi)容。水下試驗(yàn)場的定位系統(tǒng)根據(jù)被測(cè)目標(biāo)是否加裝合作聲信標(biāo),可以分為
          • 關(guān)鍵字: FPGA  DSP  水下目標(biāo)定位  數(shù)字信號(hào)處理    

          FPGA基礎(chǔ)知識(shí)及其工作原理

          • 高端設(shè)計(jì)工具為少有甚是沒有硬件設(shè)計(jì)技術(shù)的工程師和科學(xué)家提供現(xiàn)場可編程門陣列(FPGA)。無論你使用圖形化設(shè)計(jì)程序,ANSI C語言還是VHDL語言,如此復(fù)雜的合成工藝會(huì)不禁讓人去想FPGA真實(shí)的運(yùn)作情況。在這個(gè)芯片中的
          • 關(guān)鍵字: FPGA    乘法器    觸發(fā)器    DSP    RAM  

          基于FPGA在汽車電子方面的經(jīng)典應(yīng)用設(shè)計(jì)方案匯總

          大尺寸激光數(shù)控加工系統(tǒng)

          • 激光切割和雕刻以其精度高、視覺效果好等特性,被廣泛運(yùn)用于廣告業(yè)和航模制造業(yè)。在大尺寸激光加工系統(tǒng)的開發(fā)過程中,加工速度與加工精度是首先要解決的問題。解決速度問題的一般方法是在電機(jī)每次運(yùn)動(dòng)前、后設(shè)置加、
          • 關(guān)鍵字: DSP  FPGA  大尺寸激光  數(shù)控加工系統(tǒng)  

          DSP和FPGA各顯神通,應(yīng)對(duì)TD-SCDMA基站成本和演進(jìn)需求

          • 由于運(yùn)營商大手筆進(jìn)行基礎(chǔ)設(shè)施建設(shè)的時(shí)代已經(jīng)過去,成本和靈活性成為對(duì)通信基礎(chǔ)設(shè)施的共同要求,對(duì)于TD-SCDMA基站更是如此。因?yàn)椴捎昧酥悄芴炀€等先進(jìn)技術(shù),TD基站的容量大幅提升,但也還帶來了成本挑戰(zhàn);另外,TD技術(shù)
          • 關(guān)鍵字: DSP  FPGA  網(wǎng)絡(luò)通信  多媒體處理  數(shù)字信號(hào)處理  

          DSP與CPLD的輸電線路局部氣象監(jiān)測(cè)裝置設(shè)計(jì)

          • 1 概 述輸電線路的狀態(tài)直接決定著整個(gè)電網(wǎng)的安全穩(wěn)定運(yùn)行,輸電線路微氣象參數(shù)的實(shí)時(shí)監(jiān)測(cè)能夠?yàn)殡娋W(wǎng)正常調(diào)度、以及自然災(zāi)害預(yù)測(cè)和控制提供必要的現(xiàn)場信息。輸電線路是電力系統(tǒng)的關(guān)鍵元件之一。為了安全、穩(wěn)定地運(yùn)行,
          • 關(guān)鍵字: DSP  CPLD  輸電線路  氣象監(jiān)測(cè)  

          硬核浮點(diǎn)DSP的FPGA或取代高性能計(jì)算GPGPU

          • 近來,Altera公司推出業(yè)界首款浮點(diǎn)FPGA,它集成了硬核IEEE754兼容浮點(diǎn)運(yùn)算功能,提高了DSP性能、設(shè)計(jì)人員的效能和邏輯效率。據(jù)悉,硬核浮點(diǎn)DSP模塊集成在Altera20nmArria10FPGA和SoC中,以及14nmStratix10FPGA和SoC
          • 關(guān)鍵字: DSP  FPGA  數(shù)字信號(hào)處理  
          共3964條 19/265 |‹ « 17 18 19 20 21 22 23 24 25 26 » ›|

          數(shù)字信號(hào)處理器(dsp)介紹

          您好,目前還沒有人創(chuàng)建詞條數(shù)字信號(hào)處理器(dsp)!
          歡迎您創(chuàng)建該詞條,闡述對(duì)數(shù)字信號(hào)處理器(dsp)的理解,并與今后在此搜索數(shù)字信號(hào)處理器(dsp)的朋友們分享。    創(chuàng)建詞條
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();