<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> 數字相關器

          基于流水線加法器的數字相關器設計

          • 數字相關器在數字擴頻通信系統中應用廣泛,受數字信號處理器件速度限制,無法應用于高速寬帶通信系統,在此提出了一種基于流水線加法器的數字相關處理算法。該算法最大限度地減少了加法器進位操作,解決了基于全加器型數字相關器存在的進位延遲過大的問題,實現了時分多址體制下的同步段數字相關,提高了同步段相關的可靠性。
          • 關鍵字: 流水線加法器  數字相關器    

          基于FPGA技術的數字相關器的設計與實現

          • 1 引 言   同步在通信系統中占有非常重要的地位,同步系統性能的高低在很大程度上決定了通信系統的質量,甚至通信的成敗。相關器是同步系統的關鍵部件之一,因此,要求相關器須有比其它部件更高的可靠性。
          • 關鍵字: FPGA  數字相關器    
          共2條 1/1 1

          數字相關器介紹

          您好,目前還沒有人創(chuàng)建詞條數字相關器!
          歡迎您創(chuàng)建該詞條,闡述對數字相關器的理解,并與今后在此搜索數字相關器的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();