EEPW首頁(yè) >>
主題列表 >>
數(shù)據(jù)同步
數(shù)據(jù)同步 文章 進(jìn)入數(shù)據(jù)同步技術(shù)社區(qū)
基于DSP+FPGA的數(shù)字導(dǎo)彈飛控計(jì)算機(jī)設(shè)計(jì)
- 摘要:針對(duì)在舵機(jī)、導(dǎo)引頭、慣導(dǎo)等彈上設(shè)備日益數(shù)字化的趨勢(shì)下飛控系統(tǒng)的需求,提出了一種基于DSP+FPGA結(jié)構(gòu)的通用飛控計(jì)算機(jī)平臺(tái)。DSP+FPGA結(jié)構(gòu)能發(fā)揮兩種處理芯片各自的優(yōu)勢(shì),而且具有良好的通用性和擴(kuò)展性。針對(duì)多
- 關(guān)鍵字: DSP+FPGA 數(shù)字式飛控計(jì)算機(jī) 雙端口RAM 數(shù)據(jù)同步
高端路由器主備同步技術(shù)的研究
- 摘要:高端路由器設(shè)備通常采用主備倒換來(lái)延長(zhǎng)系統(tǒng)的可靠運(yùn)行時(shí)間,而主備數(shù)據(jù)同步是實(shí)現(xiàn)主備倒換的關(guān)鍵技術(shù)。針對(duì)傳統(tǒng)主備同步技術(shù)可靠性低,同步速率低的問(wèn)題,提出了一種新的主備數(shù)據(jù)同步解決方案。新的主備同步方
- 關(guān)鍵字: 高端路由器 主備倒換 主備同步 數(shù)據(jù)同步
一種基于FPGA+DSP的通用飛控計(jì)算機(jī)平臺(tái)設(shè)計(jì)
- 摘要:針對(duì)在舵機(jī)、導(dǎo)引頭、慣導(dǎo)等彈上設(shè)備日益數(shù)字化的趨勢(shì)下飛控系統(tǒng)的需求,提出了一種基于DSP+FPGA結(jié)構(gòu)的通用飛控計(jì)算機(jī)平臺(tái)。DSP+FPGA結(jié)構(gòu)能發(fā)揮兩種處理芯片各自的優(yōu)勢(shì),而且具有良好的通用性和擴(kuò)展性。針對(duì)多個(gè)外部設(shè)備數(shù)據(jù)同步問(wèn)題,采用2個(gè)雙端口RAM交替工作的方法,保證各彈上設(shè)備數(shù)據(jù)幀的同步和完整連續(xù)。通過(guò)半實(shí)物仿真系統(tǒng)的驗(yàn)證,飛控計(jì)算機(jī)性能良好,性能滿(mǎn)足設(shè)計(jì)要求。 關(guān)鍵詞:DSP+FPGA;數(shù)字式飛控計(jì)算機(jī);雙端口RAM;數(shù)據(jù)同步 飛控計(jì)算機(jī)是現(xiàn)代導(dǎo)彈制導(dǎo)與控制系統(tǒng)的核心裝置,
- 關(guān)鍵字: 數(shù)字式飛控計(jì)算機(jī) 雙端口RAM 數(shù)據(jù)同步
共3條 1/1 1 |
數(shù)據(jù)同步介紹
您好,目前還沒(méi)有人創(chuàng)建詞條數(shù)據(jù)同步!
歡迎您創(chuàng)建該詞條,闡述對(duì)數(shù)據(jù)同步的理解,并與今后在此搜索數(shù)據(jù)同步的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)數(shù)據(jù)同步的理解,并與今后在此搜索數(shù)據(jù)同步的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473