<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> 時鐘

          GPS時鐘發(fā)生器技術(shù)方案

          • 如何利用GPS OEM來進(jìn)行二次開發(fā),產(chǎn)生高精度時鐘發(fā)生器是一個研究的熱點(diǎn)問題。在電力系統(tǒng)、CDMA2000、DVB、DMB等系統(tǒng)中,高精度的GPS時鐘發(fā)生器(GPS同步時鐘)對維持系統(tǒng)正常運(yùn)轉(zhuǎn)有至關(guān)重要的意義。如在DVB-T單頻網(wǎng)(S
          • 關(guān)鍵字: 方案  技術(shù)  發(fā)生器  時鐘  GPS  

          基于IEEE 1588的時鐘同步技術(shù)在分布式系統(tǒng)中的應(yīng)用

          • 為實(shí)現(xiàn)分布式系統(tǒng)高精度同步數(shù)據(jù)采集及實(shí)時控制,提出一種基于IEEE 1588協(xié)議的分布式系統(tǒng)時鐘同步方法。通過分析影響同步精度的因素,采用FPGA設(shè)計時間戳生成器,并且采用晶振頻率補(bǔ)償時鐘解決時間戳的精確獲取和從時鐘相對主時鐘的頻率糾偏等問題。
          • 關(guān)鍵字: 分布式  系統(tǒng)  應(yīng)用  技術(shù)  同步  IEEE  時鐘  基于  收發(fā)器  

          Silicon Labs推出在線時鐘樹設(shè)計服務(wù)

          •   高性能模擬與混合信號IC領(lǐng)導(dǎo)廠商Silicon Laboratories (芯科實(shí)驗(yàn)室有限公司)今日發(fā)表在線時鐘樹設(shè)計服務(wù),客戶可利用此服務(wù)迅速獲得Silicon Labs經(jīng)驗(yàn)豐富的應(yīng)用工程團(tuán)隊提供的定制化時鐘架構(gòu)建議,進(jìn)一步簡化設(shè)計、降低BOM材料成本,將開發(fā)風(fēng)險降至最低。此外,Silicon Labs可提供業(yè)界最短的元器件交貨期(約兩星期或更短時間),從而大幅加速客戶產(chǎn)品的上市時間。   在強(qiáng)調(diào)性能的應(yīng)用中,通常采用振蕩器、時鐘發(fā)生器和頻率緩沖器的組合,為高速SerDes元器件、FPGA、處理器
          • 關(guān)鍵字: 芯科實(shí)驗(yàn)室  時鐘  

          X光安檢機(jī)控制信號時鐘提取的設(shè)計與實(shí)現(xiàn)

          • 針對X光安檢機(jī)系統(tǒng)控制信號傳輸中采用傳統(tǒng)串行通信方式所存在的問題,提出一種利用數(shù)字鎖相環(huán)技術(shù)實(shí)現(xiàn)串行數(shù)據(jù)時鐘提取的硬件解決方案。該設(shè)計基于FPGA進(jìn)行開發(fā),并針對安檢機(jī)中串行控制數(shù)據(jù)傳輸?shù)臄?shù)字鎖相環(huán)進(jìn)行研究,設(shè)計了適用于FPGA的串行時鐘提取系統(tǒng),最終采用Verilog語言實(shí)現(xiàn)。該設(shè)計經(jīng)過安檢機(jī)系統(tǒng)的硬件平臺實(shí)際測試,最終經(jīng)過Signal TapⅡ讀取實(shí)時數(shù)據(jù)進(jìn)行驗(yàn)證,可以論證該方案的時鐘捕捉周期短,捕捉精度也滿足安檢機(jī)系統(tǒng)要求,從而實(shí)現(xiàn)了安檢機(jī)系統(tǒng)數(shù)字控制信號的單線路傳輸,有效地提高傳輸?shù)目煽啃浴?br
          • 關(guān)鍵字: 設(shè)計  實(shí)現(xiàn)  提取  時鐘  控制  信號  安檢  時鐘提取  

          時鐘相位調(diào)整的簡單電路

          • 圖3.23所示的電路,是一個16進(jìn)制的反相器,用于產(chǎn)生30~160NS的延遲。每一級的延遲時間是5~35NS,具體數(shù)值由可變電阻的值決定。每一級的延遲時間不應(yīng)該超過時鐘周期的12%,以保重穩(wěn)定工作。通過調(diào)整延遲級數(shù)(2或4)并
          • 關(guān)鍵字: 時鐘  簡單電路  相位調(diào)整    

          FPGA DCM時鐘管理單元簡介及原理

          • FPGA DCM時鐘管理單元簡介及原理,DCM概述
            DCM內(nèi)部是DLL(Delay Lock Loop(?)結(jié)構(gòu),對時鐘偏移量的調(diào)節(jié)是通過長的延時線形成的。DCM的參數(shù)里有一個PHASESHIFT(相移),可以從0變到255。所以我們可以假設(shè)內(nèi)部結(jié)構(gòu)里從clkin到clk_1x之間應(yīng)該有256根延
          • 關(guān)鍵字: 簡介  原理  單元  管理  DCM  時鐘  FPGA  

          一種基于Ad hoc網(wǎng)絡(luò)測距的時鐘同步協(xié)議

          • Ad hoc網(wǎng)絡(luò)是一種特殊的無線移動通信系統(tǒng),具有無中心、多跳等特點(diǎn)。結(jié)合無線傳感器網(wǎng)絡(luò)時鐘同步協(xié)議RBS、TPSN和有線網(wǎng)絡(luò)DOCSIS協(xié)議,提出了一種適合Ad hoc網(wǎng)絡(luò)的時鐘同步協(xié)議。先在Ad hoc網(wǎng)絡(luò)上建立具有層次性的全網(wǎng)絡(luò)結(jié)構(gòu)后,以發(fā)送廣播時鐘同步信號的方式實(shí)現(xiàn)全網(wǎng)絡(luò)節(jié)點(diǎn)的時鐘相對同步,并通過周期性和突發(fā)性的雙向測距實(shí)現(xiàn)和維護(hù)主從時鐘節(jié)點(diǎn)之間精確的時間同步,以滿足實(shí)際應(yīng)用的要求。仿真實(shí)驗(yàn)表明,該時鐘同步協(xié)議能滿足不同時鐘同步精度要求下的Ad hoc網(wǎng)絡(luò)應(yīng)用,具有低功耗和高可靠性的特點(diǎn)。
          • 關(guān)鍵字: 時鐘  同步  協(xié)議  測距  網(wǎng)絡(luò)  Ad  hoc  基于  通信協(xié)議  

          時鐘 IC 改善通信基礎(chǔ)設(shè)施時序信號鏈的性能

          •   Analog Devices Inc.,全球領(lǐng)先的高性能信號處理解決方案供應(yīng)商和數(shù)據(jù)轉(zhuǎn)換技術(shù)領(lǐng)先者,最近推出兩款時鐘產(chǎn)品 AD9553和 ADCLK944。這些產(chǎn)品用于完整時序信號鏈中時,可提高同步光纖網(wǎng)絡(luò)和無線基站的性能,并降低編程和設(shè)計復(fù)雜度。   時鐘發(fā)生器 AD9553適合 GPON、SONET/SDH OC-48(同步光纖網(wǎng)絡(luò)/同步數(shù)字體系)、測試和測量、數(shù)據(jù)采集、以太網(wǎng)、光纖通道、T1/E1、廣播視頻及其它無線和有線通信應(yīng)用的低成本時鐘轉(zhuǎn)換需求。   ADCLK944旨在改善無線基站中
          • 關(guān)鍵字: ADI  時鐘  數(shù)據(jù)轉(zhuǎn)換  AD9553  ADCLK944  

          基于FPGA的高速FIFO電路設(shè)計

          • 給出異步FIFO電路在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用,由FPGA生成獨(dú)立時鐘域的FIFO緩存器,采用FIFO的可編程設(shè)置參數(shù)啟動數(shù)據(jù)傳輸,根據(jù)讀寫時鐘頻率異同的傳輸要求和FIFO的特性,采用一套控制電路,解決了可變速率數(shù)據(jù)緩存和固定時鐘傳輸?shù)膯栴}。
          • 關(guān)鍵字: FIFO  FPGA  時鐘  201004  

          基于DS3231的高精度時鐘接口設(shè)計

          • 摘要:為避免電路系統(tǒng)在上電或斷電后出現(xiàn)計時不準(zhǔn)確的異常狀況,提出采用高精度時鐘芯片DS3231的解決方案。介紹DS3231的特點(diǎn)、工作原理以及引腳功能,設(shè)計其與微控制器進(jìn)行通信時的軟件、硬件接口,并給出相應(yīng)的原理
          • 關(guān)鍵字: 接口  設(shè)計  時鐘  高精度  DS3231  基于  

          高速串行接口設(shè)計的高效時鐘解決方案

          • 高速串行接口設(shè)計的高效時鐘解決方案,數(shù)字系統(tǒng)的設(shè)計師們面臨著許多新的挑戰(zhàn),例如使用采用了串行器/解串器(SERDES)技術(shù)的高速串行接口來取代傳統(tǒng)的并行總線架構(gòu)?;赟ERDES的設(shè)計增加了帶寬,減少了信號數(shù)量,同時帶來了諸如減少布線沖突、降低開關(guān)噪
          • 關(guān)鍵字: 時鐘  解決方案  高效  設(shè)計  串行  接口  高速  

          Maxim推出可驅(qū)動高ESR晶體的低電流RTC

          •   Maxim推出RTC (實(shí)時時鐘)產(chǎn)品線的最新成員DS1341。該款RTC集成AGC (自動增益控制)電路,動態(tài)調(diào)節(jié)驅(qū)動電流,使器件正常工作時的電流損耗降至最低。此外,器件還支持高ESR晶體,為系統(tǒng)設(shè)計人員在晶體選擇上提供了極大的靈活性。DS1341集節(jié)電和靈活的晶體選擇特性于一體,非常適合用于醫(yī)療、銷售終端機(jī)(POS)、汽車及便攜設(shè)備。   器件的地址和數(shù)據(jù)可通過I²C串行接口訪問,其它特性包括:兩個定時鬧鐘、兩路中斷輸出、一路可編程方波輸出以及串行總線超時機(jī)制。時鐘/日歷提供秒、分鐘、
          • 關(guān)鍵字: Maxim  時鐘  DS1341  RTC   

          基于GPS授時及時鐘細(xì)分的管線破壞定位

          • 摘 要:為了保證管道輸送的正常運(yùn)行,對管道進(jìn)行破壞預(yù)警監(jiān)測具有極為重要的現(xiàn)實(shí)意義,快速、準(zhǔn)確地判定事發(fā)地點(diǎn)是預(yù)警監(jiān)測的重要內(nèi)容。設(shè)計了管道預(yù)警監(jiān)測及定位的系統(tǒng)方案,分析了其監(jiān)測定位原理,并指出破壞聲波
          • 關(guān)鍵字: GPS  時鐘  定位    

          AT89C2051組成的時鐘電路原理圖

          • 我們以一個實(shí)際的時鐘電路來說明定時器的軟件編程方法,時鐘就是我們最為常見的顯示時、分、秒為單位的計時工具,它是典型的應(yīng)用代表。

            時鐘的最小計時單位是秒,但使用單片機(jī)定時器來進(jìn)行計時,若使用6.0MHz
          • 關(guān)鍵字: 原理  電路  時鐘  組成  AT89C2051  

          嵌入式系統(tǒng)的PCI Express時鐘分配

          • 嵌入式系統(tǒng)的PCI Express時鐘分配, PCI Express (PCIe)是嵌入式和其它系統(tǒng)類型的背板間通信的一個非常理想的協(xié)議。然而,在嵌入式環(huán)境中,背板連接器引腳通常很昂貴。因此,采用點(diǎn)對點(diǎn)連接的星型結(jié)構(gòu)的PCIe時鐘分配方案就變得并不理想。本文將討論如
          • 關(guān)鍵字: 時鐘  分配  Express  PCI  系統(tǒng)  嵌入式  
          共288條 14/20 |‹ « 11 12 13 14 15 16 17 18 19 20 »

          時鐘介紹

          時鐘的概念多用于數(shù)字語音交換機(jī),因?yàn)閿?shù)字交換對于以時隙為單位的交換單位而言,其時間性的重要程度非常高。為保證交換機(jī)的正常工作,每套交換系統(tǒng)都必須配置精度極高的時鐘發(fā)生器,用于交換系統(tǒng)內(nèi)部工作。系統(tǒng)內(nèi)部的時鐘一般稱為內(nèi)時鐘。 如果兩套交換系統(tǒng)協(xié)調(diào)工作,那么必須要在兩套系統(tǒng)之家,也就是兩個內(nèi)時鐘之間進(jìn)行協(xié)調(diào),保證兩個時鐘同步工作,這就是時鐘同步,對于每套系統(tǒng)的內(nèi)時鐘而言,另一套系統(tǒng)的內(nèi)時鐘即為外時鐘 [ 查看詳細(xì) ]
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();