<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> 架構(gòu)

          消息稱 AMD 現(xiàn)規(guī)劃 4 款 RDNA 4 顯卡,28 WGP 型號對應 NAVI 48 XT

          • IT之家 8 月 27 日消息,臺媒 Benchlife.Info 昨日報道稱,AMD 目前規(guī)劃了四款 RDNA 4 架構(gòu)的桌面端顯卡。臺媒表示此前現(xiàn)身 GeekBench 基準測試數(shù)據(jù)庫的 28WGP 核心規(guī)模 16GB 顯存容量“gfx1201”SKU 對應 GPU 芯片代號 R24D-E6 的 NAVI 48 XT1,而其搭載的顯存屬于 GDDR6。不過 AMD 目前提供的 NAVI 48 XT 芯片仍屬于 ES 工程樣品版本,各下游 AI
          • 關(guān)鍵字: AMD.GPU  RDNA 4 架構(gòu)  

          RISC與CISC

          • CISC(復雜指令集計算)和RISC(精簡指令集計算)是兩種不同的計算機指令集架構(gòu)。CISC(Complex Instruction Set Computing)復雜指令集:CISC架構(gòu)設(shè)計了大量的復雜指令,每條指令可以完成較為復雜的操作。較少的指令數(shù):因為每條指令可以完成較多的操作,所以總體的指令數(shù)較少。內(nèi)存使用效率高:由于指令的復雜性,單個指令可以在較少的時鐘周期內(nèi)完成任務,從而減少內(nèi)存帶寬的占用。硬件實現(xiàn)復雜:實現(xiàn)這些復雜指令需要更復雜的硬件邏輯。常見應用:早期的計算機和一些特定應用中使用較多,如x
          • 關(guān)鍵字: RISC-V  CISC  架構(gòu)  

          100%自主龍芯架構(gòu)!北航成功流片兩款CPU

          • 7月15日消息,近日,北京航空航天大學計算機學院基于龍芯中科的LoongArch龍架構(gòu)指令集,成功流片Lain、EULA兩款處理器。二者都有完整的SoC結(jié)構(gòu)、豐富的外設(shè)支持,不僅可運行該學院自主設(shè)計的MOS教學操作系統(tǒng),還支持Linux 5.19,以及復雜的多媒體音視頻等應用軟件。其中,Lain處理器側(cè)重于驗證多發(fā)射、亂序、多核等現(xiàn)代CPU主流微架構(gòu)技術(shù),EULA處理器則側(cè)重于驗證芯片敏捷開發(fā)環(huán)境及其全流程設(shè)計支持。Lain處理器EULA處理器這一成就來自"北航-龍芯百芯計劃",202
          • 關(guān)鍵字: 龍芯  架構(gòu)  北航  CPU  

          中國科學院院士:CPU、GPU架構(gòu)上國人沒貢獻很遺憾 應加強創(chuàng)新

          • 7月12日消息,近日中國科學院院士劉明公開表示,創(chuàng)新來自產(chǎn)業(yè),走向產(chǎn)業(yè)對社會發(fā)展會有更多幫助。劉明表示,“在集成電路領(lǐng)域,10年前我們在三大頂會上很難看到中國的文章,但是現(xiàn)在中國已經(jīng)做到了全球第一,但是我們好像針對一個規(guī)則把它弄透了,做好了,這種能力特別強?!薄暗诩呻娐氛麄€發(fā)展的歷程中,無論是新的器件結(jié)構(gòu),在產(chǎn)業(yè)上用的CPU、GPU等這樣一些架構(gòu),非常遺憾,沒有來自于大陸土生土長人的貢獻?!眲⒚髡f道。在劉明看來,非常多的創(chuàng)新來自于產(chǎn)業(yè),如果大家能夠勇敢地走向產(chǎn)業(yè),也許對這個國家的發(fā)展,對整個社會的發(fā)展
          • 關(guān)鍵字: CPU  GPU  架構(gòu)  

          9種單片機常用的軟件架構(gòu)

          • 1.線性架構(gòu)這是最簡單的一種程序設(shè)計方法,也就是我們在入門時寫的,下面是一個使用C語言編寫的線性架構(gòu)示例:#include <reg51.h>  // 包含51系列單片機的寄存器定義// 延時函數(shù),用于產(chǎn)生一定的延遲void delay(unsigned int count) {unsigned int i;while(count--) {for(i = 
          • 關(guān)鍵字: PCB  FPGA  架構(gòu)  

          詳解Linux內(nèi)核內(nèi)存管理架構(gòu)

          • 內(nèi)存管理子系統(tǒng)可能是linux內(nèi)核中最為復雜的一個子系統(tǒng),其支持的功能需求眾多,如頁面映射、頁面分配、頁面回收、頁面交換、冷熱頁面、緊急頁面、頁面碎片管理、頁面緩存、頁面統(tǒng)計等,而且對性能也有很高的要求。本文從內(nèi)存管理硬件架構(gòu)、地址空間劃分和內(nèi)存管理軟件架構(gòu)三個方面入手,嘗試對內(nèi)存管理的軟硬件架構(gòu)做一些宏觀上的分析總結(jié)。內(nèi)存管理硬件架構(gòu)因為內(nèi)存管理是內(nèi)核最為核心的一個功能,針對內(nèi)存管理性能優(yōu)化,除了軟件優(yōu)化,硬件架構(gòu)也做了很多的優(yōu)化設(shè)計。下圖是一個目前主流處理器上的存儲器層次結(jié)構(gòu)設(shè)計方案。從圖中可以看出,
          • 關(guān)鍵字: Linux  內(nèi)核  內(nèi)存  架構(gòu)  

          微軟押注ARM架構(gòu),“Wintel”聯(lián)盟搖搖欲墜?

          • 2024年,對于PC產(chǎn)業(yè)而言也許將會是轉(zhuǎn)折性的一年。得益于ARM芯片的入局以及ChatGPT所帶來的人工智能風潮,新一代移動架構(gòu)的筆記本和應用人工智能技術(shù)的「AI PC」已經(jīng)走上舞臺。微軟將在今年舉行的Build大會上,重點關(guān)注Windows on Arm和全新的人工智能功能。根據(jù)The Verge的報道,在活動前一天舉辦的Surface和AI專題活動上,微軟將重點展示搭載全新ARM處理器的Surface設(shè)備和Windows人工智能功能。這或許暗示著微軟在CPU性能和應用模擬方面將擊敗蘋果自研M3芯片,意
          • 關(guān)鍵字: 微軟  ARM  x86  架構(gòu)  Wintel  AI  PC  英特爾  

          RISC-V終露鋒芒?打破計算架構(gòu)“雙寡頭”競爭格局

          • 開源是指令架構(gòu)演進的必然趨勢,RISC-V軟件與硬件的互操作界面正處于被不同行業(yè)的專家以開放透明的方式制定過程中,吸收全行業(yè)對于指令架構(gòu)的最新需求。
          • 關(guān)鍵字: RISC-V  架構(gòu)  指令集  ARM  x86  

          詳解CPLD/FPGA架構(gòu)與原理

          • 可編程邏輯器件(Programmable Logic Device,PLD)起源于20世紀70年代,是在專用集成電路(ASIC)的基礎(chǔ)上發(fā)展起來的一種新型邏輯器件,是當今數(shù)字系統(tǒng)設(shè)計的主要硬件平臺,其主要特點就是完全由用戶通過軟件進行配置和編程,從而完成某種特定的功能,且可以反復擦寫。在修改和升級PLD時,不需額外地改變PCB電路板,只是在計算機上修改和更新程序,使硬件設(shè)計工作成為軟件開發(fā)工作,縮短了系統(tǒng)設(shè)計的周期,提高了實現(xiàn)的靈活性并降低了成本,因此獲得了廣大硬件工程師的青睞,形成了巨大的PLD產(chǎn)業(yè)規(guī)模
          • 關(guān)鍵字: CPLD  FPGA  架構(gòu)  

          天璣9400繼續(xù)采用全大核架構(gòu) 外加N3E工藝加持

          • 11月6日,聯(lián)發(fā)科發(fā)布的新一代的旗艦平臺天璣9300處理器大膽創(chuàng)新,取消了低功耗核心簇,轉(zhuǎn)而采用“全大核”架構(gòu),包含四顆Cortex-X4 超大核(最高頻率可達3.25GHz)以及四顆主頻為2.0GHz的Cortex-A720大核。雖然此前曾有傳言稱這款芯片存在過熱問題,但聯(lián)發(fā)科予以否認并聲稱其性能表現(xiàn)出色。近期有爆料稱聯(lián)發(fā)科并沒有因天璣9300的爭議而改變策略,反而將在明年的天璣9400上繼續(xù)采用“全大核”架構(gòu)。日前有消息源還透露了明年的旗艦芯片天璣9400將首次用上臺積電的N3E制程工藝 ——&nbs
          • 關(guān)鍵字: 天璣  架構(gòu)  N3E  聯(lián)發(fā)科  3nm  芯片  

          嵌入式軟件架構(gòu)設(shè)計:建立抽象層

          • 軟件架構(gòu)這東西,眾說紛紜,各有觀點。什么是軟件架構(gòu),我們能在網(wǎng)上找到無數(shù)種定義。比如,我們可以這樣定義:軟件架構(gòu)是軟件系統(tǒng)的基本結(jié)構(gòu),體現(xiàn)在其組件、組件之間的關(guān)系、組件設(shè)計與演進的規(guī)則,以及體現(xiàn)這些規(guī)則的基礎(chǔ)設(shè)施。怎么定義一般來說,基本上不重要,我們不是在寫學術(shù)書籍,工程人員嘛,只關(guān)心軟件架構(gòu)能解決什么問題。軟件架構(gòu)不是制定出來的,而是產(chǎn)品和業(yè)務需求所決定的,架構(gòu)師所做的,只是忠于需求,并合理的表達了需求。軟件架構(gòu)也從來都不是一成不變的。在產(chǎn)品或者產(chǎn)品線的整個生命周期中,隨著業(yè)務和需求的變化,軟件架構(gòu)不斷
          • 關(guān)鍵字: 嵌入式  軟件  架構(gòu)  軟件設(shè)計  抽象層  

          又一科技大廠入局,自研AI芯片采用RISC-V架構(gòu)

          • 媒體報道,Meta自研AI芯片采用開放源架構(gòu)的RISC-V之后,在市場上引起關(guān)注。業(yè)界分析,屬于開放源架構(gòu)的RISC-V因具有低功耗、高度開放性,再加上開發(fā)成本相對較低等三大優(yōu)勢,因此受到業(yè)界的青睞。報道指出,Meta 僅將自研 AI 芯片MTIA用在自家數(shù)據(jù)中心,借此加快 AI 運算及推論。因此,在高度客制化之際,不僅能確保運算能力,更有望以RISC-V架構(gòu)特性達到低功耗的目的。在此情況下,預期每顆RISC-V核心的功耗有望低于25W,Meta可借由RISC-V架構(gòu)搭配GPU加速器或Arm架構(gòu),達到
          • 關(guān)鍵字: AI芯片  RISC-V  架構(gòu)  

          RISC-V再加速 半導體巨頭聯(lián)手布局

          • 在高通首席執(zhí)行官(CEO)克里斯蒂亞諾·阿蒙(Cristiano Amon)的領(lǐng)導下,高通將與恩智浦、北歐半導體公司(Nordic Semiconductor)、英飛凌以及博世聯(lián)合成立一家新公司,旨在推廣用于芯片設(shè)計的開源RISC-V架構(gòu),通過開發(fā)下一代硬件來推動RISC-V生態(tài)系統(tǒng)的擴展。據(jù)了解,新公司將設(shè)在德國,同時考慮到恩智浦和英飛凌將參與投資,該公司應該是先專注于汽車芯片領(lǐng)域,最終擴展到移動和物聯(lián)網(wǎng)領(lǐng)域。恩智浦執(zhí)行副總裁兼首席技術(shù)官Lars Reger表示,該合資公司將努力“開創(chuàng)完全認證的基于RI
          • 關(guān)鍵字: RISC-V  半導體  架構(gòu)  芯片  開源  恩智浦  英飛凌  高通  ARM  

          歐洲RISC-V處理器流片:216核心 不需要風扇散熱

          • 5月9日消息,歐洲航天局(ESA)贊助、瑞士蘇黎世聯(lián)邦理工學院和意大利博洛尼亞大學共同開發(fā)的“Occany”(鳥蛇)處理器,現(xiàn)已流片。這顆處理器基于開源開放的RISC-V架構(gòu),GlobalFoundries 12nm LPP低功耗工藝,chiplet小芯片設(shè)計,2.5D封裝,雙芯片共集成多達216個核心,晶體管數(shù)量達10億個,而面積僅為73平方毫米。同時,它還集成了未公開數(shù)量的64位FPU浮點單元,整合兩顆美光的16GB HBM2e高帶寬內(nèi)存。硅中介層面積26.3 x 23.05毫米,制造工藝為65nm,
          • 關(guān)鍵字: risc-v  架構(gòu)  處理器  

          AMD底層代碼巨變!Zen6架構(gòu)2026年首發(fā)

          • 熟悉AMD銳龍平臺的玩家,對于AGESA應該都不陌生。它的全稱為“AMD Generic Encapsulated Software Architecture”(AMD通用壓縮軟件架構(gòu)),作為底層微代碼固件,用于多個子系統(tǒng)的初始化,包括處理器核心、芯片組、內(nèi)存等,可以隨時更新以獲取新的硬件支持、新的功能特性,并修復Bug。AGESA是系統(tǒng)BIOS/UEFI的基礎(chǔ)和接口,通過代碼模塊化,幫助主板廠商快速編譯BIOS/UEFI。不過,AGESA也有明顯的弱點,那就是對于網(wǎng)絡(luò)攻擊的抵抗力比較弱,容易遭到入侵,直
          • 關(guān)鍵字: AMD  AGESA  架構(gòu)  
          共279條 1/19 1 2 3 4 5 6 7 8 9 10 » ›|

          架構(gòu)介紹

            架構(gòu)   架構(gòu),又名軟件架構(gòu),是有關(guān)軟件整體結(jié)構(gòu)與組件的抽象描述,用于指導大型軟件系統(tǒng)各個方面的設(shè)計。架構(gòu)描述語言(ADL)用于描述軟件的體系架構(gòu)?,F(xiàn)在已有多種架構(gòu)描述語言,如Wright(由卡內(nèi)基梅隆大學開發(fā)),Acme(由卡內(nèi)基梅隆大學開發(fā)),C2(由UCI開發(fā)),Darwin(由倫敦帝國學院開發(fā))。ADL的基本構(gòu)成包括組件、連接器和配置。   中文名架構(gòu)   外文名Software [ 查看詳細 ]

          相關(guān)主題

          熱門主題

          關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();