- 在選擇高速數(shù)據(jù)轉(zhuǎn)換器時,功耗是最為重要的系統(tǒng)設(shè)計參數(shù)之一。不管是更長電池使用壽命的便攜式設(shè)計,還是散熱能力較低的小型產(chǎn)品,數(shù)據(jù)轉(zhuǎn)換器的功耗都至關(guān)重要。一般而言,系統(tǒng)設(shè)計人員都通過一個低噪線性穩(wěn)壓器(例
- 關(guān)鍵字:
穩(wěn)壓器 開關(guān) 高速 ADC 供電 利用 情況 大量 犧牲 AC 性能
- 當(dāng)今的馬達控制與汽車應(yīng)用設(shè)計要求高速ADC能夠?qū)o助輸入/輸出信號進行數(shù)字化,將結(jié)果實時輸出至處理器,并同步進行采樣以維持正確的相位信息。在小尺寸封裝內(nèi)滿足這些要求是所有IC供應(yīng)商面臨的挑戰(zhàn)。解決方案AD7356
- 關(guān)鍵字:
ADC 精密 高精度 低功耗
- 新的應(yīng)用需求不斷推動模擬技術(shù)的發(fā)展:性能越來越高,集成度不斷提高。ADC產(chǎn)品作為模擬IC的重要成員,在符合上述發(fā)展的趨勢下,還存在自身的特點hellip;hellip;
當(dāng)使用“巧克力”手機時,不用按
- 關(guān)鍵字:
ADC 性能 低功耗
- 包含千兆采樣率ADC的系統(tǒng)設(shè)計會遇到許多復(fù)雜情況。面臨的主要挑戰(zhàn)包括時鐘驅(qū)動、模擬輸入級和高速數(shù)字接口。本文探討了如何才能克服這些挑戰(zhàn),并給出了在千兆赫茲的速度下進行系統(tǒng)優(yōu)化的方法。在討論中,時鐘設(shè)計、差
- 關(guān)鍵字:
3GSps ADC 超高速 系統(tǒng)設(shè)計
- 理論上,一個ADC的SNR(信號與噪聲的比值)等于(6.02N+1.76)dB,這里N等于ADC的位數(shù)。雖然我的數(shù)學(xué)技巧有點生疏,但我認為任何一個16位轉(zhuǎn)換器的信噪比應(yīng)該是98.08dB。但當(dāng)我查看模數(shù)轉(zhuǎn)換器 的數(shù)據(jù)手冊時,我看到一些不
- 關(guān)鍵字:
ADC SNR
- 摘要:本文采用博亞20MHz高穩(wěn)定度晶體振蕩器、集成VCO的低相位噪聲鎖相環(huán)時鐘芯片LMX2531、高精度時鐘扇出器HMC987LP5E和多階低通濾波器,實現(xiàn)具有低相噪特性的4路并行輸出、頻率最高為2.5GHz的高速時鐘電路的設(shè)計。
- 關(guān)鍵字:
高速時鐘 ADC 201207
- 摘要:對多標準無線通信系統(tǒng)中的A/D轉(zhuǎn)換器進行了研究,根據(jù)無線通信系統(tǒng)的特點,構(gòu)建了一個新型可重構(gòu)流水線A/D轉(zhuǎn)換器結(jié)構(gòu),該A/D轉(zhuǎn)換器的可重構(gòu)功能是通過在低分辨率下關(guān)斷子級流水線來實現(xiàn)的。轉(zhuǎn)換器的系統(tǒng)指標
- 關(guān)鍵字:
設(shè)計 ADC 流水線 重構(gòu)
- 0 引言 模數(shù)轉(zhuǎn)換器(ADC)在信號處理中起了一個非常重要的作用。在數(shù)字音頻、數(shù)字電視、圖像編碼及頻率合 ...
- 關(guān)鍵字:
三階 單環(huán) 調(diào)制器 ADC
- Maxim 高速ADC MAX12559 MAX2055 MAX2027 緩沖器現(xiàn)代通信系統(tǒng)創(chuàng)新設(shè)計主要表現(xiàn)在直接變頻和高中頻架構(gòu),全數(shù)字接收機的設(shè)計目標要求模數(shù)轉(zhuǎn)換器(ADC)以更高的采樣率提供更高的分辨率(擴大系統(tǒng)的動態(tài)范圍)。在新興的3G
- 關(guān)鍵字:
ADC 緩沖放大器
- ADC 雙積分式1.轉(zhuǎn)換方式V-T型間接轉(zhuǎn)換ADC。2. 電路結(jié)構(gòu)圖11.11.1是這種轉(zhuǎn)換器的原理電路,它由積分器(由集成運放A組成)、過零比較器(C)、時鐘脈沖控制門(G)和計數(shù)器(FF0~FFn)等幾部分組成。 圖11.11.1 雙積分A/D轉(zhuǎn)
- 關(guān)鍵字:
ADC 雙積分 模數(shù)轉(zhuǎn)換器
- ADC 并行比較型1.轉(zhuǎn)換方式直接轉(zhuǎn)換ADC。2.電路結(jié)構(gòu)3位并行比較型A/D轉(zhuǎn)換器原理電路如圖11.9.1所示。它由電阻分壓器、電壓比較器、寄存器及編碼器組成。
圖11.9.1 3位并行A/D轉(zhuǎn)換器3.工作原理圖中的8個電阻將參考電
- 關(guān)鍵字:
ADC 并行 比較
- ADC 逐次比較型1.轉(zhuǎn)換方式直接轉(zhuǎn)換ADC2.電路結(jié)構(gòu)逐次逼近ADC包括n位逐次比較型A/D轉(zhuǎn)換器如圖11.10.1所示。它由控制邏輯電路、時序產(chǎn)生器、移位寄存器、D/A轉(zhuǎn)換器及電壓比較器組成。
圖11.10.1逐次比較型A/D轉(zhuǎn)換器框
- 關(guān)鍵字:
ADC 比較
- 這種設(shè)計方案針對低檔八管腳flash存儲的8位微處理器,例如Freescale的MC68HC908QT4A,但是它也同樣適用于任何一款擁有ADC模塊的8位微處理器。在芯片內(nèi),ADC轉(zhuǎn)換輸入的模擬電壓成數(shù)字信號格式。數(shù)字信號格式為8位的十
- 關(guān)鍵字:
ADC 微處理器 電壓 編碼
- 例1 利用驅(qū)動庫函數(shù)的8x過采樣代碼段1.a ADC配置-驅(qū)動庫函數(shù)// // 初始化ADC,使用定序器0對通道1進行8x過采樣// 定序器將被其中一個通用定時器觸發(fā)// ADCSequenceConfigure(ADC_BASE, 0, ADC_TRIGGER_TIMER, 0);
- 關(guān)鍵字:
采樣 技術(shù) ADC 控制器 系列 Stellaris
- 概述 Luminary Micro在Stellaris系列微控制器的部分產(chǎn)品中提供了模數(shù)轉(zhuǎn)換器(ADC)模塊。ADC的硬件分辨率為10位,但由于噪音和其它使精度變
- 關(guān)鍵字:
采樣 技術(shù) ADC 控制器 系列 Stellaris
模數(shù)轉(zhuǎn)換(adc)介紹
您好,目前還沒有人創(chuàng)建詞條模數(shù)轉(zhuǎn)換(adc)!
歡迎您創(chuàng)建該詞條,闡述對模數(shù)轉(zhuǎn)換(adc)的理解,并與今后在此搜索模數(shù)轉(zhuǎn)換(adc)的朋友們分享。
創(chuàng)建詞條
模數(shù)轉(zhuǎn)換(adc)相關(guān)帖子
模數(shù)轉(zhuǎn)換(adc)資料下載
模數(shù)轉(zhuǎn)換(adc)專欄文章