EEPW首頁(yè) >>
主題列表 >>
片上網(wǎng)絡(luò)(noc)
片上網(wǎng)絡(luò)(noc) 文章 進(jìn)入片上網(wǎng)絡(luò)(noc)技術(shù)社區(qū)
Arteris 的片上網(wǎng)絡(luò)瓦格化創(chuàng)新加速面向人工智能應(yīng)用的半導(dǎo)體設(shè)計(jì)
- 亮點(diǎn): ●? ?可擴(kuò)展性能:在FlexNoC 和 Ncore 互連 IP 產(chǎn)品中,網(wǎng)狀拓?fù)涔δ苤С忠酝吒窕╰iling)方式擴(kuò)展片上網(wǎng)絡(luò),使帶有人工智能的系統(tǒng)級(jí)芯片能夠在不改變基本設(shè)計(jì)的情況下輕松擴(kuò)展 10 倍以上,從而滿(mǎn)足人工智能對(duì)更快速、更強(qiáng)大計(jì)算能力的巨大需求?!? ?降低功耗:片上網(wǎng)絡(luò)瓦格(tile)可動(dòng)態(tài)關(guān)閉,平均可降低 20% 的功耗,這對(duì)于實(shí)現(xiàn)更節(jié)能、更可持續(xù)、運(yùn)營(yíng)成本更低的人工智能應(yīng)用至關(guān)重要?!? ?設(shè)計(jì)重用:經(jīng)過(guò)預(yù)先測(cè)試的片
- 關(guān)鍵字: Arteris 片上網(wǎng)絡(luò) 瓦格化 半導(dǎo)體設(shè)計(jì)
Cadence擴(kuò)充系統(tǒng)IP產(chǎn)品組合,推出NoC以?xún)?yōu)化電子系統(tǒng)連接性
- 楷登電子(美國(guó)Cadence公司)近日宣布擴(kuò)充其系統(tǒng) IP 產(chǎn)品組合,新增了 Cadence? Janus? Network-on-Chip(NoC)。隨著當(dāng)今計(jì)算需求的不斷提高,更大、更復(fù)雜的系統(tǒng)級(jí)芯片(SoC)和分解式多芯片系統(tǒng)在市場(chǎng)上迅速普及,硅組件內(nèi)部和硅組件之間的數(shù)據(jù)傳輸變得越來(lái)越具有挑戰(zhàn)性,功率、性能和面積(PPA)受到了影響。Cadence Janus NoC 能夠以極低的延遲高效管理這些同步高速通信,幫助客戶(hù)以更低的風(fēng)險(xiǎn)更快地實(shí)現(xiàn)其 PPA 目標(biāo)?!癈adence是IP和設(shè)計(jì)質(zhì)量領(lǐng)域備受信
- 關(guān)鍵字: Cadence 系統(tǒng)IP NoC 電子系統(tǒng)連接性
利用搭載全域硬2D NoC的FPGA器件去完美實(shí)現(xiàn)智能化所需的高帶寬低延遲計(jì)算
- 隨著大模型、高性能計(jì)算、量化交易和自動(dòng)駕駛等大數(shù)據(jù)量和低延遲計(jì)算場(chǎng)景不斷涌現(xiàn),加速數(shù)據(jù)處理的需求日益增長(zhǎng),對(duì)計(jì)算器件和硬件平臺(tái)提出的要求也越來(lái)越高。發(fā)揮核心器件內(nèi)部每一個(gè)計(jì)算單元的作用,以更大帶寬連接內(nèi)外部存儲(chǔ)和周邊計(jì)算以及網(wǎng)絡(luò)資源,已經(jīng)成為智能化技術(shù)的一個(gè)重要趨勢(shì)。這使得片上網(wǎng)絡(luò)(Network-on-Chip)這項(xiàng)已被提及多年,但工程上卻不容易實(shí)現(xiàn)的技術(shù)再次受到關(guān)注。作為一種被廣泛使用的硬件處理加速器,F(xiàn)PGA可以加速聯(lián)網(wǎng)、運(yùn)算和存儲(chǔ),其優(yōu)點(diǎn)包括計(jì)算速度與ASIC相仿,也具備了高度的靈活性,能夠?yàn)閿?shù)據(jù)
- 關(guān)鍵字: 2D NoC FPGA
Sondrel為下一代多通道汽車(chē)SoC部署Arteris IP
- Sondrel 和業(yè)界領(lǐng)先的提供片上網(wǎng)絡(luò)(NoC)互連和 IP部署軟件以加快SoC創(chuàng)建的系統(tǒng)級(jí)芯片(SoC)系統(tǒng)IP供應(yīng)商Arteris IP近日宣布, Sondrel 在其下一代先進(jìn)駕駛輔助系統(tǒng) (ADAS) 架構(gòu)中采用 FlexNoC 互連 IP。選擇Arteris IP 的片上互連是因?yàn)槠淇膳渲眯院托阅堋T摦a(chǎn)品可滿(mǎn)足 SFA 350A 多通道汽車(chē) IP 平臺(tái)的要求。FlexNoC 具有設(shè)計(jì) NoC的能力,可以匹配 IP 模塊的性能,以確保數(shù)據(jù)以正確的速度流入、流出和圍繞SoC。它使設(shè)計(jì)人員能夠在預(yù)算
- 關(guān)鍵字: IP NOC
Achronix在其先進(jìn)FPGA中集成2D NoC以支持高帶寬設(shè)計(jì)(WP028)
- 摘要隨著旨在解決現(xiàn)代算法加速工作負(fù)載的設(shè)備越來(lái)越多,就必須能夠在高速接口之間和整個(gè)器件中有效地移動(dòng)高帶寬數(shù)據(jù)流。Achronix的Speedster?7t獨(dú)立FPGA芯片可以通過(guò)集成全新的、高度創(chuàng)新的二維片上網(wǎng)絡(luò)(2D NoC)來(lái)處理這些高帶寬數(shù)據(jù)流。Achronix的FPGA中特有的2D NoC實(shí)現(xiàn)是一種創(chuàng)新,它與用可編程邏輯資源來(lái)實(shí)現(xiàn)2D NoC的傳統(tǒng)方法相比,有哪些創(chuàng)新和價(jià)值呢?本白皮書(shū)討論了這兩種實(shí)現(xiàn)2D NoC的方法,并提供了一個(gè)示例設(shè)計(jì),以展示與軟2D NoC實(shí)現(xiàn)相比,Achronix 2D
- 關(guān)鍵字: Achronix FPGA 2D NoC
在FPGA設(shè)計(jì)中如何充分利用NoC資源去支撐創(chuàng)新應(yīng)用設(shè)計(jì)
- 日益增長(zhǎng)的數(shù)據(jù)加速需求對(duì)硬件平臺(tái)提出了越來(lái)越高的要求,F(xiàn)PGA作為一種可編程可定制化的高性能硬件發(fā)揮著越來(lái)越重要的作用。近年來(lái),高端FPGA芯片采用了越來(lái)越多的Hard IP去提升FPGA外圍的數(shù)據(jù)傳輸帶寬以及存儲(chǔ)器帶寬。但是在FPGA內(nèi)部,可編程邏輯部分隨著工藝提升而不斷進(jìn)步的同時(shí),內(nèi)外部數(shù)據(jù)交換性能的提升并沒(méi)有那么明顯,所以FPGA內(nèi)部數(shù)據(jù)的交換越來(lái)越成為數(shù)據(jù)傳輸?shù)钠款i。為了解決這一問(wèn)題,Achronix 在其最新基于臺(tái)積電(TSMC)7nm FinFET工藝的Speedster7t FPGA器件中包
- 關(guān)鍵字: NoC
片上網(wǎng)絡(luò)(NoC)技術(shù)的發(fā)展及其給高端FPGA帶來(lái)的優(yōu)勢(shì)
- 1. 概述在摩爾定律的推動(dòng)下,集成電路工藝取得了高速發(fā)展,單位面積上的晶體管數(shù)量不斷增加。片上系統(tǒng)(System-on-Chip,SoC)具有集成度高、功耗低、成本低等優(yōu)勢(shì),已經(jīng)成為大規(guī)模集成電路系統(tǒng)設(shè)計(jì)的主流方向,解決了通信、圖像、計(jì)算、消費(fèi)電子等領(lǐng)域的眾多挑戰(zhàn)性的難題。?隨著片上系統(tǒng)SoC的應(yīng)用需求越來(lái)越豐富,SoC需要集成越來(lái)越多的不同應(yīng)用的IP(Intellectual Property)。另外,片上多核系統(tǒng)MPSoC(MultiProcessor-System-on-Chip)也已經(jīng)成
- 關(guān)鍵字: NoC SoC
NETINT Technologies 再次為旗下 Codensity 企業(yè)級(jí) SSD 控制器搭載 Arteris FlexNoC 總線(xiàn)互連 IP 技術(shù)
- 作為經(jīng)過(guò)硅驗(yàn)證的創(chuàng)新型 片上網(wǎng)絡(luò) (NoC) 總線(xiàn)互連 IP 產(chǎn)品的領(lǐng)先供應(yīng)商,Arteris IP 公司近日宣布 NETINT Technologies 公司再次獲得 Arteris FlexNoC 總線(xiàn)互連 IP 技術(shù)的授權(quán),此項(xiàng)技術(shù)將應(yīng)用于其下一代帶有片上視頻編碼處理器的企業(yè)級(jí)固態(tài)硬盤(pán) (SSD) 存儲(chǔ)系統(tǒng)控制器產(chǎn)品中。此前,NETINT 曾于 2019 年 1 月宣布首次購(gòu)買(mǎi) Arteris IP 總線(xiàn)互連許可授權(quán)(參見(jiàn)“ NETINT Techn
- 關(guān)鍵字: NoC SSD
芯擎科技采用 Arteris FlexNoC 總線(xiàn)互連和 Resilience套件的IP技術(shù),用于開(kāi)發(fā)符合ISO 26262 標(biāo)準(zhǔn)的車(chē)規(guī)級(jí)系統(tǒng)芯片
- Arteris IP是一家經(jīng)過(guò)硅驗(yàn)證的創(chuàng)新型?片上網(wǎng)絡(luò) (NoC) 互連?IP 產(chǎn)品的領(lǐng)先供應(yīng)商,近日宣布芯擎科技獲得 Arteris IP FlexNoC 總線(xiàn)互連和 FLexNoC Resilience 套件的IP授權(quán),將其用作新一代汽車(chē)系統(tǒng)級(jí)芯片 (SoC) 總線(xiàn)連接的通信骨干網(wǎng)絡(luò)。芯擎科技由中國(guó)汽車(chē)行業(yè)領(lǐng)導(dǎo)者吉利集團(tuán)以及安謀科技(中國(guó))有限公司共同出資成立。其產(chǎn)品將成為下一代汽車(chē)數(shù)字駕駛艙、導(dǎo)航和信息娛樂(lè)系統(tǒng)的芯片中樞。Arteris FlexNoC 不僅能夠提升 SoC 性能
- 關(guān)鍵字: NoC 安全
Baidu購(gòu)買(mǎi) IP 的FlexNoC?互聯(lián)產(chǎn)品 用于數(shù)據(jù)中心的昆侖人工智能(Kunlun AI)云芯片
- 美國(guó)加利福尼亞州坎貝爾2019年4月18日消息—Arteris IP是經(jīng)過(guò)實(shí)際驗(yàn)證的創(chuàng)新性片上網(wǎng)絡(luò)(NoC)互連知識(shí)產(chǎn)權(quán)(IP)產(chǎn)品的全球領(lǐng)先供應(yīng)商,今天宣布Baidu已購(gòu)買(mǎi)Arteris IP FlexNoC互連,用于該公司的供數(shù)據(jù)中心使用的高性能昆侖人工智能云芯片。百度的昆侖人工智能云芯片是獨(dú)一無(wú)二的產(chǎn)品,這是因?yàn)?,無(wú)論它們是位于數(shù)據(jù)中心,還是位于車(chē)輛或消費(fèi)電子等“周邊”設(shè)備中,既能夠進(jìn)行人工智能訓(xùn)練,也能夠進(jìn)行推理,。百度首席架構(gòu)設(shè)計(jì)師Jian Ouyang說(shuō):“Arteris的FlexNoc互連I
- 關(guān)鍵字: 云計(jì)算 百度 NoC
Arteris IP宣布推出新型FlexNoC?4互連IP 其中含有人工智能(AI)軟件包
- 美國(guó)加利福尼亞州坎貝爾2019年04月11日消息—經(jīng)過(guò)實(shí)際驗(yàn)證的創(chuàng)新性片上網(wǎng)絡(luò)(NoC)互連知識(shí)產(chǎn)權(quán)(IP)產(chǎn)品的全球領(lǐng)先供應(yīng)商Arteris IP,宣布推出新的Arteris IP FlexNoC版本4互連IP和配套的人工智能(AI)軟件包。 FlexNoC 4和人工智能(“FlexNoC 4 AI”) 軟件包實(shí)現(xiàn)了許多新技術(shù),它們可以簡(jiǎn)化今天最復(fù)雜的人工智能(AI)、深度神經(jīng)網(wǎng)絡(luò)(DNN)和自主駕駛系統(tǒng)級(jí)芯片(SoC)的開(kāi)發(fā)?! rteris IP向一些世界領(lǐng)先的人工智能和深度學(xué)習(xí)(DN
- 關(guān)鍵字: AI NoC IP
一種高效網(wǎng)絡(luò)接口的設(shè)計(jì)
- 為了得到比傳統(tǒng)片上網(wǎng)絡(luò)的網(wǎng)絡(luò)資源接口(NI)更高的數(shù)據(jù)傳輸效率和更加穩(wěn)定的數(shù)據(jù)傳輸效果,提出了一種新的高效網(wǎng)絡(luò)接口的設(shè)計(jì)方法,并采用Verilog HDL語(yǔ)言對(duì)相關(guān)模塊進(jìn)行編程,實(shí)現(xiàn)了高效傳輸功能,同時(shí)又滿(mǎn)足核內(nèi)路由的設(shè)計(jì)要求。最終通過(guò)仿真軟件Xilinx ISE Design Suite 12.3和ModelSim SE 6.2b得到了滿(mǎn)足設(shè)計(jì)要求的仿真結(jié)果。
- 關(guān)鍵字: 片上網(wǎng)絡(luò) 網(wǎng)絡(luò)資源接口 核內(nèi)路由 Verilog HDL
Arteris片上互聯(lián)IP被中國(guó)三大IC設(shè)計(jì)公司采用
- 這家在全世界領(lǐng)先的系統(tǒng)芯片(SoC)開(kāi)發(fā)商使用FlexNoC互連結(jié)構(gòu)IP作為其產(chǎn)品的片上通信骨干網(wǎng)絡(luò),用于連接現(xiàn)代系統(tǒng)芯片上的幾十個(gè)或幾百個(gè)IP塊。按收入排名位居前三名的中國(guó)半導(dǎo)體企業(yè),即深圳市海思半導(dǎo)體,展訊通信和銳迪科微電子,在他們最重要的系統(tǒng)芯片中使用Arteris公司的FlexNoC互連IP 。在大中華地區(qū)公開(kāi)宣布采用Arteris公司的FlexNoC互連IP的其他客戶(hù)包括全志科技,福州瑞芯微電子,珠海炬力和虹晶科技。據(jù)IHS iSuppli公司的數(shù)據(jù),中國(guó)的大部分半導(dǎo)體公司得到授權(quán)使用Arter
- 關(guān)鍵字: Ateris NoC 互聯(lián)
基于FPGA和ARM9的片上網(wǎng)絡(luò)系統(tǒng)硬件平臺(tái)
- IC制造技術(shù)的發(fā)展推動(dòng)著芯片向更高集成度方向前進(jìn),從而能夠?qū)⒄麄€(gè)系統(tǒng)設(shè)計(jì)到單個(gè)芯片中構(gòu)成片上系統(tǒng)SoC(System on Chip)。SoC采用全局同步型共享總線(xiàn)通信結(jié)構(gòu)。這類(lèi)系統(tǒng)由于掛在總線(xiàn)上的設(shè)備在通信時(shí)對(duì)總線(xiàn)的獨(dú)占性
- 關(guān)鍵字: FPGA ARM9 片上網(wǎng)絡(luò) 系統(tǒng)
基于FPGA 的多時(shí)鐘片上網(wǎng)絡(luò)設(shè)計(jì)
- 在FPGA 上設(shè)計(jì)一個(gè)高性能、靈活的、面積小的通信體系結(jié)構(gòu)是一項(xiàng)巨大的挑戰(zhàn)。大多數(shù)基于FPGA 的片上網(wǎng)絡(luò)都是運(yùn)行在一個(gè)單一時(shí)鐘下。隨著FPGA 技術(shù)的發(fā)展,Xilinx 公司推出了Virtex-4 平臺(tái)。該平臺(tái)支持同一時(shí)間內(nèi)32 個(gè)
- 關(guān)鍵字: FPGA 多時(shí)鐘 片上網(wǎng)絡(luò)
片上網(wǎng)絡(luò)(noc)介紹
您好,目前還沒(méi)有人創(chuàng)建詞條片上網(wǎng)絡(luò)(noc)!
歡迎您創(chuàng)建該詞條,闡述對(duì)片上網(wǎng)絡(luò)(noc)的理解,并與今后在此搜索片上網(wǎng)絡(luò)(noc)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)片上網(wǎng)絡(luò)(noc)的理解,并與今后在此搜索片上網(wǎng)絡(luò)(noc)的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473