現(xiàn)場可編程門陣列(fpga) 文章 進(jìn)入現(xiàn)場可編程門陣列(fpga)技術(shù)社區(qū)
Altera Nios II嵌入式評估套件榮獲技術(shù)選擇獎
- 2008年6月2日北京,Altera公司宣布,Cyclone III版Nios II嵌入式評估套件獲得兩項2008年度技術(shù)選擇獎——eg3.com的FPGA和工具類編輯選擇獎和讀者選擇獎。 技術(shù)選擇獎授予創(chuàng)新技術(shù)以及通過實(shí)踐努力幫助工程師應(yīng)用這些新技術(shù)的公司。技術(shù)選擇獎涉及到關(guān)鍵技術(shù)領(lǐng)域,包括虛擬化技術(shù)、嵌入式處理器、嵌入式工具、FPGA和工具、無線和MicroTCA等。 Nios II嵌入式評估套件是功能豐富的低成本平臺,以快速簡單的“動手實(shí)踐&rdq
- 關(guān)鍵字: Altera Nios II 嵌入式 FPGA
AD9857在DVB-T調(diào)制器系統(tǒng)中的應(yīng)用
- 歐洲提出的數(shù)字視頻地面廣播(DVB-T)采用編碼正交頻分復(fù)用COFDM(Coded Orthogonal Frequency Division Multiplexing) ,即:DVB-T COFDM。COFDM系統(tǒng)可以有效提高頻譜利用率,在時間擴(kuò)散環(huán)境中盡可能抑制因多徑傳輸而產(chǎn)生的符號間干擾和碼間干擾。選擇DVB-T標(biāo)準(zhǔn)的國家除英國、法國、西班牙、瑞典等歐洲國家外,還有澳大利亞、新西蘭、新加坡、印度等國家和地區(qū)。 本文基于DVB-T標(biāo)準(zhǔn)設(shè)計并實(shí)現(xiàn)了一個COFDM調(diào)制器。設(shè)計中,使用了Alter
- 關(guān)鍵字: 數(shù)字視頻 FPGA DVB-T調(diào)制器
基于FPGA的數(shù)字式光端機(jī)的研究與設(shè)計
- 引言 目前在高速公路、交通、電子警察、監(jiān)控、安防、工業(yè)自動化、電力、海關(guān)、水利、銀行等領(lǐng)域視頻圖像、音頻、數(shù)據(jù)、以太網(wǎng)、電話等光端機(jī)開始普遍大量應(yīng)用。 由于數(shù)字光端機(jī)具有傳輸信號質(zhì)量高,沒有模擬調(diào)頻、調(diào)相、調(diào)幅光端機(jī)多路信號同傳時交調(diào)干擾嚴(yán)重、容易受環(huán)境干擾影響、傳輸質(zhì)量低劣、長期工作穩(wěn)定性差的缺點(diǎn),因此許多大型重點(diǎn)工程已普遍采用數(shù)字光端機(jī)。 系統(tǒng)框架與工作原理 整個系統(tǒng)由核心控制模塊FPGA、音頻采樣編解碼模塊、視頻分離模塊、視頻放大模塊、視頻A/D和D/A轉(zhuǎn)換模塊、并串/串
- 關(guān)鍵字: 光端機(jī) FPGA
AD9857在DVB-T調(diào)制器系統(tǒng)中的應(yīng)用
- 歐洲提出的數(shù)字視頻地面廣播(DVB-T)采用編碼正交頻分復(fù)用COFDM(Coded Orthogonal Frequency Division Multiplexing) ,即:DVB-T COFDM。COFDM系統(tǒng)可以有效提高頻譜利用率,在時間擴(kuò)散環(huán)境中盡可能抑制因多徑傳輸而產(chǎn)生的符號間干擾和碼間干擾。選擇DVB-T標(biāo)準(zhǔn)的國家除英國、法國、西班牙、瑞典等歐洲國家外,還有澳大利亞、新西蘭、新加坡、印度等國家和地區(qū)。 本文基于DVB-T標(biāo)準(zhǔn)設(shè)計并實(shí)現(xiàn)了一個COFDM調(diào)制器。設(shè)計中,使用了Alter
- 關(guān)鍵字: FPGA DVB-T COFDM 變頻器
FSL總線IP核及其在MicoBlaze系統(tǒng)中的應(yīng)用
- 引 言 隨著半導(dǎo)體制造工藝的發(fā)展,以FPGA(現(xiàn)場可編程門陣列)為代表的新一代可編程邏輯器件(PLD)的邏輯資源密度不斷增加,使得可編程技術(shù)很自然地就與系統(tǒng)芯片集成技術(shù)(SoC)的結(jié)合日益緊密,并逐步成為可配置平臺技術(shù)(configurable platform)的主流。 目前,各主要PLD廠商基于FPGA的可配置平臺雖然大都采用“微處理器十可編程邏輯”的架構(gòu),但在開發(fā)基于FPGA的嵌入式系統(tǒng)時,卻采用了各自不同的方式來整合處理器系統(tǒng)與片上的其他邏輯資源(大多數(shù)以用
- 關(guān)鍵字: IP核 FSL MicoBlaze FPGA RISC OPB LMB
Altera Nios II嵌入式評估套件榮獲技術(shù)選擇獎
- Altera公司(NASDAQ: ALTR)今天宣布,Cyclone III版Nios® II嵌入式評估套件獲得兩項2008年度技術(shù)選擇獎——eg3.com的FPGA和工具類編輯選擇獎和讀者選擇獎。 技術(shù)選擇獎授予創(chuàng)新技術(shù)以及通過實(shí)踐努力幫助工程師應(yīng)用這些新技術(shù)的公司。技術(shù)選擇獎涉及到關(guān)鍵技術(shù)領(lǐng)域,包括虛擬化技術(shù)、嵌入式處理器、嵌入式工具、FPGA和工具、無線和MicroTCA等。 Nios II嵌入式評估套件是功能豐富的低成
- 關(guān)鍵字: Altera Nios FPGA
基于FPGA的PCB測試機(jī)硬件電路設(shè)計
- 引言 PCB 光板測試機(jī)基本的測試原理是歐姆定律,其測試方法是將待測試點(diǎn)間加一定的測試電壓,用譯碼電路選中PCB 板上待測試的兩點(diǎn),獲得兩點(diǎn)間電阻值對應(yīng)的電壓信號,通過電壓比較電路,測試出兩點(diǎn)間的電阻或通斷情況。 重復(fù)以上步驟多次,即可實(shí)現(xiàn)對整個電路板的測試。 由于被測試的點(diǎn)數(shù)比較多, 一般測試機(jī)都在2048點(diǎn)以上,測試控制電路比較復(fù)雜,測試點(diǎn)的查找方法以及切換方法直接影響測試機(jī)的測試速度,本文研究了基于FPGA的硬件控制系統(tǒng)設(shè)計。 硬件控制系統(tǒng) 測試過程是在上位計算機(jī)的控制下,控
- 關(guān)鍵字: FPGA PCB 測試機(jī) 硬件電路
基于FPGA和RTOS的嵌入式碼流分析設(shè)計方案
- 針對傳統(tǒng)數(shù)字視頻廣播系統(tǒng)碼流分析儀價格昂貴、使用不方便的問題,本文提出一種性價比較好的補(bǔ)充設(shè)計方案,它以通用的FPGA和RTOS為基礎(chǔ)、基于嵌入式硬件平臺來實(shí)現(xiàn)碼流分析功能。文中還闡述了碼流采集、碼流分析和信息顯示等多項關(guān)鍵技術(shù)。 碼流分析儀可用作數(shù)字電視設(shè)備的調(diào)試工具,如檢測MPEG編碼器、復(fù)用器、調(diào)制解調(diào)器等設(shè)備的輸入輸出碼流是否符合MPEG-2/數(shù)字電視廣播(DVB)標(biāo)準(zhǔn)等。作為標(biāo)準(zhǔn)檢驗設(shè)備,碼流分析儀是整個數(shù)字電視系統(tǒng)的不可缺少的重要設(shè)備。實(shí)際使用中的數(shù)字電視集成系統(tǒng)是一項龐大、復(fù)
- 關(guān)鍵字: 嵌入式 碼流分析 FPGA RTOS
用FPGA實(shí)現(xiàn)多路PWM輸出的接口設(shè)計與仿真
- 0 引言 在許多嵌入式系統(tǒng)的實(shí)際應(yīng)用中,需要擴(kuò)展FPGA(現(xiàn)場可編程門陣列)模塊,將CPU實(shí)現(xiàn)有困難或?qū)崿F(xiàn)效率低的部分用FPGA實(shí)現(xiàn),如數(shù)字信號處理、硬件數(shù)字濾波器、各種算法等,或者利用FPGA來擴(kuò)展I/O接口,如實(shí)現(xiàn)多路PWM(脈寬調(diào)制)輸出、實(shí)現(xiàn)PCI接口擴(kuò)展等。通過合理的系統(tǒng)軟硬件功能劃分,結(jié)合優(yōu)秀高效的FPGA設(shè)計,整個嵌入式系統(tǒng)的效率和功能可以得到最大限度的提高。 在電機(jī)控制等許多應(yīng)用場合,需要產(chǎn)生多路頻率和脈沖寬度可調(diào)的PWM波形。本文用Altera公司FPGA產(chǎn)品開發(fā)工具Quar
- 關(guān)鍵字: FPGA 邏輯仿真 PWM
基于FPGA的PCB測試機(jī)硬件電路設(shè)計
- 引言 PCB 光板測試機(jī)基本的測試原理是歐姆定律,其測試方法是將待測試點(diǎn)間加一定的測試電壓,用譯碼電路選中PCB 板上待測試的兩點(diǎn),獲得兩點(diǎn)間電阻值對應(yīng)的電壓信號,通過電壓比較電路,測試出兩點(diǎn)間的電阻或通斷情況。 重復(fù)以上步驟多次,即可實(shí)現(xiàn)對整個電路板的測試。 由于被測試的點(diǎn)數(shù)比較多, 一般測試機(jī)都在2048點(diǎn)以上,測試控制電路比較復(fù)雜,測試點(diǎn)的查找方法以及切換方法直接影響測試機(jī)的測試速度,本文研究了基于FPGA的硬件控制系統(tǒng)設(shè)計。 硬件控制系統(tǒng) 測試過程是在上位計算機(jī)的控制下
- 關(guān)鍵字: FPGA PCB 硬件電路 測試機(jī)
基于最佳接收的UART的設(shè)計與實(shí)現(xiàn)
- 在嵌入式系統(tǒng)設(shè)計中常使用通用異步接收和發(fā)送器UART(Universal Asynchronous Receiver/Transmitter)實(shí)現(xiàn)系統(tǒng)控制信息或低速數(shù)據(jù)信息的傳輸,而UART所采用的奇偶校驗方式不具備前向糾錯能力,檢錯能力也有限,所以在設(shè)計UART時要盡可能提高其抗干擾能力,以加強(qiáng)系統(tǒng)的可靠性。 1 基于最佳接收的UART 目前UART中的接收器多采用如圖1所示的設(shè)計。 同步模塊
- 關(guān)鍵字: UART 最佳接收 FPGA 同步模塊 邏輯優(yōu)化
FPGA競爭好像在演戲(下)
- 你是否有過這樣的經(jīng)歷:見到一個人后,整個世界一下子明亮起來。所謂的“華堂升輝”、人們所說的“光彩照人”,連又聾又瞎的海倫?凱勒都說“點(diǎn)亮了我心中的明燈”。 如果你還沒有這樣的經(jīng)歷,建議你去接觸一下FPGA界的人士吧!在半導(dǎo)體業(yè)的星光大道上,F(xiàn)PGA行業(yè)絕對是個群星燦爛的領(lǐng)域。激發(fā)你獲得靈感。 筆者多年前去美國參加一個會議,整日浸泡在英語的海洋中,非常boring。因此當(dāng)采訪了A公司和Q公司的市場人員,深受震撼。他們都是高大健美,高高的鼻梁,深邃的眼睛,年齡三、四十,你隨便提
- 關(guān)鍵字: FPGA 半導(dǎo)體
FPGA競爭好像在演戲(中)
- 辭職頻繁 一個月前,X公司的VP來京和記者朋友們親切交談、共進(jìn)午餐,大談X公司的發(fā)展前途,由于出差在外而沒有機(jī)會赴此盛宴的媒體人都十分惋惜??蓻]想到幾周后,他卻悄然辭職了。 兩年前,A公司負(fù)責(zé)中國業(yè)務(wù)的B總來京慷慨激昂地講演,展望FPGA美好的未來,回去后記者賣力地寫稿稱頌。但是令人費(fèi)解的是,幾個月后在處理另一篇邀請函時,發(fā)現(xiàn)B總怎么成了另一家新公司的老總?打電話一問,才知道B君已辭職,自己創(chuàng)辦了這家公司。 “投敵叛變” 最令人難以理解的是,互相跳到競爭
- 關(guān)鍵字: FPGA 半導(dǎo)體
現(xiàn)場可編程門陣列(fpga)介紹
您好,目前還沒有人創(chuàng)建詞條現(xiàn)場可編程門陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473