<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> 現(xiàn)場可編程門陣列(fpga)

          張輝:基于FPGA實(shí)現(xiàn)低成本、小體積PET系統(tǒng)

          • 4月26日,中國國際醫(yī)療電子技術(shù)大會(CMET2011)第三站在北京國家會議中心隆重召開。清華大學(xué)醫(yī)學(xué)院生物醫(yī)學(xué)工程系張輝博士以“FPGA在醫(yī)學(xué)成像設(shè)備中的應(yīng)用”為題發(fā)表了精彩的演講,以下為演講摘錄。
          • 關(guān)鍵字: DSP  PET  FPGA  醫(yī)療成像  

          多通道微量注射泵的設(shè)計(jì)實(shí)現(xiàn)方案

          • 微量注射泵是臨床醫(yī)療和生命科學(xué)研究中經(jīng)常使用的一種長時(shí)間進(jìn)行微量注射的儀器,這種儀器主要應(yīng)用于動靜脈輸液,輸血和精密化學(xué)實(shí)驗(yàn)?,F(xiàn)今國內(nèi)外微量注射泵的主要問題是精度不高。
          • 關(guān)鍵字: 微量注射泵  RS232  FPGA  

          基于可編程片上系統(tǒng)的智能電子血壓計(jì)設(shè)計(jì)方案

          • 對以往電子血壓計(jì)的不足,介紹了一種基于可編程片上系統(tǒng)(SOPC)的智能電子血壓計(jì)的設(shè)計(jì),血壓測量的方法采用基于充氣過程的示波法。該系統(tǒng)采用Cyclone II系列低成本FPGA.
          • 關(guān)鍵字: SOPC  電子血壓計(jì)  FPGA  

          北京公交GPS車輛監(jiān)控系統(tǒng)研究

          • 介紹了北京市公共交通總公司智能化調(diào)度指揮系統(tǒng)中的GPS車輛監(jiān)控系統(tǒng)的組成及其所采用的一些關(guān)鍵技術(shù):DGPS、組合定位、集群通信、電子地圖等,描述了系統(tǒng)中采用的具體工作方式:TDMA、專用信道、廣播同步等,闡述了硬件設(shè)計(jì)及實(shí)現(xiàn)中的FPGA技術(shù)。最后說明了系統(tǒng)的應(yīng)用環(huán)境。
          • 關(guān)鍵字: 車輛監(jiān)控系統(tǒng)  GPS  FPGA  

          Xilinx一級代理:賽靈思半導(dǎo)體的優(yōu)勢

          •   Xilinx(賽靈思)是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷售范圍廣泛的高級集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級功能的IP核??蛻羰褂肵ilinx及其合作伙伴的自動化軟件工具和IP核對器件進(jìn)行編程,從而完成特定Xilinx(賽靈思)是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商?! ilinx研發(fā)、制造并銷售范圍廣泛的高級集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級功能的IP核??蛻羰褂肵ilinx及其合作伙伴的自動化軟件工具和IP核對器件進(jìn)行編程,從而完成特定的邏輯
          • 關(guān)鍵字: Xilinx  FPGA   

          選擇正確的FPGA設(shè)計(jì)工具

          • 在綜合和仿真方面,EDA供應(yīng)商是公認(rèn)的專家;而在物理設(shè)計(jì)和硬件驗(yàn)證方面,只有FPGA廠商能設(shè)計(jì)和提供為芯片專門優(yōu)化的后端工具。我們的經(jīng)驗(yàn)是借助于領(lǐng)先EDA供應(yīng)商的專業(yè)技術(shù)使FPGA設(shè)計(jì)工具套件為用戶提供更高的價(jià)值。
          • 關(guān)鍵字: FPGA  EDA  

          一種基于FPGA的可重構(gòu)密碼芯片的設(shè)計(jì)與實(shí)現(xiàn)

          • 目前,國內(nèi)外廣泛使用的密碼處理芯片大都是實(shí)現(xiàn)某種特定密碼算法的專用芯片,如MD5芯片、SHA-1芯片等。由于專用密碼芯片實(shí)現(xiàn)的密碼算法是確定的且不可更改的,因此難以滿足不同密碼用戶多層次的安全性需要。為克服這一缺陷,本文設(shè)計(jì)一種新型的密碼處理芯片——可重構(gòu)密碼芯片。
          • 關(guān)鍵字: SHA-1  SHA-224  SHA-256  可重構(gòu)密碼芯片  FPGA  

          利用FPGA IP平臺引進(jìn)微控制器系統(tǒng)級芯片

          • 工業(yè)設(shè)計(jì)人員所面對的上市時(shí)間壓力從未如此巨大。不論是設(shè)計(jì)網(wǎng)絡(luò)接口、電機(jī)控制器、邏輯控制器、通信系統(tǒng)、或任何數(shù)以百計(jì)的工業(yè)應(yīng)用,F(xiàn)PGA結(jié)合種類繁多的可用IP正成為工業(yè)設(shè)計(jì)的優(yōu)選方案。就上市時(shí)間、執(zhí)行的靈活性及未來的產(chǎn)品廢棄過時(shí)等因素而言,F(xiàn)PGA較ASSP和ASIC解決方案具有更多優(yōu)勢。
          • 關(guān)鍵字: 微控制器  IP平臺  FPGA  系統(tǒng)級芯片  

          基于FPGA的8051微控制器接口實(shí)現(xiàn)

          • 本設(shè)計(jì)充分利用了Vertex器件的LUTs(Look-Up Tables)替代觸發(fā)器和基本門電路搭建乘法器和加法器這兩個顯著的結(jié)構(gòu)特點(diǎn),節(jié)省了大量的觸發(fā)器資源,增加了器件利用率、布通率,DLL的運(yùn)用降低了布線延遲,實(shí)現(xiàn)了通信的完全同步。筆者采用Xilinx公司的FPGA芯片自行設(shè)計(jì)了8051IP核與外圍設(shè)備的接口,完成了8051與外圍設(shè)備之間的通信功能,并且源代碼中的參數(shù)可調(diào),可作為IP軟核提供給8051開發(fā)用戶。
          • 關(guān)鍵字: 微控制器  8051  FPGA  接口實(shí)現(xiàn)  

          基于FPGA電火花加工脈沖電源設(shè)計(jì)

          • 本文在EDM機(jī)理與嵌入式技術(shù)領(lǐng)域最新研究成果的基礎(chǔ)上,針對目前微細(xì)EDM加工中電源的研究現(xiàn)狀,提出了一種新型的智能型EDM脈沖電源,該電源的脈間精度可以達(dá)到0.2μs,是一般的分立軟件和集成電路所不能達(dá)到的,脈寬,脈間的大小可參數(shù)話,這些設(shè)置都是在軟件中進(jìn)行,并且采用FPGA設(shè)計(jì)具有可進(jìn)行更新,保密性好。
          • 關(guān)鍵字: 電火花  脈沖電源  FPGA  

          如何采用SystemVerilog來改善基于FPGA的ASIC原型

          • ASIC在解決高性能復(fù)雜設(shè)計(jì)概念方面提供了一種解決方案,但是ASIC也是高投資風(fēng)險(xiǎn)的,如90nm ASIC/SoC設(shè)計(jì)大約需要2000萬美元開發(fā)成本.為了降低成本,現(xiàn)在可采用FPGA來實(shí)現(xiàn)ASIC.但是,但ASIC集成度較大時(shí),需要幾個FPGA來實(shí)現(xiàn),這就需要考慮如何來連接ASIC設(shè)計(jì)中所有的邏輯區(qū)塊.采用SystemVerilog,可以簡化這一問題.
          • 關(guān)鍵字: SystemVerilog  ASIC  FPGA  

          基于FPGA技術(shù)的IDE硬盤接口的設(shè)計(jì)

          • 本文介紹了一種基于FPGA技術(shù)的IDE硬盤接口的設(shè)計(jì)。該卡提供兩個符合ATA-6規(guī)范的接口,采用FPGA實(shí)現(xiàn)了兩套IDE接口功能,設(shè)計(jì)支持PIO和Ultra DMA傳輸模式,文章側(cè)重于介紹用FPGA實(shí)現(xiàn)IDE接口協(xié)議的具體方法。
          • 關(guān)鍵字: 硬盤  IDE接口  FPGA  

          基于FPGA的視頻傳輸流發(fā)送系統(tǒng)設(shè)計(jì)

          • 在目前的廣播電視系統(tǒng)中ASI接口是使用非常廣泛的一種接口形式,該接口隨同SPI一起被歐洲電信標(biāo)準(zhǔn)化協(xié)會(ETSI)制訂,以使不同廠家生產(chǎn)的MPEG2單元可以方便地進(jìn)行互聯(lián)。本設(shè)計(jì)方案以FPGA為核心器件,制作出了SPI-ASI接口轉(zhuǎn)換器。這套方案成本較低,利用FPGA的可編程性,硬件的升級較容易。
          • 關(guān)鍵字: 視頻傳輸流  編碼模塊  FPGA  FIFO模塊  

          針對微控制器應(yīng)用的FPGA實(shí)現(xiàn)

          • 當(dāng)你打開任何智能電子設(shè)備(從老式的電視遙控器到全球定位系統(tǒng)),會發(fā)現(xiàn)幾乎所有的設(shè)備都至少采用了一個微控制器(MCU),很多設(shè)備里還會有多個微控制器。MCU往往被用于專用的終端產(chǎn)品或設(shè)備中,它能夠很好地完成特殊任務(wù)。另一方面,PC的大腦,即微處理器被設(shè)計(jì)用于實(shí)現(xiàn)許多通用的功能。微控制器可用于降低成本,加固工業(yè)和自動化應(yīng)用,將其嵌入FPGA中時(shí),還可以通過重新編程迅速改變功能。這種靈活性使得單個設(shè)備可應(yīng)用于接口標(biāo)準(zhǔn)不同的多個市場。
          • 關(guān)鍵字: 微控制器  SRAM  FPGA  

          基于FPGA的高速數(shù)字隔離型串行ADC及其工程應(yīng)用

          • 目前,逆變器在很多領(lǐng)域有著越來越廣泛地應(yīng)用。對逆變器的研究具有十分重要的意義和廣闊的工程應(yīng)用前景。常見逆變技術(shù)的控制方法大致分為開環(huán)控制的載波調(diào)制方法和閉環(huán)控制的跟蹤控制方法。跟蹤控制方法屬于閉環(huán)控制,閉環(huán)反饋中的檢測環(huán)節(jié)需要與高壓主電路相互隔離,避免高壓側(cè)電磁噪聲對控制電路的竄擾。高性能的跟蹤型逆變器對反饋量的實(shí)時(shí)性要求很高,因此要求反饋環(huán)節(jié)具有高速隔離傳輸模擬信號的能力。
          • 關(guān)鍵字: 數(shù)字隔離型  串行ADC  FPGA  工程應(yīng)用  
          共6407條 60/428 |‹ « 58 59 60 61 62 63 64 65 66 67 » ›|

          現(xiàn)場可編程門陣列(fpga)介紹

          您好,目前還沒有人創(chuàng)建詞條現(xiàn)場可編程門陣列(fpga)!
          歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。    創(chuàng)建詞條

          熱門主題

          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();