<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> 現場可編程門陣列(fpga)

          現場可編程門陣列(fpga) 文章 進入現場可編程門陣列(fpga)技術社區(qū)

          三相SPWM波形發(fā)生器的設計與仿真

          • 本文提出了一種采用VHDL硬件描述語言設計新型三相正弦脈寬調制(SPWM)波形發(fā)生器的方法。該方法以直接數字頻率合成技術(DDS)為核心產生三相SPWM信號。并且利用VHDL設計了死區(qū)時間可調的死區(qū)時間控制器,解決了傳統的模塊電路等待方法很難產生帶精確死區(qū)時間控制的SPWM信號的問題。該方法在Quartus II 9.1環(huán)境平臺下進行了仿真驗證,并將設計程序下載到DE2-70實驗板進行實驗測試,用示波器測試得到了死區(qū)時間可控制的SPWM波形。
          • 關鍵字: VHDL  SPWM  DDS  死區(qū)時間  FPGA  201505  

          聲納圖像動態(tài)范圍擴展與FPGA實現

          • 本文針對成像聲納擴展圖像動態(tài)范圍和增強圖像細節(jié)的需求,提出了一種基于開方運算的動態(tài)范圍擴展方法?;谡n題組研制的多波束成像聲納原理樣機的研制,分析了數據動態(tài)范圍壓縮導致圖像細節(jié)丟失的原因及其對成像質量的影響,采用JPL快速平方根近似算法改善了開方運算FPGA實現過程的資源占用和系統延時。最后,對改進設計方案進行了實驗驗證,通過多波束成像聲納系統的消聲水池實驗證明了本文動態(tài)范圍擴展方法的有效性和可行性,系統成像質量改善明顯,達到優(yōu)化設計的預期目標。
          • 關鍵字: 成像聲納  動態(tài)范圍  平方根  FPGA  波束成像  201505  

          接收機的中頻處理技術

          • 本文對數字中頻信號處理技術進行了研究,采用軟件無線電的設計思想和解決方案,提出了一種基于“AD+FPGA”的中頻信號處理技術,在頻譜分析儀及信號分析儀等接收機中應用廣泛。
          • 關鍵字: 數字中頻  軟件無線電  AD  FPGA  分析儀  201505  

          基于FPGA的LZO實時無損壓縮的硬件設計

          •   本文通過對多種壓縮算法作進一步研究對比后發(fā)現,LZO壓縮算法是一種被稱為實時無損壓縮的算法,LZO壓縮算法在保證實時壓縮速率的優(yōu)點的同時提供適中的壓縮率。如圖1(A)給出了Linux操作系統下常見開源壓縮算法的壓縮速率的測試結果,LZO壓縮算法速率極快;如圖1(B)給出了Gzip壓縮算法和LZO壓縮算法的壓縮率測試結構,從圖中可以看出,LZO壓縮算法可以提供平均約50%的壓縮率。   1 LZO壓縮算法基本原理分析   1.1 LZO壓縮算法壓縮原理   LZO壓縮算法采用(重復長度L,指回
          • 關鍵字: LZO  FPGA  LZSS  RAM  壓縮算法  

          使用FPGA實現靈活的USB Type-C接口控制

          •   1 USB Type-C接口介紹   二十年前,第一代通用串行總線(Universal Serial Bus, USB 1.0)的出現,為各自為政的電子行業(yè)通信標準注入了互通性。而最新發(fā)布的USB Type-C接口規(guī)范將USB技術提升到了一個新的高度,能夠滿足21世紀電子行業(yè)的需求,同時也將再一次改變計算機、消費類電子產品以及移動設備之間的互連方式。輕薄、堅固、無需區(qū)分插頭方向的USB Type-C連接器拓展了由USB 3.1超速(SuperSpeed+)規(guī)范定義的各項功能,采用雙通道實現高達20
          • 關鍵字: FPGA  USB  Type-C  充電器  嵌入式  

          基于FPGA的高可靠全自動加樣器

          •   1 系統方案   智能加樣器系統以FPGA為控制核心,通過控制步進電機的運動,結合到位傳感器,控制整個設備機械平臺的正常運轉;通過處理液位傳感器信號和控制泵閥一體模塊,實現加樣功能;同時,采用無線網絡與安卓手機通訊,將安卓手機作為無線控制終端和數據顯示平臺。系統的設計方案如圖1所示。   為了提高系統加樣速率與效率,設計了以試管架作為加樣單位的加樣方式。如圖2所示,系統由步進電機帶動機械推臂和行車,實現試管架在進樣倉、加樣區(qū)與出樣倉之間的推動轉移,并在加樣區(qū)實現對試管的依次加樣。這種新型的加樣
          • 關鍵字: FPGA  傳感器  液位探測  注射器  單片機  

          【從零開始走進FPGA】 LCD1602 Hello World

          •   前面說過,在C,C++等語言學習中,“Hello World”將會是第一個學習的代碼,但是在FPGA中由于電路驅動的復雜性,與單片機雷同,我們無法在電腦上實現“Hello World”的顯示,而必須依靠相關硬件。因此我們不得不在一定的基礎上,才能講解關于LCD1602字符液晶的驅動,以及Hello World的顯示。   雷同于前面MCU按鍵消抖動移植代碼,此處也可以移植MCU LCD1602驅動代碼。本例程不是Bingo原創(chuàng),是按照網友“
          • 關鍵字: FPGA  LCD1602  

          結合FPGA與DSP的仿人假手控制系統設計

          •   仿人假手作為肢殘患者重獲人手功能的主要對象,具有重大的社會需求。理想的假手應具有人手的仿生特征,主要體現在假手構造、控制方式與環(huán)境感知3個方面,但由于其有限的體積和復雜的傳感器系統,對控制系統提出了更高的要求。   現有的控制系統有外置式和內置式兩種。外置式控制系統多用于研究型假手,如Cyber Hand,Tokyo Hand,Vanderbilt Hand等,這種控制系統主要用于算法、方案的驗證,在殘疾人應用上推廣意義較小。內置式控制系統在研究型假手和商業(yè)型假手上均有應用,其中研究型假手控制系統,
          • 關鍵字: FPGA  DSP  

          駿龍科技最新物聯網開發(fā)套件和電機驅動方案擴展Altera MAX 10 FPGA的應用

          •   領先的技術分銷商駿龍科技有限公司發(fā)布了基于Altera MAX® 10的“Mpression Odyssey(奧德賽)”物聯網開發(fā)套件和電機驅動方案。Altera的MAX® 10 FPGA在低成本、單芯片、瞬時上電的可編程邏輯器件中提供了先進的處理能力,駿龍科技推出的產品進一步驗證了MAX® 10 FPGA的卓越性能,并進一步豐富了Altera公司的工業(yè)解決方案。   “Mpression Odyssey(奧德賽)”開發(fā)套件是一
          • 關鍵字: 駿龍科技  Altera  FPGA  

          一種基于FPGA的OLED顯示系統

          •   針對LCD顯示屏溫度適應性差、可視角度小、LCD的通用驅動電路實現的對比度較低等缺點,采用OLED作為顯示器件,設計并實現了一種使用FPGA驅動OLED的顯示系統。采用PIC16F690單片機作為微處理器控制整機時序,利用FPGA進行視頻信號處理,完成格式轉換、色空間處理以及隔行轉逐行操作,最終實現驅動顯示。系統的測試結果表明,該方案不僅能顯著提高畫面對比度,而且能穩(wěn)定顯示監(jiān)控圖像,為后繼功能的拓展提供了平臺。   一種基于FPGA的OLED顯示系統.pdf
          • 關鍵字: FPGA  OLED  

          基于FPGA的OLED真彩色動態(tài)圖像顯示的實現

          •   作為第3代顯示器,有機電致發(fā)光器件(Organic Light Emitting Diode,OLED)由于其主動發(fā)光、響應快、高亮度、全視角、直流低壓驅動、全固態(tài)以及不易受環(huán)境影響等優(yōu)異特性,具有LCD無法比擬的優(yōu)點,在手機、個人電子助理(PDA)、數碼相機、車載顯示、筆記本電腦、壁掛電視以及軍事領域都具有廣闊的應用前景,因而得到了業(yè)界廣泛的關注。OLED發(fā)展至今,已經由最初的單色發(fā)展到現在的全彩,與此同時對驅動電路也提出了更高的要求,由最初的無灰階單色靜態(tài)驅動,到彩色動態(tài)驅動。   目前,OLE
          • 關鍵字: FPGA  OLED  

          FPGA是什么

          •   FPGA是英文Field Programmable Gate Array的縮寫,即現場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進一步發(fā)展的產物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門電路數有限的缺點。 FPGA——工作原理   FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個概念,內部包括可配置邏輯模塊CLB(Configurable Logic
          • 關鍵字: FPGA  Xilinx  FPGA是什么  

          FPGA是什么?

          •   導讀:本文系統講解了FPGA是什么及其結構、原理、生產廠家等內容,敬請閱讀~~ 一、FPGA是什么- -簡介   FPGA,是Field Programmable Gate Array的簡稱,中文名稱為現場可編程門陣列,是一種可編程器件,是在PAL(可編程邏輯陣列)、GAL(通用陣列邏輯)、CPLD(復雜可編程邏輯器件)等傳統邏輯電路和門陣列的基礎上發(fā)展起來的一種半定制電路,主要應用于ASIC(專用集成電路)領域,既解決了半定制電路的不足,又克服了原有可編程器件門電路數有限的缺點。 二、FP
          • 關鍵字: FPGA  CPLD  FPGA是什么  

          基于FPGA的MIMO視頻緩存器的設計與實現

          •   隨著高速處理器的不斷發(fā)展,嵌入式系統應用的領域越來越廣泛,高速大容量緩存器被廣泛應用于音視頻系統中,然而專用的高速大容量緩存芯片價格過于昂貴,傳統SDRAM在帶寬上已經逐漸無法滿足應用要求,特別是對于多路數據多進多出時,兩者都無法很好的滿足要求,這里提出一種利用雙沿隨機動態(tài)存儲器(DDR SDRAM)結合外加專用電路的設計方案。   設計應用在基于DVB-C的EOAM調制器系統中,該系統的基本要求能夠緩存集合多路視頻TS流的千兆IP數據,并對IP數據進行多路高速分發(fā);輸入為2個千兆網口,輸出至RF射
          • 關鍵字: FPGA  MIMO  

          基于FPGA和虛擬儀器的DDS信號發(fā)生器的設計與實現

          •   信號發(fā)生器是一種常用的信號源,廣泛應用于通信、測量、科研等現代電子技術領域。信號發(fā)生器的核心技術是頻率合成技術,主要方法有:直接模擬頻率合成、鎖相環(huán)頻率合成(PLL)、直接數字合成技術(DDS)。DDS 是開環(huán)系統,無反饋環(huán)節(jié),輸出響應速度快,頻率穩(wěn)定度高。因此直接數字頻率合成技術是目前頻率合成的主要技術之一。文中的主要內容是采用FPGA 結合虛擬儀器技術,進行DDS 信號發(fā)生器的開發(fā)[1-2]。   1 DDS 工作原理   圖1 是DDS 基本結構框圖。以正弦波信號發(fā)生器為例,利用DDS 技術
          • 關鍵字: FPGA  DDS  
          共6411條 127/428 |‹ « 125 126 127 128 129 130 131 132 133 134 » ›|

          現場可編程門陣列(fpga)介紹

          您好,目前還沒有人創(chuàng)建詞條現場可編程門陣列(fpga)!
          歡迎您創(chuàng)建該詞條,闡述對現場可編程門陣列(fpga)的理解,并與今后在此搜索現場可編程門陣列(fpga)的朋友們分享。    創(chuàng)建詞條

          熱門主題

          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();