直接數(shù)字合成(dds)技術(shù) 文章 進入直接數(shù)字合成(dds)技術(shù)技術(shù)社區(qū)
嵌入式系統(tǒng)中的目標識別技術(shù)
- 目標檢測和識別是計算機視覺系統(tǒng)的一個必不可少的組成部分。在計算機視覺中,首先是將場景分解成計算機可以看到和分析的組件。計算機視覺的第
- 關(guān)鍵字: 嵌入式系統(tǒng) 目標識別 技術(shù)
基于DDS驅(qū)動PLL結(jié)構(gòu)的寬帶頻率合成器設(shè)計
- 結(jié)合數(shù)字式頻率合成器(DDs)和集成鎖相環(huán)(PLL)各自的優(yōu)點,研制并設(shè)計了以DDS芯片AD9954和集成鎖相芯片ADF4113構(gòu)成的高分 辨率、低雜散、寬頻段頻率合成器,并對該頻率合成器進行了分析和仿真,從仿真和測試結(jié)果看,該頻率合成器達到了設(shè)計目標。該頻率合成器的輸出頻率范圍為 594~999 MHz,頻率步進為5 Hz,相位噪聲為-91dBc。 DDS的參考信號由晶振產(chǎn)生,其頻率為fref。DDS輸出的信號頻率為fDDS,頻率值由頻率控制字(FTW)控制。鎖相環(huán)
- 關(guān)鍵字: DDS PLL
基于STM32的雙路信號源及配置平臺設(shè)計
- 隨著在雷達探測、儀表測量、化學分析等領(lǐng)域研究的不斷深入,不僅要求定性的完成目標檢測,更加需要往高精度、高分辨率成像的方向發(fā)展。一方面,產(chǎn)生頻率、 幅度靈活可控,尤其是低相位噪聲、低雜散的頻率源對許多儀器設(shè)備起著關(guān)鍵作用。另一方面,電子元器件實際性能參數(shù)并非理想以及來存在自外部內(nèi)部的干擾,大 量的誤差因素會嚴重影響系統(tǒng)的準確性。雙路參數(shù)可調(diào)的信號源可有效地對系統(tǒng)誤差、信號通道間不平衡進行較調(diào),并且可以產(chǎn)生嚴格正交或相關(guān)的信號,這在弱信 號檢測中發(fā)揮重要作用。為此本文采用雙通道DDS方法,以STM32為控
- 關(guān)鍵字: STM32 DDS
FPGA和DDS在信號源中的應用
- 1引言 DDS同DSP(數(shù)字信號處理)一樣,是一項關(guān)鍵的數(shù)字化技術(shù)。DDS是直接數(shù)字式頻率合成器(DirectDigitalSynthesizer)的英文縮寫。與傳統(tǒng)的頻率合成器相比,DDS具有低成本、低功耗、高分辨率和快速轉(zhuǎn)換時間等優(yōu)點,廣泛使用在電信與電子儀器領(lǐng)域,是實現(xiàn)設(shè)備全數(shù)字化的一個關(guān)鍵技術(shù)。在各行各業(yè)的測試應用中,信號源扮演著極為重要的作用。但信號源具有許多不同的類型,不同類型的信號源在功能和特性上各不相同,分別適用于許多不同的應用。目前,最常見的信號源類型包括任意波形發(fā)生器,函數(shù)發(fā)
- 關(guān)鍵字: FPGA DDS
基于AD9858寬帶雷達信號源的設(shè)計及應用
- 現(xiàn)代雷達面臨著綜合性電子干擾、反輻射導彈、低空和超低空突防以及目標隱身技術(shù)的等4大威脅,這就要求現(xiàn)代雷達具有反地物、抗積極和消極干擾、反隱身和自身生存的能力,其信號具有頻率捷變、波形參數(shù)捷變以及自適應跳頻的能力。因此對雷達信號產(chǎn)生器提出了越來越高的要求,要求具有寬頻帶、高精度、高穩(wěn)定以及快速跳變的能力。隨著現(xiàn)代電子技術(shù)的發(fā)展,高性能直接數(shù)字合成DDS(Direct DigitalSynthesis)技術(shù)、數(shù)字信號處理DSP(Digital Signal Processing)技術(shù)及大規(guī)??删幊踢壿嬈骷?/li>
- 關(guān)鍵字: AD9858 DDS
基于DDS跳頻信號源的設(shè)計與實現(xiàn)
- 0 引言 跳頻通信具有較強的抗干擾、抗多徑衰落、抗截獲等能力,已廣泛應用于軍事、交通、商業(yè)等各個領(lǐng)域。頻率合成器是跳頻系統(tǒng)的心臟,直接影響到跳頻信號的穩(wěn)定性和產(chǎn)生頻率的準確度。目前頻率合成主要有三種方法:直接模擬合成法、鎖相環(huán)合成法和直接數(shù)字合成法(DDS)。直接模擬合成法利用倍頻(乘法)、分頻(除法)、混頻(加法與減法)及濾波,從單一或幾個參考頻率中產(chǎn)生多個所需的頻率。該方法頻率轉(zhuǎn)換時間快(小于100ns),但是體積大、功耗高,目前已基本不用。鎖相環(huán)合成法通過鎖相環(huán)完成頻率的加、減、乘、除運算
- 關(guān)鍵字: DDS FPGA
DSP和DDS的三維感應測井高頻信號源實現(xiàn)
- 高頻信號源設(shè)計是三維感應測井的重要組成部分。三維感應測井的原理是利用激勵信號源通過三個正交的發(fā)射線圈向外發(fā)射高頻信號,再通過多組三個正交的接收線圈,得到多組磁場分量,從而準確測量地層各向異性電阻率。在測井過程中,要求信號源的頻率為高頻,并且要求信號的頻率有很高的穩(wěn)定性。 產(chǎn)生信號的方法很多,可以采用函數(shù)發(fā)生器外接分立元件來實現(xiàn),通過調(diào)節(jié)外接電容或電阻來設(shè)置輸出信號頻率。但輸出信號受外部分立器件參數(shù)影響很大,且輸出信號頻率不能太高,同時無法實現(xiàn)頻率步進調(diào)節(jié)。另外,采用FPGA可實現(xiàn)信號發(fā)生器的設(shè)計
- 關(guān)鍵字: DSP DDS
基于DDS IP核及Nios II的可重構(gòu)信號源設(shè)計
- SOPC(System on a Programmable Chip,片上可編程系統(tǒng))是Altera公司提出的一種靈活、高效的SOC解決方案。它將處理器、存儲器、I/O接口、LVDS、CDR等系統(tǒng)設(shè)計需要的功能模塊集成到一個可編程邏輯器件上,構(gòu)建一個可編程的片上系統(tǒng)。它具有靈活的設(shè)計方式,軟硬件可裁減、可擴充、可升級,并具備軟硬件在系統(tǒng)可編程的功能。SOPC的核心器件FPGA已經(jīng)發(fā)展成一種實用技術(shù),讓系統(tǒng)設(shè)計者把開發(fā)新產(chǎn)品的時間和風險降到最小。最重要的是,具有現(xiàn)場可編程性的FPGA延長了產(chǎn)品在市場的存
- 關(guān)鍵字: SOPC DDS Nios II Altera
三相SPWM波形發(fā)生器的設(shè)計與仿真
- 本文提出了一種采用VHDL硬件描述語言設(shè)計新型三相正弦脈寬調(diào)制(SPWM)波形發(fā)生器的方法。該方法以直接數(shù)字頻率合成技術(shù)(DDS)為核心產(chǎn)生三相SPWM信號。并且利用VHDL設(shè)計了死區(qū)時間可調(diào)的死區(qū)時間控制器,解決了傳統(tǒng)的模塊電路等待方法很難產(chǎn)生帶精確死區(qū)時間控制的SPWM信號的問題。該方法在Quartus II 9.1環(huán)境平臺下進行了仿真驗證,并將設(shè)計程序下載到DE2-70實驗板進行實驗測試,用示波器測試得到了死區(qū)時間可控制的SPWM波形。
- 關(guān)鍵字: VHDL SPWM DDS 死區(qū)時間 FPGA 201505
基于FPGA和虛擬儀器的DDS信號發(fā)生器的設(shè)計與實現(xiàn)
- 信號發(fā)生器是一種常用的信號源,廣泛應用于通信、測量、科研等現(xiàn)代電子技術(shù)領(lǐng)域。信號發(fā)生器的核心技術(shù)是頻率合成技術(shù),主要方法有:直接模擬頻率合成、鎖相環(huán)頻率合成(PLL)、直接數(shù)字合成技術(shù)(DDS)。DDS 是開環(huán)系統(tǒng),無反饋環(huán)節(jié),輸出響應速度快,頻率穩(wěn)定度高。因此直接數(shù)字頻率合成技術(shù)是目前頻率合成的主要技術(shù)之一。文中的主要內(nèi)容是采用FPGA 結(jié)合虛擬儀器技術(shù),進行DDS 信號發(fā)生器的開發(fā)[1-2]。 1 DDS 工作原理 圖1 是DDS 基本結(jié)構(gòu)框圖。以正弦波信號發(fā)生器為例,利用DDS 技術(shù)
- 關(guān)鍵字: FPGA DDS
石英晶體測試系統(tǒng)中DDS信號源設(shè)計
- 針對π網(wǎng)絡(luò)石英晶體參數(shù)測試系統(tǒng),采用以STM32F103ZET6型ARM為MCU控制DDS產(chǎn)生激勵信號。該測試系統(tǒng)相對于傳統(tǒng)的PC機測試系統(tǒng)具有設(shè)備簡單、操作方便,較之普通單片機測試系統(tǒng)又具有資源豐富、運算速度更快等優(yōu)點。AD9852型DDS在ARM控制下能產(chǎn)生0~100 MHz掃頻信號,經(jīng)試驗數(shù)據(jù)分析得到信號精度達到0.5×10-6,基本滿足設(shè)計要求。該系統(tǒng)將以其小巧、快速、操作方便、等優(yōu)點被廣泛采用。 產(chǎn)生正弦激勵信號一般可以通過振蕩電路或直接數(shù)字頻率合成器(Direct
- 關(guān)鍵字: 石英晶體 DDS
直接數(shù)字合成(dds)技術(shù)介紹
您好,目前還沒有人創(chuàng)建詞條直接數(shù)字合成(dds)技術(shù)!
歡迎您創(chuàng)建該詞條,闡述對直接數(shù)字合成(dds)技術(shù)的理解,并與今后在此搜索直接數(shù)字合成(dds)技術(shù)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對直接數(shù)字合成(dds)技術(shù)的理解,并與今后在此搜索直接數(shù)字合成(dds)技術(shù)的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473