<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> 直接數(shù)字頻率合成(dds)

          基于FPGA和DDS的信號(hào)源設(shè)計(jì)

          • 基于FPGA和DDS的信號(hào)源設(shè)計(jì),1 引言
            直接數(shù)字頻率合成DDS(Direct Digital Synthesizer)是基于奈奎斯特抽樣定理理論和現(xiàn)代器件生產(chǎn)技術(shù)發(fā)展的一種新的頻率合成技術(shù)。與第二代基于鎖相環(huán)頻率合成技術(shù)相比,DDS具有頻率切換時(shí)間短、頻率分辨率
          • 關(guān)鍵字: 設(shè)計(jì)  信號(hào)源  DDS  FPGA  基于  FPGA,DDS,Verilog HDL  

          基于DDS芯片AD9833的音源發(fā)生器設(shè)計(jì)

          • 介紹了DDS技術(shù)的原理和特性,采用DDS芯片AD9833產(chǎn)生正弦波音階信號(hào)構(gòu)建音源發(fā)生器,給出了主要電路和關(guān)鍵程序。
          • 關(guān)鍵字: 9833  DDS  AD  芯片    

          一種基于DDS+PLL的Chirp-UWB信號(hào)產(chǎn)生方案

          • 由于超寬帶信號(hào)的帶寬很寬,傳統(tǒng)的信號(hào)產(chǎn)生辦法已不能直接應(yīng)用于超寬帶通信。為此,提出一種基于DDS+PLL的Chirp-UWB信號(hào)產(chǎn)生方案,該方法聯(lián)合使用了DDS和PLL兩種信號(hào)產(chǎn)生技術(shù),優(yōu)勢(shì)互補(bǔ)。通過(guò)ADS結(jié)合Matlab對(duì)系統(tǒng)的模型建立和性能分析證明,該方案輸出信號(hào)性能優(yōu)良,完全能滿足設(shè)計(jì)要求,并已成功應(yīng)用于某超寬帶通信系統(tǒng)。
          • 關(guān)鍵字: 產(chǎn)生  方案  信號(hào)  Chirp-UWB  DDS  PLL  基于  轉(zhuǎn)換器  

          基于DDS技術(shù)的雜散分析及抑制方法

          • 頻率合成技術(shù)起源于二十世紀(jì)30年代,當(dāng)時(shí)所采用的頻率合成方法是直接頻率合成。它是利用混頻、倍頻、分頻的方法由參考源頻率經(jīng)過(guò)加、減、乘、除運(yùn)算,直接組合出所需要的的頻率。它的優(yōu)點(diǎn)是捷變速度快,相位噪
          • 關(guān)鍵字: DDS  雜散分析  方法    

          基于FPGA的DDS信號(hào)發(fā)生器設(shè)計(jì)

          • 介紹基于DDS的信號(hào)發(fā)生器工作原理和設(shè)計(jì)過(guò)程,并對(duì)關(guān)鍵模塊及外圍電路進(jìn)行了仿真和誤差分析。經(jīng)功能驗(yàn)證和分析測(cè)試,達(dá)到了預(yù)定的各項(xiàng)技術(shù)指標(biāo)。旨在建立一種以FPGA為核心,功能可裁剪、波形任意調(diào)整的高性能信號(hào)發(fā)生器設(shè)計(jì)方法。采用該設(shè)計(jì)法將有效地降低開(kāi)發(fā)成本,提高設(shè)計(jì)效率,并具有一定的工程指導(dǎo)意義和實(shí)用價(jià)值。
          • 關(guān)鍵字: FPGA  DDS  信號(hào)發(fā)生器    

          基于CPLD的DDS正交信號(hào)源的設(shè)計(jì)

          • 1 引言
            由于傳統(tǒng)的多波形函數(shù)信號(hào)發(fā)生器需采用大量分離元件才能實(shí)現(xiàn),且設(shè)計(jì)復(fù)雜,這里提出一種基于CPLD的多波形函數(shù)信號(hào)發(fā)生器。它采用CPLD作為函數(shù)信號(hào)發(fā)生器的處理器,以單片機(jī)和CPLD為核心,輔以必要的模擬
          • 關(guān)鍵字: CPLD  DDS  信號(hào)源    

          基于DSP和DDS技術(shù)的氣體濃度檢測(cè)系統(tǒng)

          • 基于DSP和DDS技術(shù)的氣體濃度檢測(cè)系統(tǒng),引 言
            ADSP-BF531處理器是ADI公司Blackfin系列產(chǎn)品的成員,專為滿足當(dāng)今嵌入式音頻、視頻和通信應(yīng)用的計(jì)算要求和低功耗條件而設(shè)計(jì)的新型16位嵌入式處理器。它基于由ADI和Intel公司聯(lián)合開(kāi)發(fā)的微信號(hào)架構(gòu)(Micro S
          • 關(guān)鍵字: 濃度  檢測(cè)系統(tǒng)  氣體  技術(shù)  DSP  DDS  基于  DSP  

          一種基于DDS技術(shù)的電磁超聲激勵(lì)電源

          • 引 言
            電磁超聲是一種非接觸式的超聲檢測(cè)方法,不需要與被測(cè)對(duì)象有任何的物理接觸,不需要耦合劑,能夠應(yīng)用于被測(cè)對(duì)象處于高溫、高速、粗糙表面的檢測(cè)條件下。因?yàn)椴唤佑|的特點(diǎn),所以用來(lái)激勵(lì)電磁超聲換能器的
          • 關(guān)鍵字: 激勵(lì)  電源  超聲  電磁  DDS  技術(shù)  基于  耦合  電源  

          基于DDS技術(shù)的動(dòng)態(tài)偏振控制器驅(qū)動(dòng)電路研究

          • 引 言
            偏振控制器是一種重要的光器件,在光纖通信和傳感領(lǐng)域都有著廣泛的應(yīng)用。在光纖通信系統(tǒng)中,準(zhǔn)確地控制光纖中的偏振態(tài),關(guān)系著系統(tǒng)的穩(wěn)定性和數(shù)據(jù)傳輸?shù)恼`碼率。然而在消偏型光纖陀螺中,準(zhǔn)確測(cè)量光的偏振
          • 關(guān)鍵字: 驅(qū)動(dòng)  電路  研究  控制器  動(dòng)態(tài)  DDS  技術(shù)  基于  FPGA  

          基于Verilog HDL的DDS設(shè)計(jì)與仿真

          • 直接數(shù)字頻率合成技術(shù)(Direct Digital Synthesize,DDS)是繼直接頻率合成技術(shù)和鎖相式頻率合成技術(shù)之后的第三代頻率合成技術(shù)。它采用全數(shù)字技術(shù),并從相位角度出發(fā)進(jìn)行頻率合成。隨著微電子技術(shù)和數(shù)字集成電路的飛速
          • 關(guān)鍵字: Verilog  HDL  DDS  仿真    

          一種帶有LAN接口的DDS正弦函數(shù)發(fā)生器設(shè)計(jì)

          • 本文基于LAN接口技術(shù)和DDS技術(shù)的優(yōu)點(diǎn),設(shè)計(jì)了一臺(tái)函數(shù)發(fā)生器,通過(guò)本課題的研究和設(shè)計(jì),得出了如下結(jié)論:本設(shè)計(jì)具有易組合、標(biāo)準(zhǔn)化、通用化、系統(tǒng)化的優(yōu)點(diǎn),結(jié)構(gòu)簡(jiǎn)單、構(gòu)建靈活。采用直接數(shù)字合成技術(shù)和單片機(jī)技術(shù)相結(jié)合設(shè)計(jì)了正弦信號(hào)發(fā)生器,可產(chǎn)生高精度、高穩(wěn)定度的正弦信號(hào),適合對(duì)波形要求較高的場(chǎng)合使用。
          • 關(guān)鍵字: LAN  DDS  接口  發(fā)生器    

          一種基于DDS和PLL技術(shù)本振源的設(shè)計(jì)與實(shí)現(xiàn)

          • 現(xiàn)代頻率合成技術(shù)正朝著高性能、小型化的方向發(fā)展,應(yīng)用最為廣泛的是直接數(shù)字式頻率合成器(DDS)和鎖相式頻率合成器(PLL)。介紹直接數(shù)字頻率合成器和鎖相環(huán)頻率合成器的基本原理,簡(jiǎn)述用直接數(shù)字頻率合成器(AD9954)和鎖相環(huán)頻率合成器(ADF4112)所設(shè)計(jì)的本振源的實(shí)現(xiàn)方案,重點(diǎn)闡述了系統(tǒng)的硬件實(shí)現(xiàn),包括系統(tǒng)原理、主要電路單元設(shè)計(jì)等,并且對(duì)系統(tǒng)的相位噪聲和雜散性能做了簡(jiǎn)要分析,最后給出了系統(tǒng)測(cè)試結(jié)果。
          • 關(guān)鍵字: DDS  PLL    

          基于DDS技術(shù)的BPSK信號(hào)生成

          • 0 引言直接數(shù)字式頻率合成器(Direct Digitalfrequency Synthesizer,DDS)是從相位概念出發(fā),直接合成所需波形的頻率合成技術(shù)。VHDL是IEEE的工業(yè)標(biāo)準(zhǔn)硬件描述語(yǔ)言,可描述硬件電路的功能、信號(hào)連接關(guān)系及定時(shí)關(guān)系,在
          • 關(guān)鍵字: BPSK  DDS  信號(hào)    

          DDS信號(hào)源的FPGA實(shí)現(xiàn)

          • 1 引言
            目前直接數(shù)字頻率合成DDS專用器件大多采用先進(jìn)特定工藝技術(shù),并具有高性能,多功能,且其內(nèi)部數(shù)字信號(hào)抖動(dòng)?。敵鲂盘?hào)的質(zhì)量高等特點(diǎn),諸如Qualcomm公司的Q2230、Q2334,Analog Device公司的AD9955、AD
          • 關(guān)鍵字: FPGA  DDS  信號(hào)源    
          共269條 14/18 |‹ « 9 10 11 12 13 14 15 16 17 18 »

          直接數(shù)字頻率合成(dds)介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條直接數(shù)字頻率合成(dds)!
          歡迎您創(chuàng)建該詞條,闡述對(duì)直接數(shù)字頻率合成(dds)的理解,并與今后在此搜索直接數(shù)字頻率合成(dds)的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();