<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> 線陣

          基于線陣CCD的交通信息采集和檢測(cè)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

          • 0 引 言
            與傳統(tǒng)的基于面陣CCD的視頻檢測(cè)方法相比,基于線陣CCD的檢測(cè)方法具有如下優(yōu)點(diǎn):
            (1)線陣CCD成像中背景圖像相對(duì)簡(jiǎn)單,因此易于后續(xù)的目標(biāo)分割、特征提取和描述,這使得系統(tǒng)在全天候條件下的工作穩(wěn)定
          • 關(guān)鍵字: CCD  線陣  交通信息  采集    

          基于FPGA的線陣CCD驅(qū)動(dòng)時(shí)序電路的設(shè)計(jì)

          • O 引 言
            電荷耦合器件(Charge Coupled Deviees,CCD)是一種圖像傳感器,它在工業(yè)、計(jì)算機(jī)圖像處理、軍事等方面都得到廣泛的應(yīng)用。目前CCD的應(yīng)用技術(shù)已成為集光學(xué)、電子學(xué)、精密機(jī)械與計(jì)算機(jī)技術(shù)為一體的綜合技術(shù)
          • 關(guān)鍵字: FPGA  CCD  線陣  驅(qū)動(dòng)    

          基于FPGA的線陣CCD驅(qū)動(dòng)時(shí)序及 模擬信號(hào)處理的設(shè)計(jì)

          • 為保證線陣CCD在圖像測(cè)量中正常、穩(wěn)定工作,必須設(shè)計(jì)出適合其工作的時(shí)序驅(qū)動(dòng)電路。在分析TCDl501D線陣CCD驅(qū)動(dòng)時(shí)序關(guān)系的基礎(chǔ)上,通過(guò)分析CCD輸出的圖像信號(hào),給出了內(nèi)、外相關(guān)雙采樣的時(shí)序控制。最后,利用quanus7.2軟件平臺(tái)結(jié)合VHDL語(yǔ)言進(jìn)行開(kāi)發(fā),對(duì)所需驅(qū)動(dòng)脈沖進(jìn)行仿真設(shè)計(jì)。仿真結(jié)果表明,該驅(qū)動(dòng)電路簡(jiǎn)單、功耗小、成本低、抗干擾能力強(qiáng),適用于設(shè)備小型化的要求。
          • 關(guān)鍵字: FPGA  CCD  線陣  驅(qū)動(dòng)    

          基于DSP的線陣CCD實(shí)時(shí)測(cè)量系統(tǒng)設(shè)計(jì)

          • 對(duì)于CCD光積分信號(hào)的處理,目前有很多種方法。DSP作為專(zhuān)用的數(shù)字信號(hào)處理芯片應(yīng)用于ccD信號(hào)的處理,可以實(shí)現(xiàn)在線實(shí)時(shí)高速測(cè)量。將DSP處理系統(tǒng)與輸入輸出系統(tǒng)結(jié)合,可以使普通測(cè)量系統(tǒng)脫離對(duì)于計(jì)算機(jī)的依賴(lài),擺脫長(zhǎng)距離信號(hào)傳輸?shù)母蓴_問(wèn)題和計(jì)算機(jī)接口速度的瓶頸。DSP(數(shù)字信號(hào)處理器)是一種具有高速性、實(shí)時(shí)性和豐富的芯片內(nèi)部資源的處理器,它的出現(xiàn)為人們解決這個(gè)難題提供了一條新的道路。本文將以型號(hào)為T(mén)MS320F206PZA的DSP為例,結(jié)合 ADC器件ADS803E,介紹DSP在線陣CCD測(cè)量系統(tǒng)中的應(yīng)用。
          • 關(guān)鍵字: DSP  CCD  線陣  實(shí)時(shí)測(cè)量    

          基于FPGA的線陣CCD驅(qū)動(dòng)器設(shè)計(jì)

          • 介紹一種基于FPGA設(shè)計(jì)線陣CCD器件TCDl208AP復(fù)雜驅(qū)動(dòng)電路和整個(gè)CCD的電子系統(tǒng)控制邏輯時(shí)序的方法,并給出時(shí)序仿真波形。工程實(shí)踐結(jié)果表明,該驅(qū)動(dòng)電路結(jié)構(gòu)簡(jiǎn)單、功耗小、成本低、抗干擾能力強(qiáng),適應(yīng)工程小型化的要求。
          • 關(guān)鍵字: FPGA  CCD  線陣  動(dòng)器設(shè)計(jì)    

          基于FPGA的線陣CCD數(shù)據(jù)采集系統(tǒng)

          共21條 2/2 « 1 2
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();