EEPW首頁(yè) >>
主題列表 >>
計(jì)時(shí)
計(jì)時(shí) 文章 進(jìn)入計(jì)時(shí)技術(shù)社區(qū)
實(shí)時(shí)時(shí)鐘計(jì)時(shí)精度提高方案
- 前言 為滿足市場(chǎng)對(duì)更高時(shí)鐘精度的需求,半導(dǎo)體廠商正在研發(fā)創(chuàng)新的時(shí)鐘解決方案,以提高計(jì)時(shí)精度?,F(xiàn)在有越來(lái)越多的應(yīng)用要求實(shí)時(shí)時(shí)鐘在寬溫度范圍內(nèi)具有極高的計(jì)時(shí)精度。多費(fèi)率智能電表就是其中一個(gè)典型實(shí)例,因
- 關(guān)鍵字: 實(shí)時(shí)時(shí)鐘 計(jì)時(shí) 方案 精度
FPGA設(shè)計(jì)時(shí)常用的開(kāi)發(fā)工具
- FPGA開(kāi)發(fā)工具包括軟件工具和硬件工具兩種。其中硬件工具主要是FPGA廠商或第三方廠商開(kāi)發(fā)的FPGA開(kāi)發(fā)板及其下載線,另外還包括示波器、邏輯分析儀等板級(jí)的調(diào)試儀器。在軟件方面,針對(duì)FPGA設(shè)計(jì)的各個(gè)階段,F(xiàn)PGA廠商和ED
- 關(guān)鍵字: FPGA 計(jì)時(shí) 開(kāi)發(fā)工具
PCB設(shè)計(jì)時(shí)混合信號(hào)的分區(qū)方法
- 如何降低數(shù)字信號(hào)和模擬信號(hào)間的相互干擾呢?在設(shè)計(jì)之前必須了解電磁兼容(EMC)的兩個(gè)基本原則:第一個(gè)原則是盡可能減小電流環(huán)路的面積;第二個(gè)原則是系統(tǒng)只采用一個(gè)參考面。相反,如果系統(tǒng)存在兩個(gè)參考面,就可能形
- 關(guān)鍵字: PCB 計(jì)時(shí) 混合信號(hào) 分區(qū)
99秒計(jì)時(shí)+99秒倒計(jì)時(shí)(中斷觸發(fā)定時(shí)器)
- ___________________________________________功能:99秒計(jì)時(shí)時(shí)間2010—7—18___________________________________________ #includereg52.h>
code unsigned char tab[]={0x3f,0x06,0x5b,0x4f,0x66, - 關(guān)鍵字: 定時(shí)器 觸發(fā) 中斷 倒計(jì)時(shí) 計(jì)時(shí)
單觸發(fā)計(jì)時(shí)改進(jìn)微處理器的復(fù)位電路
- 許多基于的產(chǎn)品需要手動(dòng)復(fù)位功能,這種功能允許用戶、測(cè)試員或者外部電路重新啟動(dòng)系統(tǒng),而不需要一個(gè)完整的掉電/加電周期。為了簡(jiǎn)化必需的計(jì)時(shí)和系統(tǒng)接口,許多微處理器監(jiān)控的電路附帶了手動(dòng)復(fù)位輸入,它允許您通過(guò)按
- 關(guān)鍵字: 觸發(fā) 計(jì)時(shí) 復(fù)位電路 微處理器
基板設(shè)計(jì)時(shí)需注意的事項(xiàng)
- 1. 基板中,DIE的焊盤(pán)必須與綁定線的方向一直,且引出的連線也需要和焊盤(pán)方向一直,對(duì)于每一個(gè)DIE,都必須在其對(duì)角線位置放置一個(gè)十字形焊盤(pán)作為綁定時(shí)的對(duì)準(zhǔn)坐標(biāo),該坐標(biāo)需要連線附件的網(wǎng)絡(luò),一般都選擇地(必須有網(wǎng)
- 關(guān)鍵字: 基板 計(jì)時(shí)
用運(yùn)放和瞬態(tài)開(kāi)關(guān)做的RC計(jì)時(shí)關(guān)斷功能
- 當(dāng)對(duì)一根光纖施加輕微壓力使其成V形時(shí),用電池供電的手持式光纖查找器可測(cè)量從其中逸出的光線。一對(duì)光電管對(duì)彎角兩側(cè)的模擬電平做比較,以指示是否有光傳輸及其方向,PLL音調(diào)解碼器指示多達(dá)三種光調(diào)制音。想法是用
- 關(guān)鍵字: 運(yùn)放 瞬態(tài) 開(kāi)關(guān) 計(jì)時(shí)
低功耗器件的“設(shè)計(jì)時(shí)測(cè)試”方法
- 在65nm制造工藝條件下,依靠電池供電的器件正在大量出現(xiàn)。這種先進(jìn)的工藝技術(shù)使得新器件較前代工藝的同類器件具有很多改進(jìn)。采用65nm工藝之后,設(shè)計(jì)人員可以在一塊單獨(dú)的裸片上集成遠(yuǎn)多于過(guò)去的晶體管,還可以在器件
- 關(guān)鍵字: 低功耗 測(cè)試 器件 計(jì)時(shí)
protel設(shè)計(jì)時(shí)需注意元器件的間距與安裝尺寸
- (1)元器件的引腳間距元器件不同,其引腳間距也不相同。但對(duì)于各種各樣的元器件的引腳間距大多都是:100mil(英制)的整數(shù)倍(1mil=ltimes;10(-3立方)in=25.4times;10(-6次方)m),常將100mil作為1間距。在PCB設(shè)計(jì)中必
- 關(guān)鍵字: protel 計(jì)時(shí) 尺寸 元器件
PCB設(shè)計(jì)時(shí)混合信號(hào)的分區(qū)
- 如何降低數(shù)字信號(hào)和模擬信號(hào)間的相互干擾呢?在設(shè)計(jì)之前必須了解電磁兼容(EMC)的兩個(gè)基本原則:第一個(gè)原則是盡可能減小電流環(huán)路的面積;第二個(gè)原則是系統(tǒng)只采用一個(gè)參考面。相反,如果系統(tǒng)存在兩個(gè)參考面,就可能形
- 關(guān)鍵字: PCB 計(jì)時(shí) 混合信號(hào) 分區(qū)
手機(jī)PCB設(shè)計(jì)時(shí)RF布局技巧
- 手機(jī)功能的增加對(duì)PCB板的設(shè)計(jì)要求更高,伴隨著一輪藍(lán)牙設(shè)備、蜂窩電話和3G時(shí)代來(lái)臨,使得工程師越來(lái)越關(guān)注RF電路的設(shè)計(jì)技巧。射頻(RF)電路板設(shè)計(jì)由于在理論上還有很多不確定性,因此常被形容為一種“黑色藝術(shù)”,但這個(gè)
- 關(guān)鍵字: PCB 手機(jī) 計(jì)時(shí) RF布局
基于一個(gè)多路計(jì)時(shí)系統(tǒng)的設(shè)計(jì)方案
- 摘要:本文介紹了一個(gè)多路計(jì)時(shí)系統(tǒng)的設(shè)計(jì)方案,給出硬件電路,重點(diǎn)闡述了高精密計(jì)時(shí)系統(tǒng)的設(shè)計(jì)方法。并說(shuō)明了系統(tǒng)采用可*編程芯片的設(shè)計(jì)技術(shù)?!?.前言 各種微機(jī)接口電路應(yīng)用中,需要精密計(jì)時(shí)器,特別是多路精
- 關(guān)鍵字: 設(shè)計(jì) 方案 系統(tǒng) 計(jì)時(shí) 一個(gè) 基于
計(jì)時(shí)介紹
您好,目前還沒(méi)有人創(chuàng)建詞條計(jì)時(shí)!
歡迎您創(chuàng)建該詞條,闡述對(duì)計(jì)時(shí)的理解,并與今后在此搜索計(jì)時(shí)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)計(jì)時(shí)的理解,并與今后在此搜索計(jì)時(shí)的朋友們分享。 創(chuàng)建詞條
相關(guān)主題
熱門(mén)主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473