<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> 賽靈思

          賽靈思推出業(yè)界首個(gè)90nm非易失性FPGA解決方案

          •   賽靈思公司日前宣布推出新的 Spartan™-3AN FPGA 平臺(tái),進(jìn)一步拓展其多平臺(tái)戰(zhàn)略。Spartan™-3AN FPGA 平臺(tái)是目前業(yè)界最先進(jìn)的非易失性現(xiàn)場(chǎng)可編程門陣列 (FPGA) 解決方案?;诔墒斓?90nm Spartan-3 系列產(chǎn)品的低成本 FPGA 架構(gòu),新平臺(tái)在單芯片解決方案中融合了 SRAM 技術(shù)以及可靠的非易失性閃存技術(shù)的性能和功能優(yōu)勢(shì)。這一新平臺(tái)提供了業(yè)界最大的用戶閃存容量和增強(qiáng)的安全性,專門針對(duì)系統(tǒng)集成度高或安全性非常關(guān)鍵的非易失性應(yīng)用而優(yōu)化。與
          • 關(guān)鍵字: FPGA  單片機(jī)  嵌入式系統(tǒng)  賽靈思  

          賽靈思聯(lián)合安富利重拳出擊IIC-China2007

          •   賽靈思公司和安富利公司電子組件部日前宣布,他們將在2007年3月5-6日在深圳舉行的中國(guó)國(guó)際集成電路研討會(huì)暨展覽 (IIC-China 2007) 上聯(lián)合演示最新的高性價(jià)比、靈活性強(qiáng)的可編程邏輯解決方案,以促進(jìn)數(shù)字消費(fèi)和視頻處理設(shè)計(jì)的發(fā)展。屆時(shí),廣大的中國(guó)電子設(shè)計(jì)工程師們可以親臨賽靈思/安富利展臺(tái),現(xiàn)場(chǎng)觀看賽靈思公司數(shù)字消費(fèi)及視頻處理現(xiàn)場(chǎng)演示。該演示基于賽靈思 65 納米 Virtex-5 多平臺(tái) FPGA 產(chǎn)品
          • 關(guān)鍵字: IIC-China2007  安富利  單片機(jī)  嵌入式系統(tǒng)  賽靈思  

          賽靈思宣布交付性能最高的DSP平臺(tái)——VIRTEX-5 SXT FPGA

          •   賽靈思宣布開始向市場(chǎng)交付針對(duì)高性能數(shù)字信號(hào)處理(DSP)而優(yōu)化的65 nm Virtex-5 SXT現(xiàn)場(chǎng)可編程門陣列(FPGA)器件的首批產(chǎn)品。SXT平臺(tái)創(chuàng)造了DSP性能的行業(yè)新紀(jì)錄——550MHz下性能達(dá)352 GMAC,而且動(dòng)態(tài)功率較上一代90nm器件相比降低35%。此外,SXT平臺(tái)還是第一個(gè)集成了串行收發(fā)器的DSP優(yōu)化的FPGA產(chǎn)品系列。   通過(guò)三款可滿足下一代無(wú)線和視頻應(yīng)用對(duì)超高DSP帶寬和更低系統(tǒng)成本要求的新器件,Virtex-5 SXT平
          • 關(guān)鍵字: DSP平臺(tái)  FPGA  SXT  VIRTEX-5  單片機(jī)  交付性  嵌入式系統(tǒng)  賽靈思  

          賽靈思推出ISE WEBPACK 9.1i設(shè)計(jì)套件

          • 可免費(fèi)下載并同時(shí)支持Windows和Linux平臺(tái)的設(shè)計(jì)套件,能降低平均10%的動(dòng)態(tài)功耗并提供擴(kuò)展的FPGA器件支持 賽靈思公司(Xilinx, Inc.) (NASDAQ:XLNX) 日前宣布推出最新版本、可免費(fèi)下載的邏輯設(shè)計(jì)套件——集成軟件環(huán)境 (ISE™) WebPACK™ 9.1i,目前用戶可立即下載使用。這一新版本包含了使用廣泛的賽靈思 ISE Foundation™ 軟
          • 關(guān)鍵字: 9.1i設(shè)計(jì)套件  ISE  WEBPACK  單片機(jī)  嵌入式系統(tǒng)  賽靈思  

          賽靈思最新版ISE大幅縮短FPGA設(shè)計(jì)周期

          • 賽靈思公司(Xilinx, Inc.)推出業(yè)界應(yīng)用最廣泛的集成軟件環(huán)境(ISE)設(shè)計(jì)套件的最新版本ISE 9.1i。新版本專門為滿足業(yè)界當(dāng)前面臨的主要設(shè)計(jì)挑戰(zhàn)而優(yōu)化,這些挑戰(zhàn)包括時(shí)序收斂、設(shè)計(jì)人員生產(chǎn)力和設(shè)計(jì)功耗。除了運(yùn)行速度提高2.5倍以外,ISE 9.1i還新采用了SmartCompile 技術(shù),因而可在確保設(shè)計(jì)中未變更部分實(shí)施結(jié)果的同時(shí),將硬件實(shí)現(xiàn)的速度再提高多達(dá)6倍。同時(shí),ISE 9.1i 還優(yōu)化了其最新65nm Virtex-
          • 關(guān)鍵字: FPGA  ISE  單片機(jī)  嵌入式系統(tǒng)  賽靈思  

          賽靈思VIRTEX-5 成為全球首個(gè)通過(guò)所有v1.1標(biāo)準(zhǔn)測(cè)試的FPGA

          • 通過(guò)PCI EXPRESS兼容性測(cè)試 -  賽靈思VIRTEX-5 成為全球首個(gè)通過(guò)所有v1.1標(biāo)準(zhǔn)測(cè)試的FPGA 經(jīng)驗(yàn)證的解決方案使用戶可快速采用業(yè)界速度最快的、內(nèi)建低功耗PCI Express 端點(diǎn)模塊和串行收發(fā)器的65nm FPGA     賽靈思公司宣布其Virtex™-5 LXT FPGA通過(guò)了最新的PCI Express端點(diǎn) v1.1
          • 關(guān)鍵字: FPGA  v1.1標(biāo)準(zhǔn)  VIRTEX-5  測(cè)試  單片機(jī)  嵌入式系統(tǒng)  賽靈思  測(cè)試測(cè)量  

          賽靈思和AXIS發(fā)布符合W-CDMA和WiMAX標(biāo)準(zhǔn)的集成射頻卡開發(fā)平臺(tái)

          • 賽靈思和AXIS共同發(fā)布符合W-CDMA和WiMAX標(biāo)準(zhǔn)的集成射頻卡開發(fā)平臺(tái) 該開發(fā)平臺(tái)可提高功放效率并降低無(wú)線基站OEM廠商的資本支出和運(yùn)營(yíng)成本 賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX)和AXIS網(wǎng)絡(luò)科技公司宣布推出通用數(shù)字射頻系統(tǒng)(CDRS)開發(fā)平臺(tái)—CDRSX。該平臺(tái)可以提高W-CDMA和WiMAX基站的功率放大器(PA)效率并降低其資本支出和運(yùn)營(yíng)成本。CDRSX開發(fā)平臺(tái)包括了賽靈思公司的W-CDMA和WiMAX數(shù)字前端(DFE)參考設(shè)計(jì)以及AXIS&nb
          • 關(guān)鍵字: AXIS  W-CDMA  WiMAX  單片機(jī)  集成射頻卡開發(fā)平臺(tái)  嵌入式系統(tǒng)  賽靈思  通訊  網(wǎng)絡(luò)  無(wú)線  

          賽靈思在華首發(fā)成本最低的I/O優(yōu)化FPGA SPARTAN-3A平臺(tái)

          •   賽靈思推出Spartan™-3A系列I/O優(yōu)化現(xiàn)場(chǎng)可編程門陣列(FPGA)平臺(tái)。這一平臺(tái)是對(duì)低成本、大規(guī)模應(yīng)用的新一代Spartan-3系列產(chǎn)品的擴(kuò)展。SPARTAN-3A平臺(tái)為相對(duì)于邏輯密度而言更注重I/O數(shù)量與功能的應(yīng)用提供了一個(gè)成本更低的解決方案。Spartan-3A FPGA支持業(yè)界最廣泛的I/O標(biāo)準(zhǔn)(26種),具備獨(dú)特的電源管理、配置功能以及防克?。╝nti-cloning)安全優(yōu)勢(shì),可以為消費(fèi)和工業(yè)領(lǐng)域中的新型大規(guī)模應(yīng)用,如顯示屏接口、視頻/調(diào)諧器板接口和視頻交換,提
          • 關(guān)鍵字: FPGA  I/O優(yōu)化  SPARTAN-3A  單片機(jī)  嵌入式系統(tǒng)  賽靈思  

          賽靈思在華首發(fā)SPARTAN-3A平臺(tái)

          • 賽靈思在華首發(fā)SPARTAN-3A平臺(tái)全球成本最低的I/O優(yōu)化FPGA 為需要大量I/O門、低功耗以及防克隆安全功能的應(yīng)用推出成本優(yōu)化的FPGA器件 進(jìn)一步向大規(guī)模應(yīng)用市場(chǎng)滲透 賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX))在北京舉辦了新聞發(fā)布會(huì),宣布推出Spartan™-3A系列I/O優(yōu)化現(xiàn)場(chǎng)可編程門陣列(FPGA)平臺(tái)。這一平臺(tái)是對(duì)低成本、大規(guī)模應(yīng)用的新一代Spartan-3系列產(chǎn)品的擴(kuò)展。Spartan-3A平臺(tái)為相對(duì)于邏輯密度而言更注
          • 關(guān)鍵字: I/O優(yōu)化  SPARTAN-3A平臺(tái)  成本最低  單片機(jī)  嵌入式系統(tǒng)  賽靈思  

          賽靈思90nm FPGA平臺(tái)出貨量達(dá)2600萬(wàn)片

          •  再創(chuàng)可編程邏輯器件行業(yè)新紀(jì)錄 賽靈思公司( Xilinx, Inc. (NASDAQ: XLNX))在北京宣布:該公司90nm FPGA平臺(tái)出貨量達(dá)2600萬(wàn)片,再一次刷新了可編程邏輯行業(yè)(PLD)新記錄。賽靈思包括Spartan™-3 和Virtex™-4 FPGA兩大旗艦產(chǎn)品系列在內(nèi)的90nm FPGA平臺(tái)廣受市場(chǎng)歡迎,以累計(jì)營(yíng)收計(jì)算,在全球90nm FPGA市場(chǎng)上贏得了約70
          • 關(guān)鍵字: 90nm  FPGA  FPGA平臺(tái)  出貨量  單片機(jī)  嵌入式系統(tǒng)  賽靈思  

          賽靈思推出新型MICROBLAZE嵌入式套件

          •  可使嵌入式系統(tǒng)設(shè)計(jì)快速啟動(dòng) 低成本套件包括賽靈思屢獲殊榮的Platform Studio集成設(shè)計(jì)環(huán)境、  Spartan-3E嵌入式開發(fā)板和靈活的32位MicroBlaze軟處理器 賽靈思公司宣布推出MicroBlaze™ 開發(fā)套件— Spartan™-3E 1600E版本,它為嵌入式開發(fā)商提供了一整套在開發(fā)處理器系統(tǒng)時(shí)需要的完整設(shè)計(jì)環(huán)境。Spartan-3E 1600E版本提供有包括硬件、設(shè)計(jì)工具、知識(shí)產(chǎn)權(quán)&
          • 關(guān)鍵字: MICROBLAZE  單片機(jī)  嵌入式  嵌入式系統(tǒng)  賽靈思  

          賽靈思面向最新VIRTEX-5 LXT平臺(tái)推出完整的邏輯設(shè)計(jì)解決方案

          • 最新的8.2i升級(jí)了ISE,PlanAhead和Chipscope Pro設(shè)計(jì)軟件 加速設(shè)計(jì)收斂并為Virtex-5 LXT FPGA提供增強(qiáng)的生產(chǎn)力   賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX))宣布面向最新Virtex™-5 LXT FPGA平臺(tái)推出完整的邏輯設(shè)計(jì)解決方案,包含升級(jí)版集成軟件環(huán)境(ISE™)設(shè)計(jì)工具。Virtex™-5&nbs
          • 關(guān)鍵字: LXT平  VIRTEX-5  單片機(jī)  解決方案  邏輯設(shè)計(jì)  嵌入式系統(tǒng)  賽靈思  

          賽靈思推出新型MICROBLAZE嵌入式套件

          • ?可使嵌入式系統(tǒng)設(shè)計(jì)快速啟動(dòng) 低成本套件包括賽靈思屢獲殊榮的Platform?Studio集成設(shè)計(jì)環(huán)境、 ?Spartan-3E嵌入式開發(fā)板和靈活的32位MicroBlaze軟處理器 賽靈思公司(Xilinx,?Inc.?(NASDAQ:?XLNX))宣布推出MicroBlaze??開發(fā)套件—?Spartan?-3E?1600E版本,它為嵌入式開發(fā)商提供了一整套在開發(fā)處理器系統(tǒng)時(shí)需要的完整設(shè)計(jì)
          • 關(guān)鍵字: MICROBLAZE  單片機(jī)  嵌入式  嵌入式系統(tǒng)  賽靈思  

          賽靈思面向最新VIRTEX-5 LXT平臺(tái)

          • 最新的8.2i升級(jí)了ISE,PlanAhead和Chipscope Pro設(shè)計(jì)軟件加速設(shè)計(jì)收斂并為Virtex-5 LXT FPGA提供增強(qiáng)的生產(chǎn)力。  賽靈思公司今天宣布面向最新Virtex™-5 LXT FPGA平臺(tái)推出完整的邏輯設(shè)計(jì)解決方案,包含升級(jí)版集成軟件環(huán)境(ISE™)設(shè)計(jì)工具。Virtex™-5 LXT FPGA平臺(tái)是業(yè)內(nèi)第一款提供硬代碼PCI Express®
          • 關(guān)鍵字: FPGA  邏輯設(shè)計(jì)  賽靈思  

          賽靈思XtremeDSP開發(fā)工具降低功耗

          • 賽靈思XtremeDSP開發(fā)工具降低功耗并擴(kuò)展Virtex-5 DSP應(yīng)用的性能 AccelDSP及System Generator for DSP 8.2版本工具支持65nm Virtex-5 LX及LXT FPGA 賽靈思公司宣布其8.2 版本的XtremeDSP™開發(fā)工具上市。這些工具包括System Generator for DSP及AccelDSP™,
          • 關(guān)鍵字: DSP  Virtex-5  XtremeDSP  單片機(jī)  開發(fā)工具  嵌入式系統(tǒng)  賽靈思  
          共472條 29/32 |‹ « 23 24 25 26 27 28 29 30 31 32 »

          賽靈思介紹

          賽靈思公司____________全球完整可編程邏輯解決方案的領(lǐng)導(dǎo)廠商 (2009年3月) 賽靈思公司(NASDAQ: XLNX)是全球完整可編程邏輯解決方案的領(lǐng)導(dǎo)廠商,占有該市場(chǎng)超過(guò)一半以上的份額,2008年度賽靈思公司的收入為19.1億美元。賽靈思屢獲殊榮的各種產(chǎn)品,包括硅片、軟件、IP、開發(fā)板、入門套件,可使設(shè)計(jì)者為多種終端市場(chǎng)提供應(yīng)用并大大縮短上市時(shí)間,包括航天/國(guó)防、汽車、 [ 查看詳細(xì) ]

          熱門主題

          賽靈思    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();