- 1新型網(wǎng)絡(luò)體系結(jié)構(gòu) 要實現(xiàn)智能化的光載無線網(wǎng)絡(luò),設(shè)計一個好的網(wǎng)絡(luò)體系結(jié)構(gòu)是首先需要考慮的問題。結(jié)合目前世界范圍內(nèi)主流網(wǎng)絡(luò)架構(gòu)的優(yōu)點并規(guī)避其不足,我們提出了如圖1所示的光纖無線電(RoF)網(wǎng)絡(luò)架構(gòu)?! ≡摷?/li>
- 關(guān)鍵字:
技術(shù) 無線接入 智能 重構(gòu) 動態(tài)
- 基于FPGA的可重構(gòu)系統(tǒng)及其結(jié)構(gòu)分析, 1 引言電子系統(tǒng)功能實現(xiàn)的模式不外硬件和軟件兩種?;隈T.諾依曼或者哈佛體系結(jié)構(gòu)的通用微處理器(MPU、MCU、DSP等)系統(tǒng)是軟件實現(xiàn)模式,其硬件電路結(jié)構(gòu)固定,通過串行執(zhí)行指令實現(xiàn)功能。軟件設(shè)計靈活、易升級,但執(zhí)
- 關(guān)鍵字:
結(jié)構(gòu) 分析 及其 系統(tǒng) FPGA 重構(gòu) 基于
- 摘要:對多標(biāo)準(zhǔn)無線通信系統(tǒng)中的A/D轉(zhuǎn)換器進(jìn)行了研究,根據(jù)無線通信系統(tǒng)的特點,構(gòu)建了一個新型可重構(gòu)流水線A/D轉(zhuǎn)換器結(jié)構(gòu),該A/D轉(zhuǎn)換器的可重構(gòu)功能是通過在低分辨率下關(guān)斷子級流水線來實現(xiàn)的。轉(zhuǎn)換器的系統(tǒng)指標(biāo)
- 關(guān)鍵字:
設(shè)計 ADC 流水線 重構(gòu)
- 一種基于ARM和FPGA的可重構(gòu)MAC協(xié)議設(shè)計,摘要:為了在實際信道條件下研究Ad Hoc網(wǎng)絡(luò)MAC協(xié)議,克服商業(yè)網(wǎng)卡芯片和理論仿真等帶來的局限性,搭建了基于ARM和FPGA相結(jié)合的硬件平臺,設(shè)計與實現(xiàn)了基于CSMA/CA的可重構(gòu)MAC協(xié)議,并進(jìn)行了仿真測試,驗證了該協(xié)議設(shè)
- 關(guān)鍵字:
協(xié)議 設(shè)計 MAC 重構(gòu) ARM FPGA 基于
- 基于ARM+FPGA的重構(gòu)控制器設(shè)計, 可重構(gòu)技術(shù)是指利用可重用的軟硬件資源,根據(jù)不同的應(yīng)用需求,靈活地改變自身體系結(jié)構(gòu)的設(shè)計方法。常規(guī)SRAM工藝的FPGA都可以實現(xiàn)重構(gòu),利用硬件復(fù)用原理,本文設(shè)計的可重構(gòu)控制器采用ARM核微控制器作為主控制器
- 關(guān)鍵字:
控制器 重構(gòu) 設(shè)計 需求 不同 作為 FPGA 可以 靈活 系統(tǒng)
- 基于IP核及可重構(gòu)設(shè)計的信息安全SoC芯片的實現(xiàn),當(dāng)前,信息安全防護(hù)已經(jīng)從傳統(tǒng)的單點信息加密發(fā)展到了以芯片級硬件防護(hù)為基礎(chǔ),構(gòu)建覆蓋全網(wǎng)絡(luò)系統(tǒng)的信息保障體系?;谛酒壍挠布鉀Q方案已經(jīng)成為保證信息安全的最可靠的途徑??芍貥?gòu)信息安全SoC芯片是基于信息安全
- 關(guān)鍵字:
SoC 芯片 實現(xiàn) 安全 信息 IP 重構(gòu) 設(shè)計 基于
- 一種基于NiosⅡ的可重構(gòu)DSP系統(tǒng)設(shè)計,引言
為了解決傳統(tǒng)DSP所面臨的速度低、硬件結(jié)構(gòu)不可重構(gòu)、開發(fā)升級周期長和不可移植等問題,本文應(yīng)用Altera公司推出的NiosII嵌入式軟核處理器,提出了一種具有常規(guī)DSP的NiosII系統(tǒng)功能SOPC解決方案。由于可編程
- 關(guān)鍵字:
系統(tǒng) 設(shè)計 DSP 重構(gòu) Nios 基于
- 基于FPGA的可重構(gòu)智能儀器設(shè)計,引言 傳統(tǒng)測試系統(tǒng)由于專用性強(qiáng)、相互不兼容、擴(kuò)展性差、缺乏通用化、模塊化,不能共享 軟硬件組成,不僅使開發(fā)效率低下,而且使得開發(fā)一套復(fù)雜測試系統(tǒng)的價格高昂[1]。 目前,傳統(tǒng)的分析儀表正在更新?lián)Q代,向數(shù)字
- 關(guān)鍵字:
儀器 設(shè)計 智能 重構(gòu) FPGA 基于
- 本文提出一種基于改進(jìn)的混合遺傳算法的配電網(wǎng)重構(gòu)算法,在算法中使用可操作開關(guān)支路的整數(shù)編號的排列順序來表示染色體,并通過譯碼器的設(shè)計來映射染色體所對應(yīng)的輻射狀網(wǎng)絡(luò)結(jié)構(gòu),避免了產(chǎn)生不可行解的情況,大大提高
- 關(guān)鍵字:
遺傳 算法 混合 改進(jìn) 網(wǎng)絡(luò) 重構(gòu) 配電
- ARM設(shè)計的FPGA可重構(gòu)配置方法的實現(xiàn)及應(yīng)用,摘要:文中詳述了FPGA被動串行配置方式的時序,給出配置流程圖及實現(xiàn)的程序代碼,并通過實例驗證了該方法的優(yōu)越性及應(yīng)用前景.通過介紹FPGA的各種配置方式,提出了一種基于ARM處理器的FPGA動態(tài)配置方法,充分利用ARM
- 關(guān)鍵字:
方法 實現(xiàn) 應(yīng)用 配置 重構(gòu) 設(shè)計 FPGA ARM
- 軍事領(lǐng)域常選擇ADI公司的TS201芯片用于信號處理平臺,但由于其采用基于電路交換的LINK口進(jìn)行連接,難以實現(xiàn)軍方對電子系統(tǒng)設(shè)計提出的可重構(gòu)性的需求。FPGA可以用來實現(xiàn)接口轉(zhuǎn)換功能,如果利用FPGA將基于電路交換的LINK口轉(zhuǎn)換成基于包交換的其他形式的接口,就能在不改變硬件連接的基礎(chǔ)上,實現(xiàn)DSP系統(tǒng)的重構(gòu)。本文介紹了一種基于串行RapidIO技術(shù)的可重構(gòu)的信號處理平臺,并對其中核心的FPGA的邏輯設(shè)計進(jìn)行了討論。
- 關(guān)鍵字:
信號處理 平臺 重構(gòu) 搭建 RapidIO 技術(shù) 利用 RapidIO
- 摘要:提出了一種可用于手持移動終端的可重構(gòu)天線的設(shè)計方法。該天線安裝有兩個RF-PIN開關(guān),可通過一個直流控制電路控制開關(guān)的狀態(tài),以使天線的極化方式和輻射方向圖發(fā)生變化,從而實現(xiàn)極化可重構(gòu)和方向圖可重構(gòu)。該
- 關(guān)鍵字:
天線 設(shè)計 重構(gòu) 終端 手持 移動 用于
- 摘要:為滿足可重配置系統(tǒng)的靈活性要求,介紹了一種“ARM處理器+FPGA”結(jié)構(gòu)的重構(gòu)控制器的設(shè)計,提出由ARM微處理器通過模擬JTAG接口的FPGA在系統(tǒng)配置目標(biāo)可編程器件的方法。給出系統(tǒng)設(shè)計的硬件結(jié)構(gòu),并詳細(xì)介紹了JTA
- 關(guān)鍵字:
控制器 設(shè)計 重構(gòu) FPGA ARM 基于
- 為充分利用硬件資源,滿足不同的應(yīng)用需求,本文提出了一種基于JTAG邊界掃描模式配置的重構(gòu)控制器,詳細(xì)介紹控制器的硬件實現(xiàn)以及配置流程,該控制器通過模擬JTAG接口時序及TAP狀態(tài)機(jī)的功能,實現(xiàn)在系統(tǒng)配置目標(biāo)可編程器件。
- 關(guān)鍵字:
FPGA TAP狀態(tài)機(jī) JTAG邊界掃描 重構(gòu) 201001
重構(gòu)介紹
重構(gòu) 重構(gòu)的定義
重構(gòu)(名詞):對軟件內(nèi)部結(jié)構(gòu)的一種調(diào)整,目的是在不改變"軟件之可察行為"前提下,提高其可理解性,降低其修改成本.
重構(gòu)(動詞):使用一系列重構(gòu)準(zhǔn)則(手法),在不改變"軟件之可察行為"前提下,調(diào)整其結(jié)構(gòu).
兩種定義都強(qiáng)調(diào)是在不改變"軟件的外部行為"前提下,不改變"軟件之可察行為"就是說讓修改不影響外部使用程序(程序員),在個外部來看,程序的行為和結(jié)果沒有任何的變 [
查看詳細(xì) ]