<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> 高云

          高云半導(dǎo)體小蜜蜂家族GW1NS系列產(chǎn)品入圍Arm TechCon 2018年度最佳技術(shù)創(chuàng)新獎(jiǎng)

          •   中國(guó)廣州,2018年10月10日,廣東高云半導(dǎo)體科技股份有限公司(以下簡(jiǎn)稱“高云半導(dǎo)體”)今日宣布,小蜜蜂家族GW1NS系列產(chǎn)品被提名入圍Arm TechCon 2018年度最佳技術(shù)創(chuàng)新獎(jiǎng)?! ∽鳛楦咴瓢雽?dǎo)體首款FPGA-SoC器件,GW1NS-2C產(chǎn)品架構(gòu)的獨(dú)特之處在于其基于共享資源技術(shù)。通常,微處理器系統(tǒng)通過(guò)處理器模塊及總線系統(tǒng)與外設(shè)通信,外設(shè)括JTAG、SRAM存儲(chǔ)器、I/O接口、PLL、振蕩器等。GW1NS-2C通過(guò)與Arm Cortex M3系統(tǒng)共享外設(shè)資源以均衡整個(gè)系統(tǒng)的體積與功耗。此外,
          • 關(guān)鍵字: 高云  GW1NS  

          高云半導(dǎo)體公司發(fā)布基于晨熙家族FPGA的RISC-V微處理器 早期使用者計(jì)劃

          •   中國(guó)廣州,2018年8月16日,國(guó)內(nèi)領(lǐng)先的可編程邏輯器件供應(yīng)商——廣東高云半導(dǎo)體科技股份有限公司(如下簡(jiǎn)稱“高云半導(dǎo)體”),今日宣布發(fā)布基于高云半導(dǎo)體FPGA的RISC-V微處理器早期使用者計(jì)劃,該計(jì)劃是基于晨熙家族 GW2A 系列FPGA芯片的包括系統(tǒng)級(jí)參考設(shè)計(jì)的FPGA編程BIT文件、GW2A開發(fā)板等的完整解決方案,其中系統(tǒng)級(jí)參考設(shè)計(jì)包括RISC-V MCU內(nèi)核、AHB & APB總線、存儲(chǔ)器控制單元及若干外設(shè)?! ISC-V作為指令集體系結(jié)構(gòu)(ISA)的開放規(guī)范,RISC-V ISA設(shè)
          • 關(guān)鍵字: 高云  FPGA  RISC-V  

          高云半導(dǎo)體推出FPGA離線燒錄器及數(shù)據(jù)流文件加密工具

          •   中國(guó)濟(jì)南,2018年3月19日訊,山東高云半導(dǎo)體科技有限公司(以下簡(jiǎn)稱“高云半導(dǎo)體”)今日宣布推出高云 FPGA四路并行離線燒錄器(以下簡(jiǎn)稱“離線燒錄器”),支持高云半導(dǎo)體小蜜蜂家族GW1N(R)系列芯片數(shù)據(jù)流文件的離線燒錄?! D一 離線燒錄器外觀圖  離線燒錄器(圖一)是指在脫離PC環(huán)境下對(duì)GW1N(R)芯片進(jìn)行數(shù)據(jù)燒錄的設(shè)備,具備速度快、數(shù)據(jù)保密、便攜穩(wěn)定、多路燒錄等特點(diǎn),適用于工廠大批量、快速量產(chǎn),并方便檢修人員外出攜帶;相比傳統(tǒng)的PC終端,離線燒錄器優(yōu)勢(shì)顯著?! ∑湟?,離
          • 關(guān)鍵字: 高云  FPGA  

          高云半導(dǎo)體宣布在香港科學(xué)園設(shè)立香港研發(fā)中心

          •   作為國(guó)內(nèi)領(lǐng)先的可編程邏輯器件供應(yīng)商,廣東高云半導(dǎo)體科技股份有限公司(以下簡(jiǎn)稱“高云半導(dǎo)體”)今日宣布成立香港研發(fā)中心,新成立的研發(fā)中心位于香港科學(xué)園二期浚湖樓,這是繼濟(jì)南、上海、廣州、美國(guó)硅谷四大研發(fā)中心之后,高云半導(dǎo)體成立的第五大研發(fā)中心。   “在香港科學(xué)園設(shè)立研發(fā)中心,將為高云半導(dǎo)體在國(guó)際市場(chǎng)開拓,創(chuàng)新合作等方面提供重要的技術(shù)支持,”高云半導(dǎo)體CEO朱璟輝介紹,“作為一個(gè)創(chuàng)新驅(qū)動(dòng)型的公司,高云將在香港打造一個(gè)實(shí)力雄厚的研發(fā)與技術(shù)支
          • 關(guān)鍵字: 高云  FPGA  

          市場(chǎng)被國(guó)際大廠壟斷,高云半導(dǎo)體靠啥為國(guó)產(chǎn)FPGA正名?

          •   廣東高云半導(dǎo)體科技股份有限公司(以下簡(jiǎn)稱“高云半導(dǎo)體”)于10月26日在上海東錦江希爾頓逸林酒店隆重召開2017年度新產(chǎn)品發(fā)布會(huì),發(fā)布了小而專的GW1NS-2 SoC、高精尖的GW3AT高性能FPGA和RISC-V平臺(tái)化產(chǎn)品。        縱觀高云半導(dǎo)體發(fā)展史,這是一家成立(2014年1月)到現(xiàn)在僅三年多的一家初創(chuàng)企業(yè),據(jù)官網(wǎng)資料顯示:“其首期投資5億元人民幣,旨在成為中國(guó)擁有自主知識(shí)產(chǎn)權(quán),以55納米工藝級(jí)別以上的FPGA芯片為主導(dǎo)產(chǎn)品的集成電
          • 關(guān)鍵字: 高云  FPGA  

          高云半導(dǎo)體宣布加入RISC-V基金會(huì)

          •   廣東佛山,2017年10月18日訊,作為國(guó)內(nèi)領(lǐng)先的可編程邏輯器件供應(yīng)商,廣東高云半導(dǎo)體科技股份有限公司(以下簡(jiǎn)稱“高云半導(dǎo)體”)今天宣布加入RISC-V基金會(huì),成為該組織成員中第一家中國(guó)FPGA供應(yīng)商。此舉是繼2016年加入MIPI聯(lián)盟后高云半導(dǎo)體又一次加入國(guó)際性行業(yè)聯(lián)盟組織,進(jìn)一步向業(yè)界表達(dá)其致力于發(fā)展成為全球FPGA供應(yīng)商的愿景。  RISC-V是一種新型的指令集架構(gòu)(ISA),其初衷是支持計(jì)算機(jī)體系結(jié)構(gòu)研究與教育,目前在RISC-V基金會(huì)的領(lǐng)導(dǎo)下已經(jīng)成為行業(yè)通用的標(biāo)準(zhǔn)開放架構(gòu)。RISC-V&nb
          • 關(guān)鍵字: 高云  RISC-V  

          高云半導(dǎo)體推出GW2A系列FPGA芯片的DDR類儲(chǔ)存器接口解決方案

          •   山東濟(jì)南,2017年10月10日訊,山東高云半導(dǎo)體科技有限公司(以下簡(jiǎn)稱“山東高云半導(dǎo)體”)今天宣布推出基于中密度晨熙?家族的GW2A系列FPGA芯片的DDR類儲(chǔ)存器接口IP核初級(jí)版(Gowin Memory Interface IP),包括相關(guān)IP軟核、參考設(shè)計(jì)及開發(fā)板等完整解決方案?! 「咴艱DR類儲(chǔ)存器接口IP核初級(jí)版目前是一個(gè)通用的DDR2存儲(chǔ)器接口IP,兼容JESD79-2標(biāo)準(zhǔn)。該IP包含通用的DDR2內(nèi)存控制器(Memory Controller,M
          • 關(guān)鍵字: 高云  FPGA  

          高云半導(dǎo)體小蜜蜂家族GW1N系列新增兩款非易失性FPGA芯片成員

          •   廣東高云半導(dǎo)體科技股份有限公司(以下簡(jiǎn)稱“高云半導(dǎo)體”)今日宣布:高云半導(dǎo)體小蜜蜂家族GW1N系列新增GW1N-9和GW1N-6兩款非易失性FPGA芯片成員,并開始向客戶提供工程樣片及開發(fā)板?! ∽鳛樾∶鄯浼易錑W1N系列成員,GW1N-9和GW1N-6繼承了GW1N系列的低功耗、高性能、多用戶I/O、用戶邏輯資源豐富,支持高速LVDS接口,支持可隨機(jī)訪問(wèn)的用戶閃存模塊等特點(diǎn);并在此基礎(chǔ)上,結(jié)合新的市場(chǎng)趨勢(shì),創(chuàng)造性地集成了新的功能,使之成為全球首款集成了支持MIPI I3C和MIPI&nbs
          • 關(guān)鍵字: 高云  FPGA  

          高云半導(dǎo)體推出基于GW2AR系列的LED顯示屏控制系統(tǒng)解決方案

          •   廣東高云半導(dǎo)體科技股份有限公司(以下簡(jiǎn)稱“高云半導(dǎo)體”)今天宣布推出基于中密度晨熙家族的GW2AR系列FPGA芯片的LED顯示屏控制系統(tǒng)開發(fā)設(shè)計(jì)解決方案,包括:開發(fā)板、相關(guān)IP軟核及參考設(shè)計(jì)等完整解決方案?! ¢_發(fā)板采用了FPGA器件與千兆以太網(wǎng)接口、64兆位SDRAM相結(jié)合的架構(gòu),并具有RJ45接口內(nèi)嵌千兆網(wǎng)絡(luò)變壓器,可為L(zhǎng)ED行業(yè)用戶提供集成度高、工作性能好的硬件開發(fā)平臺(tái),同時(shí),該開發(fā)板中GW2AR-18 FPGA器件采用了LQFP144封裝形式,內(nèi)部集成了SDRAM,進(jìn)一步降低了該硬件
          • 關(guān)鍵字: 高云  GW2AR  

          高云半導(dǎo)體發(fā)布FPGA軟件在線Debug工具—在線邏輯分析儀GAO

          •   廣東高云半導(dǎo)體科技股份有限公司(以下簡(jiǎn)稱“高云半導(dǎo)體”)近日宣布:高云半導(dǎo)體擁有完全自主知識(shí)產(chǎn)權(quán)的FPGA設(shè)計(jì)軟件—云源?軟件設(shè)計(jì)系統(tǒng)發(fā)布在線Debug工具—在線邏輯分析儀Gowin?Analysis?Oscilloscope(簡(jiǎn)稱:GAO)。?  作為云源?軟件設(shè)計(jì)系統(tǒng)集成的實(shí)時(shí)在線Debug工具,GAO可為用戶實(shí)時(shí)監(jiān)測(cè)硬件電路的邏輯電平(高電平或低電平)并加以存儲(chǔ),同時(shí)以時(shí)序波形圖直觀顯示,便于用戶快速檢測(cè)、分析電路設(shè)計(jì)中的錯(cuò)誤?!  癎AO是高云半導(dǎo)體為方便用戶設(shè)計(jì)
          • 關(guān)鍵字: 高云  FPGA  

          高云半導(dǎo)體宣布加入移動(dòng)行業(yè)處理器接口聯(lián)盟(MIPI)并推出MIPI D-PHY開發(fā)板及解決方案

          •   廣東高云半導(dǎo)體科技股份有限公司(以下簡(jiǎn)稱“高云半導(dǎo)體”)今日宣布:高云半導(dǎo)體正式加入MIPI聯(lián)盟,并推出基于國(guó)產(chǎn)FPGA的MIPI D-PHY開發(fā)板及解決方案。該聯(lián)盟旨在定義與推廣移動(dòng)通信應(yīng)用處理器接口的開放式標(biāo)準(zhǔn)規(guī)范;而MIPI D-PHY開發(fā)板及解決方案的推出則標(biāo)志著高云半導(dǎo)體以創(chuàng)新的產(chǎn)品積極服務(wù)于MIPI所處的行業(yè)產(chǎn)業(yè)鏈。  MIPI D-PHY開發(fā)板是基于高云半導(dǎo)體第二代產(chǎn)品小蜜蜂?家族GW1N-4 FPGA器件設(shè)計(jì),該芯片采用晶圓級(jí)CS72小薄封裝,是
          • 關(guān)鍵字: 高云  MIPI  

          高云半導(dǎo)體GW1N家族新增三款FPGA器件并開始提供GW1N-1工程樣片

          •   廣東高云半導(dǎo)體科技股份有限公司(以下簡(jiǎn)稱“高云半導(dǎo)體”)今日宣布:在已經(jīng)發(fā)布的 GW1N-1與 GW1N-9兩款產(chǎn)品基礎(chǔ)上,新增了 GW1N-2、GW1N-4與 GW1N-6三款新的產(chǎn)品。隨著新器件的加入,GW1N 家族芯片可以提供最高近 9KLUTs;高達(dá)近 200Kbits的嵌入式塊存儲(chǔ)器及高達(dá)近 20Kbits的分布式存儲(chǔ)器;高達(dá)近 2Mbits的用戶閃存存儲(chǔ)器;高達(dá)20個(gè)18 位乘18位的乘法器
          • 關(guān)鍵字: 高云  FPGA  

          高云半導(dǎo)體星核計(jì)劃取得初步成果

          •   山東高云半導(dǎo)體科技有限公司(以下簡(jiǎn)稱“高云半導(dǎo)體”今日宣布,在山東省國(guó)產(chǎn)IP軟核平臺(tái)上發(fā)布三個(gè)IP軟核參考設(shè)計(jì),分別是:I2C總線、SPI、UART,作為星核計(jì)劃取得的初步成果,這三個(gè)軟核在工業(yè)控制、系統(tǒng)調(diào)試以及嵌入式開發(fā)中具有非常廣泛的應(yīng)用?!  吧綎|省國(guó)產(chǎn)IP軟核平臺(tái)由山東信息通信研究院、高云半導(dǎo)體共同發(fā)起,致力于打造國(guó)內(nèi)首家國(guó)產(chǎn)IP軟核資源庫(kù)”,山東高云半導(dǎo)體科技有限公司總經(jīng)理梁岳峰先生表示,“該平臺(tái)以山東信息通信研究院的集成電路設(shè)計(jì)測(cè)試平臺(tái)、高云半導(dǎo)體星核計(jì)劃為依托,本著開放、資源共享的原則,
          • 關(guān)鍵字: 高云  半導(dǎo)體  FPGA  

          高云發(fā)布FPGA產(chǎn)品-朝云系列

          •   廣東高云半導(dǎo)體科技股份有限公司(以下簡(jiǎn)稱“高云半導(dǎo)體”)今日宣布推出擁有完全自主知識(shí)產(chǎn)權(quán)的現(xiàn)場(chǎng)可編程門陣列(FPGA)朝云™產(chǎn)品系列。可廣泛用于通信網(wǎng)絡(luò)、工業(yè)控制、工業(yè)視頻、服務(wù)器、消費(fèi)電子等領(lǐng)域,幫助用戶降低開發(fā)風(fēng)險(xiǎn),迅速克服產(chǎn)品上市時(shí)間帶來(lái)的挑戰(zhàn)。   朝云™產(chǎn)品系列在目前FPGA市場(chǎng)上處于中密度范圍,邏輯單元從18K LUT到100K LUT。其中有兩個(gè)家族產(chǎn)品,分別為GW2A和GW3S。前者采用臺(tái)積電(TSMC)的55nm工藝,后者采用臺(tái)積電的
          • 關(guān)鍵字: 高云  FPGA  GW2A  

          國(guó)產(chǎn)FPGA的“新聲”——高云半導(dǎo)體FPGA系列產(chǎn)品面世

          •   2014年10月29日 上海IC-China訊,廣東高云半導(dǎo)體科技股份有限公司(簡(jiǎn)稱高云半導(dǎo)體)今日召開新產(chǎn)品發(fā)布會(huì),宣布推出擁有我國(guó)完全自主知識(shí)產(chǎn)權(quán)的三大產(chǎn)品計(jì)劃:    現(xiàn)場(chǎng)可編程門陣列(FPGA)朝云™產(chǎn)品系列;    現(xiàn)場(chǎng)可編程門陣列(FPGA)云源™設(shè)計(jì)軟件;    基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的IP軟核平臺(tái)—星核計(jì)劃。    擁有完全自主知識(shí)產(chǎn)權(quán)的現(xiàn)場(chǎng)可編程門陣列(FPGA)朝云™產(chǎn)品系列。   
          • 關(guān)鍵字: FPGA  高云  朝云  
          共16條 1/2 1 2 »
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();