<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> 28

          Pasternack推出工作頻率達(dá)40GHz且覆蓋九個(gè)頻段的軟/可扭波導(dǎo)產(chǎn)品

          •   業(yè)界領(lǐng)先的射頻、微波和毫米波產(chǎn)品供應(yīng)商美國(guó)Pasternack公司新增工作頻率達(dá)40GHz且覆蓋九個(gè)頻段的軟波導(dǎo)產(chǎn)品,從而進(jìn)一步擴(kuò)充波導(dǎo)產(chǎn)品線。新增產(chǎn)品包括36種不同型號(hào)的軟波導(dǎo),尺寸從WR-137(工作頻率低至5.85GHz)至WR-28(工作頻率高達(dá)40GHz)不等。        Pasternack工作頻率達(dá)40GHz的軟波導(dǎo)產(chǎn)品業(yè)界領(lǐng)先的射頻、微波和毫米波產(chǎn)品供應(yīng)商美國(guó)Pasternack公司新增工作頻率達(dá)40GHz且覆蓋九個(gè)頻段的 軟波導(dǎo)產(chǎn)品,從而進(jìn)一步擴(kuò)充波導(dǎo)產(chǎn)品線。
          • 關(guān)鍵字: Pasternack  WR-28  

          28nm高端FPGA如何實(shí)現(xiàn)功耗和性能的平衡?

          • 從工藝選擇到設(shè)計(jì)直至投產(chǎn),設(shè)計(jì)人員關(guān)注的重點(diǎn)是以盡可能低的功耗獲得最佳性能。Altera在功耗和性能上的不斷創(chuàng)新,那其28nm高端FPGA如何實(shí)現(xiàn)功耗和性能的平衡?具體有何優(yōu)勢(shì)?從工藝選擇到設(shè)計(jì)直至投產(chǎn),設(shè)計(jì)人員關(guān)注
          • 關(guān)鍵字: FPGA  28  nm  功耗    

          Altera率先在業(yè)界推出全系列28-nm FPGA產(chǎn)品

          • Altera公司(NASDAQ: ALTR)日前宣布,開始成品發(fā)售28-nm FPGA系列所有三種產(chǎn)品,包括,Stratix? V、Arria? V和Cyclone? V 器件。Altera 最新發(fā)售低成本、低功耗產(chǎn)品系列中容量最大的Cyclone V FPGA, 為業(yè)界樹立了新 里程碑。
          • 關(guān)鍵字: Altera  FPGA  28-nm  

          Molex與Altera和Gennum合作演示100 Gbps實(shí)施技術(shù)

          • 全球領(lǐng)先的全套互連產(chǎn)品供應(yīng)商Molex公司 宣布與Altera和Gennum兩家公司合作開發(fā)28 Gbps極短距離(Very Short Reach,VSR)互連解決方案。三家公司將利用此次機(jī)會(huì)來(lái)闡明其致力于幫助系統(tǒng)工程師和制造商開發(fā)密度更高、功率更低的光纖網(wǎng)絡(luò)。這一解決方案于3月6日至8日在美國(guó)光纖通訊展覽會(huì)及研討會(huì)(OFC/NFOEC) 中舉行的光學(xué)互連論壇 (OIF) “互用性 2012 – 實(shí)現(xiàn)高速動(dòng)態(tài)服務(wù)”(Interoperability 2012 - Enabling High-Speed
          • 關(guān)鍵字: Molex  光纖  28 Gbps  收發(fā)器  

          高能效28 V、3.3 A LED街燈驅(qū)動(dòng)器設(shè)計(jì)

          • 前言:隨著led在性能及成本幾乎各個(gè)方面的持續(xù)改進(jìn),LED照明正在用于越來(lái)越寬的應(yīng)用領(lǐng)域,其中LED街燈就是業(yè)界關(guān)...
          • 關(guān)鍵字: 高能效  28  V  LED  街燈驅(qū)動(dòng)器  

          基于TalusVortexFX的32/28納米節(jié)點(diǎn)設(shè)計(jì)方案

          • 基于TalusVortexFX的32/28納米節(jié)點(diǎn)設(shè)計(jì)方案, 前言  目前的高端ASIC/ASSP/SoC器件開發(fā)商可考慮分為三大類:主流、早期采用者和技術(shù)領(lǐng)導(dǎo)者。在寫這篇文章的時(shí)候,主流開發(fā)商正致力于65納米技術(shù)節(jié)點(diǎn)設(shè)計(jì),早期采用者開發(fā)商正專注于45/40納米節(jié)點(diǎn)設(shè)計(jì),而技術(shù)領(lǐng)
          • 關(guān)鍵字: 設(shè)計(jì)  方案  節(jié)點(diǎn)  納米  TalusVortexFX  32/28  基于  

          以Talus Vortex和Talus Vortex FX解決32/28納米IC

          • 前言目前的高端ASIC/ASSP/SoC器件開發(fā)商可考慮分為三大類:主流、早期采用者和技術(shù)領(lǐng)導(dǎo)者。在寫這篇文章的時(shí)候,主流開發(fā)商正致力于65納米技術(shù)節(jié)點(diǎn)設(shè)計(jì),早期采用者開發(fā)商正專注于45/40納米節(jié)點(diǎn)設(shè)計(jì),而技術(shù)領(lǐng)導(dǎo)者開
          • 關(guān)鍵字: Vortex  Talus  32  28    

          在28-nm FPGA 上實(shí)現(xiàn)集成100-GbE 交換解決方案

          • 隨著高速100-GbE 通信網(wǎng)絡(luò)標(biāo)準(zhǔn)的完成,交換功能在互聯(lián)網(wǎng)正常運(yùn)行中扮演了重要角色。網(wǎng)絡(luò)總流量每6個(gè)月翻倍,通過(guò)多種協(xié)議進(jìn)行傳送,網(wǎng)絡(luò)越來(lái)越復(fù)雜,交換體系結(jié)構(gòu)面臨很大的挑戰(zhàn)。目前的單芯片體系結(jié)構(gòu)無(wú)法滿足越來(lái)越大的帶寬和復(fù)雜度要求,因此,需要開發(fā)高效算法和交換體系結(jié)構(gòu),以滿足高速網(wǎng)絡(luò)需求。Stratix V FPGA 支持硬件設(shè)計(jì)人員在下一代交換機(jī)和路由器中集成100-GbE 元件,在系統(tǒng)中均衡的分配數(shù)據(jù),確保QoS。 詳情參見 http://share.eepw.com.cn/share/downlo
          • 關(guān)鍵字: 28-nm  FPGA   100-GbE 交換  

          在28-nm FPGA 上實(shí)現(xiàn)100-Gbit OTN 復(fù)用轉(zhuǎn)發(fā)器解決方案

          • 視頻和寬帶無(wú)線技術(shù)對(duì)帶寬越來(lái)越高的要求使得通信網(wǎng)絡(luò)承受了很大的壓力。目前的10-Gbit OTN 基礎(chǔ)設(shè)備通道容量接近了極限,面臨帶寬耗盡的問(wèn)題。面對(duì)越來(lái)越高的資本支出和運(yùn)營(yíng)支出以及不斷下滑的利潤(rùn),服務(wù)提供商轉(zhuǎn)向了100-Gbit OTN 解決方案,將目前的10-Gbit 網(wǎng)絡(luò)容量提高10 倍。但是,還有很多在用的低速率OTN、SONET、以太網(wǎng)和存儲(chǔ)系統(tǒng),這需要通過(guò)100-Gbit OTN 復(fù)用轉(zhuǎn)發(fā)器將這些系統(tǒng)置入到新的基礎(chǔ)光設(shè)施中。Altera Stratix V FPGA 系列采用了多項(xiàng)關(guān)鍵創(chuàng)新技術(shù)
          • 關(guān)鍵字: 28-nm  FPGA  100-Gbit OTN   復(fù)用轉(zhuǎn)發(fā)器  

          Altera發(fā)布28-nm Stratix V FPGA系列

          • Stratix V FPGA突破帶寬瓶頸,同時(shí)降低了系統(tǒng)功耗和成本 2010年4月20號(hào),北京——Altera公司(NASDAQ: ALTR)今天發(fā)布業(yè)界帶寬最大的FPGA——下一代28-nm Stratix? V FPGA。Stratix V FPGA具有1.6 Tbps串行交換能力,采用各種創(chuàng)新技術(shù)和前沿28-nm工藝,降低了寬帶應(yīng)用的成本和功耗。 Stratix V FPGA系列采用TSMC 28-nm高性能(HP)工藝進(jìn)行制造,提供1
          • 關(guān)鍵字: Altera  28-nm  Stratix V FPGA  

          三相電動(dòng)機(jī)編程控制解決方案(05-100)

          •   通過(guò)變頻技術(shù)和脈寬調(diào)制技術(shù)對(duì)交流電動(dòng)機(jī)轉(zhuǎn)速和位置進(jìn)行數(shù)字控制是電動(dòng)機(jī)控制的發(fā)展趨勢(shì),永磁式同步電動(dòng)機(jī)(PMSM)具有結(jié)構(gòu)簡(jiǎn)單、體積小、易于控制、性能優(yōu)良等優(yōu)點(diǎn)。用單片機(jī)對(duì)電動(dòng)機(jī)進(jìn)行數(shù)字控制是實(shí)現(xiàn)電動(dòng)機(jī)數(shù)字控制的最常用的手段。
          • 關(guān)鍵字: Renesas  MC16C/28  無(wú)位置傳感器型  

          ENC28J60在嵌入式系統(tǒng)接口上的設(shè)計(jì)與實(shí)現(xiàn)

          • 文章首先介紹了uC/OS-II在ARM上的移植。在此基礎(chǔ)上,根據(jù)以太網(wǎng)控制器ENC28J60的特點(diǎn),設(shè)計(jì)了該系統(tǒng)的硬件結(jié)構(gòu)。
          • 關(guān)鍵字: ENC  28J  J60  28    

          基于ATmegal28控制器和CH375接口的高速數(shù)據(jù)采集系

          • 介紹了一種基于USB接口的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)。該系統(tǒng)采用AVR單片機(jī)ATmegal28作為主控制器,通過(guò)基于CH375的USB接口實(shí)現(xiàn)數(shù)據(jù)傳輸。
          • 關(guān)鍵字: ATmegal  375  28  CH    
          共13條 1/1 1

          28介紹

          您好,目前還沒有人創(chuàng)建詞條28!
          歡迎您創(chuàng)建該詞條,闡述對(duì)28的理解,并與今后在此搜索28的朋友們分享。    創(chuàng)建詞條

          熱門主題

          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();