<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> 5×7

          “聚龍計(jì)劃”涅磐:夏普7.5代液晶項(xiàng)目簽約

          • 深圳旨在打造光電產(chǎn)業(yè)基地的“聚龍計(jì)劃”獲得重大突破。      8月12日,記者從有關(guān)渠道獲悉,繼聯(lián)手鴻海旗下群創(chuàng)投資10億美元興建的5代線正式動(dòng)工后,深超光電(代表深圳市政府)又成功引入夏普共同投資建設(shè)一條7.5代線。     夏普介入“聚龍計(jì)劃”也意味著彩電大省廣東在上游液晶面板領(lǐng)域“后發(fā)制人”,成為國(guó)內(nèi)繼京、滬之后的液晶面板投資第三極。      夏普
          • 關(guān)鍵字: 消費(fèi)電子  夏普  7.5代  液晶項(xiàng)目  消費(fèi)電子  

          實(shí)現(xiàn)多端口1Gbps 和10Gbps TCP/iSCSI 協(xié)議處理任務(wù)卸載解決方案

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: FPGA  Virtex-5  PCIExpress  賽靈思公司  

          利用 Virtex-5 SXT 的高性能 DSP 解決方案

          •   二十多年來(lái),F(xiàn)PGA 為世人提供了最靈活、適應(yīng)性極強(qiáng)、快速的設(shè)計(jì)環(huán)境。早期的 DSP 設(shè)計(jì)人員發(fā)現(xiàn),可將一種可再編程的門(mén)海用于數(shù)字信號(hào)處理。如果把內(nèi)置到 FPGA 架構(gòu)中的乘法器、加法器和累加單元結(jié)合起來(lái),就可以利用大規(guī)模并行計(jì)算實(shí)現(xiàn)有效的濾波器算法。   在未加工頻率性能方面的損失,通過(guò)并行計(jì)算得到了彌補(bǔ),而且得遠(yuǎn)大于失,可謂“失之東隅,收之桑榆”;由此獲得的 DSP 帶寬完全可與替代方案媲美。隨著時(shí)間的推移,乘法器和加法器的實(shí)施越來(lái)越高效。1998 年,Xilinx 順理成章推出了第一個(gè)集成于
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  DSP  Virtex-5  嵌入式  

          Tensilica發(fā)布Dolby Digital Plus 7.1聲道解碼器

          • Tensilica公司日前宣布即將發(fā)布杜比數(shù)字增強(qiáng)型7.1聲道解碼器, 將專(zhuān)用于高清DVD播放器、藍(lán)光碟播放器和機(jī)頂盒,同時(shí),還將提供一款杜比數(shù)字增強(qiáng)型5.1通道解碼器/轉(zhuǎn)碼器以確保與大多數(shù)現(xiàn)有配備了同軸電纜或光纖數(shù)字音頻輸入的家庭影院系統(tǒng)的兼容性。這兩款優(yōu)化并經(jīng)過(guò)杜比認(rèn)證的解碼器可應(yīng)用于Tensilica公司流行的HiFi2音頻引擎產(chǎn)品中,該產(chǎn)品可用于Xtensa處理器和Diamond Standard 330HiFi音頻處理器IP核中。 據(jù)預(yù)測(cè),Tensilica公司客戶
          • 關(guān)鍵字: 7.1  Tensilica  聲道解碼器  消費(fèi)電子  消費(fèi)電子  

          賽靈思推出65nm FPGA一周年:VIRTEX-5 FPGA率先實(shí)現(xiàn)量產(chǎn)

          •   賽靈思公司日前隆重宣布,其屢獲殊榮的65nm Virtex-5 FPGA系列兩款器件LX50 和 LX50T最先實(shí)現(xiàn)量產(chǎn)。自2006年5月15日推出65nm Virtex-5 FPGA平臺(tái)以來(lái),賽靈思目前已向市場(chǎng)發(fā)售了三款平臺(tái)(LX、LXT和SXT)的13種器件,它們?yōu)榭蛻籼峁┝藷o(wú)需任何折衷的業(yè)界最高的性能、最低的功耗, 并擁有業(yè)界唯一內(nèi)建的PCI Express®™ 端點(diǎn)和千兆以太網(wǎng)模塊,以及業(yè)界最高的DSP性能。   賽靈思公司高級(jí)產(chǎn)品部執(zhí)行副總裁Iain Morris 表示
          • 關(guān)鍵字: 65nm  FPGA  VIRTEX-5  單片機(jī)  嵌入式系統(tǒng)  賽靈思  

          日立KP系列工業(yè)相機(jī)采用賽靈思65NM VIRTEX-5 LX平臺(tái)

          •   賽靈思公司宣布日立國(guó)際電氣(Hitachi Kokusai Electric)公司生產(chǎn)的KP系列工業(yè)相機(jī)選用了賽靈思公司的65nm Virtex™-5 LX FPGA器件。越來(lái)越多的工業(yè)網(wǎng)絡(luò)生產(chǎn)商一樣,日立國(guó)際電氣意識(shí)到賽靈思公司高性能Virtex-5 FPGA的密度和功耗優(yōu)勢(shì)能夠?yàn)槠涮峁┙K極的設(shè)計(jì)靈活性和更快的產(chǎn)品上市時(shí)間。   日立國(guó)際電氣公司最新的高分辨率快幀速率KP系列(七種類(lèi)型,14個(gè)型號(hào))產(chǎn)品圖像質(zhì)量好、效率高并且速度快。由于其尺寸小,易于安裝和使用,因此該系列產(chǎn)品適用于廣
          • 關(guān)鍵字: KP系列  VIRTEX-5  單片機(jī)  工業(yè)相機(jī)  嵌入式系統(tǒng)  日立  賽靈思  

          利用Virtex-5 FPGA實(shí)現(xiàn)更高的性能

          • 在FPGA系統(tǒng)設(shè)計(jì)中,要達(dá)到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構(gòu)造(fabric)、片上存儲(chǔ)器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統(tǒng)級(jí)性能的過(guò)程中受益于Xilinx® 的Virtex™-5 FPGA構(gòu)建模塊,特別是新的ExpressFabric™技術(shù)。以針對(duì)邏輯和算術(shù)功能的量化預(yù)期性能改進(jìn)為例,我將探究ExpressFabric架構(gòu)的主要功能?;趯?shí)際客戶設(shè)計(jì)的基準(zhǔn)將說(shuō)明Virtex-5ExpressFabric技術(shù)性能平均比前一
          • 關(guān)鍵字: FPGA  Virtex-5  單片機(jī)  嵌入式系統(tǒng)  

          賽靈思推出65nm FPGA Virtex-5的PCI Express開(kāi)發(fā)套件

          • 賽靈思公司宣布推出基于業(yè)界第一個(gè)列入PCI SIG集成商列表的65nm FPGA- Virtex-5的 PCI Express開(kāi)發(fā)套件。包括一個(gè)開(kāi)發(fā)套件和協(xié)議包文件在內(nèi)的完全解決方案可幫助設(shè)計(jì)人員加快1-8路 PCIe 應(yīng)用的設(shè)計(jì),可幫助客戶加快通信和網(wǎng)絡(luò)、視頻和廣播、存儲(chǔ)和計(jì)算、工業(yè)以及航空和國(guó)防等多種市場(chǎng)應(yīng)用的產(chǎn)品速度。該開(kāi)發(fā)套件為設(shè)計(jì)人員評(píng)估并放心地利用賽靈思PCI Express端點(diǎn)模塊完成設(shè)計(jì)提供了所需要的一切。 賽靈思Virtex-5 FPGA內(nèi)建PCI Express端點(diǎn)模塊和低功耗3.2G
          • 關(guān)鍵字: 65nm  FPGA  Virtex-5  單片機(jī)  嵌入式系統(tǒng)  賽靈思  

          ProficyHMI/SCADA-CIMPLICITY7.0現(xiàn)已面世

          • CIMPLICITY 7.0是基于之前諸多高質(zhì)量版本的最新一版。經(jīng)過(guò)設(shè)計(jì)后,它不只是一個(gè)簡(jiǎn)單的HMI解決  方案,更可以在多任務(wù)操作系統(tǒng)上處理復(fù)雜、多用戶應(yīng)用。目前,CIMPLICY廣泛用于世界各大公司  并控制自動(dòng)化、電子、電力、餐飲、石油&天然氣、水/廢水以及其他行業(yè)的生產(chǎn)過(guò)程。它涉及從離散到過(guò)程的自動(dòng)化的方方面面。GE Fanuc將不斷致力于HMI/SCADA 組合包關(guān)鍵組件CIMPLICITY的開(kāi)發(fā),確??蛻粼丛床粩嗟孬@得新功能和功效。 GE Fanuc的CIMPLICITY產(chǎn)品經(jīng)理G
          • 關(guān)鍵字: 7.0  HMI  Proficy  SCADA-CIMPLICITY  消費(fèi)電子  消費(fèi)電子  

          Portland Group推出針對(duì)多核64位處理器優(yōu)化的PGI 7.0編譯器

          •   意法半導(dǎo)體全資子公司Portland Group™宣布其7.0版Fortran、C和C++編譯器和開(kāi)發(fā)工具全面上市。PGI®編譯器和開(kāi)發(fā)工具被廣泛用于高性能計(jì)算技術(shù)(HPC),即以復(fù)雜過(guò)程的建模和仿真為主的技術(shù)計(jì)算領(lǐng)域,如海洋建模、天氣預(yù)報(bào)、地震分析、生物信息分析技術(shù)等。把軟件程序轉(zhuǎn)換成計(jì)算機(jī)能夠理解的二進(jìn)制指令的PGI編譯器是高性能計(jì)算領(lǐng)域公認(rèn)的最好的軟件,在各種應(yīng)用領(lǐng)域和產(chǎn)品性能評(píng)測(cè)中表現(xiàn)出世界領(lǐng)先的性能,經(jīng)常被引用為工業(yè)的性能及可靠性標(biāo)準(zhǔn)。   今天,PGI編譯器及
          • 關(guān)鍵字: 7.0編譯器  Group  PGI  Portland  單片機(jī)  多核64位處理器  嵌入式系統(tǒng)  

          賽靈思公司新推VIRTEX-5協(xié)議包

          •   賽靈思公司(Xilinx, Inc.)宣布推出用于其65nm Virtex-5系列 FPGA的PCI Express®、千兆以太網(wǎng)和XAUI協(xié)議包。同時(shí),賽靈思公司還發(fā)布了針對(duì)SONET OC-48/SDH STM-16 和 CPRI(通用公共無(wú)線電接口)的特定協(xié)議特性描述報(bào)告。每一項(xiàng)標(biāo)準(zhǔn)協(xié)議包都包括針對(duì)特定協(xié)議物理層的特性描述報(bào)告、互操作性和兼容性報(bào)告、IP內(nèi)核以及技術(shù)文檔,支持用戶高效且低風(fēng)險(xiǎn)地在Virtex™-5 FPGA中實(shí)現(xiàn)標(biāo)準(zhǔn)的高速串行協(xié)議。   “賽靈思公司不僅僅提
          • 關(guān)鍵字: FPGA  VIRTEX-5  單片機(jī)  嵌入式系統(tǒng)  賽靈思  

          仿制Mclntosh C-22電子管前級(jí)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: McIntoshC-22  Marantz-7  膽前級(jí)  

          SYNPLICITY為XILINX高性能VIRTEX-5 SXT DSP平臺(tái)推出全套設(shè)計(jì)解決方案

          •   Synplicity宣布其綜合軟件與DSP 綜合軟件解決方案能夠立即為 Xilinx的 Virtex-5 SXT FPGA(這也是其專(zhuān)為高性能數(shù)字信號(hào)處理技術(shù) (DSP) 精心優(yōu)化的 65 納米 FPGA 系列中的最新產(chǎn)品)提供全面設(shè)計(jì)支持。   Synplicity 的 Synplify Pro 邏輯綜合軟件與 Synplify D
          • 關(guān)鍵字: DSP平  SXT  SYNPLICITY  VIRTEX-5  XILINX  單片機(jī)  嵌入式系統(tǒng)  設(shè)計(jì)解決方案  

          利用Virtex-5 FPGA實(shí)現(xiàn)更高的性能

          • 在FPGA系統(tǒng)設(shè)計(jì)中,要達(dá)到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構(gòu)造(fabric)、片上存儲(chǔ)器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統(tǒng)級(jí)性能的過(guò)程中受益于Xilinx® 的Virtex™-5 FPGA構(gòu)建模塊,特別是新的ExpressFabric™技術(shù)。以針對(duì)邏輯和算術(shù)功能的量化預(yù)期性能改進(jìn)為例,我將探究ExpressFabric架構(gòu)的主要功能?;趯?shí)際客戶設(shè)計(jì)的基準(zhǔn)將說(shuō)明Virtex-5ExpressFabric技術(shù)性能平均比前一
          • 關(guān)鍵字: FPGA  Virtex-5  單片機(jī)  嵌入式系統(tǒng)  

          賽靈思宣布交付性能最高的DSP平臺(tái)——VIRTEX-5 SXT FPGA

          •   賽靈思宣布開(kāi)始向市場(chǎng)交付針對(duì)高性能數(shù)字信號(hào)處理(DSP)而優(yōu)化的65 nm Virtex-5 SXT現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)器件的首批產(chǎn)品。SXT平臺(tái)創(chuàng)造了DSP性能的行業(yè)新紀(jì)錄——550MHz下性能達(dá)352 GMAC,而且動(dòng)態(tài)功率較上一代90nm器件相比降低35%。此外,SXT平臺(tái)還是第一個(gè)集成了串行收發(fā)器的DSP優(yōu)化的FPGA產(chǎn)品系列。   通過(guò)三款可滿足下一代無(wú)線和視頻應(yīng)用對(duì)超高DSP帶寬和更低系統(tǒng)成本要求的新器件,Virtex-5 SXT平
          • 關(guān)鍵字: DSP平臺(tái)  FPGA  SXT  VIRTEX-5  單片機(jī)  交付性  嵌入式系統(tǒng)  賽靈思  
          共634條 41/43 |‹ « 34 35 36 37 38 39 40 41 42 43 »

          5×7介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條5×7!
          歡迎您創(chuàng)建該詞條,闡述對(duì)5×7的理解,并與今后在此搜索5×7的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();