進入2024年,全球RISC-V社群在技術和應用兩個方向上都在加快發(fā)展,中國國內的RISC-V CPU IP提供商也在內核性能和應用擴展方面取得突破。從幾周前在杭州舉行的2024年RISC-V中國峰會以及其他行業(yè)活動和廠商活動中,可以清楚地看到這一趨勢。作為全球領先的IP供應商,SmartDV也從其中國的客戶和志趣相投的RISC-V CPU IP供應商那里獲得了一些建議和垂詢,希望和我們建立伙伴關系攜手在AI時代共同推動芯片產業(yè)繼續(xù)高速發(fā)展。SmartDV也看到了這一新的浪潮。上一次在行業(yè)慶祝RISC-V
關鍵字:
智權 SmartDV RISC-V CPU IP
9月30日消息,據媒體報道,英國Pragmatic Semiconductor公司研發(fā)了一款非硅制成的柔性可編程芯片,能夠在彎曲時運行機器學習工作負載,制造成本不到1美元。這款名為Flex-RV的32位微處理器基于開源RISC-V架構,采用了金屬氧化物半導體氧化銦鎵鋅(IGZO)技術,直接在柔性塑料上制造,打破了傳統硅芯片的剛性限制。Flex-RV的運行速度可達60kHz,功耗低于6毫瓦,雖然無法與硅微芯片的千兆赫茲速度相媲美,但其速度對于智能包裝、標簽和可穿戴醫(yī)療電子產品等應用來說已經足夠。Flex-R
關鍵字:
risc-v 柔性可編程芯片 32位微處理器
全球領先的嵌入式系統開發(fā)軟件解決方案供應商IAR與北京國科環(huán)宇科技股份有限公司(以下簡稱“國科環(huán)宇”)聯合宣布,最新版本IAR Embedded Workbench for RISC-V將全面支持國科環(huán)宇AS32X系列RISC-V MCU,雙方將共同助力中國汽車行業(yè)開發(fā)者的創(chuàng)新研發(fā),同時將不斷深化合作,擴展在行業(yè)的技術探索及生態(tài)完善。AS32X系列MCU基于32位RISC-V雙核鎖步架構設計,滿足功能安全ASIL-B等級要求,主頻高達180MHz,綜合算力達516DMIPS,benchmark跑分可達4.
關鍵字:
IAR 國科環(huán)宇 RISC-V 車規(guī)MCU
三星電子今日宣布成功開發(fā)其首款基于第八代V-NAND技術的PCIe 4.0車載SSD。三星新款AM9C1車載SSD憑借行業(yè)前沿的速度和更高的可靠性,成為適配車載應用端側人工智能功能的解決方案。三星新款256GB AM9C1車載SSD相比前代產品AM991,能效提高約50%,順序讀寫速度分別高達4,400MB/s和400MB/s。三星半導體基于第八代V-NAND技術的車載SSD AM9C1三星電子副總裁兼存儲器事業(yè)部汽車業(yè)務負責人Hyunduk Cho表示:“我們正在與全球自動駕駛汽車廠商合作,為這些企業(yè)提
關鍵字:
三星電子 V-NAND 車載SSD
9月24日消息,日前,長城汽車宣布,其聯合開發(fā)的RISC-V車規(guī)級MCU芯片——紫荊M100已完成研發(fā),并成功點亮。紫荊M100是長城汽車牽頭聯合多方研發(fā)的首顆基于開源RISC-V內核設計的車規(guī)級MCU芯片,其將為未來智能駕駛、智能座艙等創(chuàng)新應用構建基石。它采用模塊化設計,內核可重構,4級流水線設計使其具備更快的處理速度和更少的耗時,同時便于未來的升級擴展。滿足功能安全ASIL-B等級要求,支持國密,并符合ISO21434網絡信息安全標準。紫荊M100是長城汽車"軟硬一體"智能化戰(zhàn)略的
關鍵字:
長城汽車 risc-v MCU 智能駕駛
據甲辰計劃官微消息,日前,思爾芯(S2C)宣布正式加入甲辰計劃(RISC-V Prosperity 2036)。思爾芯將利用其芯神瞳原型驗證系統,為包括SG2380和香山在內的高性能RISC-V處理器及IP提供演示平臺,助力業(yè)界開發(fā)符合各類商業(yè)應用的解決方案。據了解,“甲辰計劃”由ASE實驗室、PLCT實驗室和算能(Sophgo)聯合發(fā)起,旨在推動RISC-V在未來12年內實現從數據中心到桌面辦公、從移動設備到智能物聯網的全方位信息產業(yè)覆蓋,打造開放標準體系及開源系統軟件棧。該計劃的核心目標是圍繞SG23
關鍵字:
甲辰計劃 risc-v 思爾芯
RISC-V因具備開源、開放、簡潔、靈活等優(yōu)秀特性,吸引了全球大量的開發(fā)者和公司,其中不乏有芯片相關企業(yè)的影子,包括Arm、英特爾、阿里巴巴旗下半導體企業(yè)平頭哥、Tenstorrent、賽昉科技、SiFive、晶心科技、奕斯偉計算等已部署RISC-V。此外,截至2023年底,RISC-V國際基金會已經擁有了4423個成員,同比增長28%,遍布全球70多個國家。RISC-V露于臺前,多方駛入賽道開源新架構RISC-V勢頭越來越盛,又一歐洲芯片大廠入局。當地時間8月29日,意法半導體(ST)宣布,已加入RIS
關鍵字:
RISC-V
8月21-23日,2024年RISC-V中國峰會在杭州黃龍飯店舉行。作為已推出多款Imagination Catapult系列RISC-V CPU半導體知識產權(IP)的提供商,以及全球領先的GPU和AI加速器IP廠商,Imagination Technologies積極參與了此項中國大陸規(guī)格最高、規(guī)模和影響力最大的專業(yè)會議之一,并在大會現場展示了其RISC-V CPU+GPU集成優(yōu)化平臺。Imagination專家就如何利用系統性創(chuàng)新加速RISC-V CPU的采用和普及、借助GPU在智能化時代加速RIS
關鍵字:
RISC-V CPU Imagination
8月26日消息,在日前舉辦的2024年RISC-V中國峰會上,深圳市群芯閃耀科技有限公司發(fā)布全球首款香山筆記本——如意香山本。據介紹,如意香山本由中國科學院軟件研究所牽頭主導,群芯閃耀科技、英麒智能、北京開芯院多方共同參與研發(fā),是全球首款搭載香山南湖處理器的筆記本。配置上,如意香山本采用14寸高清LCD屏,搭載最高2.5GHz的香山南湖處理器,配備8GB DDR5,集成AMD RX550獨顯,支持雙屏異顯。接口方面,筆記本提供2個高速USB3接口,2個2.5Gbps以太網口,同時配備了一個支持9種手勢操作
關鍵字:
risc-v 指令集 x86 Arm
IT之家 8 月 23 日消息,進迭時空推出 MUSE Paper 平板電腦,搭載進迭時空 RISC-V 終端 AI CPU 芯片 K1 和 OpenHarmony 操作系統。MUSE Paper 厚 7.2mm,重量約為 453g,采用 10.95 寸的 LCD 高清屏,最高擁有 16GB RAM +256GB eMMC 的存儲配置和 7300mAh 電池。MUSE Paper 配備前后雙攝,雙 Type
關鍵字:
RISC-V AI CPU
最近,有件圈內不少人都關注的大事,就是2024 RISC-V 中國峰會即將召開,并且將舉辦點落在了杭州——這座既承載著深厚文化底蘊又引領著數字科技潮流的城市。杭州與RISC-V的緣分在阿里巴巴成為RISC-V的首批基金會成員開始就寫好了。 RISC-V歷史并不悠久,短短十幾年光陰,幾句話就能說得完。2010年,加州伯克利的David Patterson教授與其學生團隊準備做一個CPU,但是Intel和ARM高昂的授權費用讓他們下決心自己做一套開源的指令集。于是經過了幾個
關鍵字:
risc-v 指令集 x86 Arm
IT之家 8 月 16 日消息,國內 RISC-V 生態(tài)企業(yè)賽昉科技昨日宣布推的新款 64 位 RISC-V 處理器內核產品昉?天樞-70(IT之家注:即 Dubhe-70),適合同時對高性能與極低功耗有要求的細分領域。昉?天樞-70 內核采用 9+ 級流水線、三發(fā)射、超標量、亂序執(zhí)行設計,支持 RV64GCBH 指令集,在 SPECint2006 基準測試中每 GHz 頻率得分為 7.2 分,性能對標 Arm Cortex-A72 / A510。賽昉此前已推出“主打極致性能”的昉?天樞-90(
關鍵字:
賽眆科技 RISC-V CPU
代表RISC-V計算領域黃金標準的SiFive, Inc.宣布推出全新SiFive Performance P870-D數據中心處理器,以滿足客戶對高度并行的基礎設施工作負載(包括視頻流、存儲和網絡設備)的需求。通過與SiFive Intelligence系列中的產品相結合,數據中心架構師還可以構建一個極高性能、節(jié)能的計算子系統並用于AI驅動的應用程序。P870-D以P870的成功經驗為基礎,支持開放的AMBA CHI協議,讓客戶在擴展集群數量時擁有更大的靈活性。這種可擴展性允許客戶在提高性能的同時最大限
關鍵字:
SiFive RISC-V 數據中心處理器
CISC(復雜指令集計算)和RISC(精簡指令集計算)是兩種不同的計算機指令集架構。CISC(Complex Instruction Set Computing)復雜指令集:CISC架構設計了大量的復雜指令,每條指令可以完成較為復雜的操作。較少的指令數:因為每條指令可以完成較多的操作,所以總體的指令數較少。內存使用效率高:由于指令的復雜性,單個指令可以在較少的時鐘周期內完成任務,從而減少內存帶寬的占用。硬件實現復雜:實現這些復雜指令需要更復雜的硬件邏輯。常見應用:早期的計算機和一些特定應用中使用較多,如x
關鍵字:
RISC-V CISC 架構
IT之家 7 月 19 日消息,眾所周知,在新的指令集架構發(fā)展初期,往往采用兼容其他架構軟件的方法來拓展自身生態(tài)體系,如蘋果公司的 Rosetta 2 和微軟的 Arm64EC,都是將 X86 架構軟件運行在 ARM 架構的系統之上。RISC-V 作為一個新興的指令集架構,亟需軟件生態(tài)的快速發(fā)展與拓展。為此,openKylin(開放麒麟)社區(qū) RISC-V SIG 開展了二進制翻譯相關工作,參與開源項目 box64 的研發(fā)。截至目前,已提交合并 20 余個 PR,增加了 GTK3、nettle
關鍵字:
RISC-V openKylin X86
rsic-v介紹
RISC-V(讀作“RISC-FIVE”)是基于精簡指令集計算(RISC)原理建立的開放指令集架構(ISA),V表示為第五代RISC(精簡指令集計算機),表示此前已經四代RISC處理器原型芯片。每一代RISC處理器都是在同一人帶領下完成,那就是加州大學伯克利分校的David A. Patterson教授。與大多數ISA相反,RISC-V ISA可以免費地用于所有希望的設備中,允許任何人設計、制造和 [
查看詳細 ]
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473