<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> viterbi譯碼

          802.11b中卷積碼和Viterbi譯碼的FPGA設計實現

          • 卷積碼是一種重要的信道糾錯編碼方式,其糾錯性能通常優(yōu)于分組碼,目前(2,1,6)卷積碼已廣泛應用于無線通信系統(tǒng)中,Viterbi譯碼算法能最大限度地發(fā)揮卷積碼的糾錯性能。闡述了802.11b中卷積碼的編碼及其Viterbi譯碼方法,給出了編譯碼器的設計方法,并利用Verilog HDL硬件描述語言完成編譯碼器的FPGA實現。使用邏輯分析儀,在EP2C5T144C8芯片上完成了編譯碼器的硬件調試。
          • 關鍵字: 卷積碼  Viterbi譯碼  邏輯分析儀  

          高效數字調制技術及其DSP實現

          • 0 引 言
            進入2l世紀以來,隨著人類探索外太空活動的深入,深空探測正逐步成為航天活動的新熱點。1998年,美國國家航空航天局(NASA)在加州理工學院的噴氣推進實驗室(JPL)成立了深空通信和導航系統(tǒng)精英中心(DESCA
          • 關鍵字: DSP  實現  及其  技術  數字  調制  高效  FQPSK  網格編碼調制  Viterbi譯碼  DSP  編碼  
          共2條 1/1 1

          viterbi譯碼介紹

            接收到的符號首先經過解調器判決,輸出0、1 碼,然后再送往譯碼器的形式,稱為硬   判決譯碼。即編碼信道的輸出是0、1 的硬判決信息。   我們選擇似然概率( m P RC)的對數作為似然函數。容易看出,硬判決的最大似然譯碼   實際上是尋找與接收序列Hamming距離最小的編碼序列。對于網格圖描述Viterbi 算法,整個   Viterbi 譯碼算法可以簡單概括為“相加-比較-保留 [ 查看詳細 ]

          熱門主題

          樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();