<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> wishbone

          基于Wishbone和端點(diǎn)IP的PCIE接口設(shè)計(jì)

          • 摘要:介紹了FPGA內(nèi)嵌的PCI Express硬核端點(diǎn)模塊和Wishbone片上總線規(guī)范。應(yīng)用VHDL語言,編程實(shí)現(xiàn)了Wishbone總線的主從端口,以及TLP包的編碼和解碼功能。在FPGA上運(yùn)行程序并使用Chipscope測試時(shí)序波形,驗(yàn)證了接口數(shù)
          • 關(guān)鍵字: Wishbone  PCIE  接口設(shè)計(jì)    

          基于片內(nèi)WISHBONE總線的高速緩存一致性實(shí)現(xiàn)

          • 基于片內(nèi)WISHBONE總線的高速緩存一致性實(shí)現(xiàn),摘要:基于IP可重用的設(shè)計(jì)方法,利用WISHBONE總線協(xié)議,把兩個(gè)已成功開發(fā)出的具有自主知識(shí)產(chǎn)權(quán)的THUMP內(nèi)核在一個(gè)芯片上,實(shí)現(xiàn)了片上多處理器FPGA。開發(fā)重點(diǎn)是實(shí)現(xiàn)基于片內(nèi)WISHBONE總線的高速緩存一致性協(xié)議。關(guān)鍵詞:
          • 關(guān)鍵字: 一致性  實(shí)現(xiàn)  高速  總線  WISHBONE  基于  

          基于FPGA的SDX總線與Wishbone總線接口設(shè)計(jì)

          • 摘要 針對機(jī)載信息采集系統(tǒng)可靠性、數(shù)據(jù)管理高效性以及硬件成本的需求,介紹了基于硬件描述語言Verilog HDL設(shè)計(jì)的SDX總線與Wishbo ne總線接口轉(zhuǎn)化的設(shè)計(jì)與實(shí)現(xiàn),并通過Modelsim進(jìn)行功能仿真,在QuartusⅡ軟件平臺(tái)上綜
          • 關(guān)鍵字: Wishbone  FPGA  SDX  總線    

          基于Wishbone總線的UART IP核設(shè)計(jì)

          • 摘要:介紹了一種基于Wishbone總線的UART IP核的設(shè)計(jì)方法。該設(shè)計(jì)采用了自頂向下的模塊化劃分和有限狀態(tài)機(jī)相結(jié)合的方法,由于其應(yīng)用了標(biāo)準(zhǔn)的Wishbone總線接口,從而使微機(jī)系統(tǒng)與串行設(shè)備之間的通信更加靈活方便。驗(yàn)證
          • 關(guān)鍵字: IP  設(shè)計(jì)  UART  總線  Wishbone  基于  

          Altium推出最新版一體化電子產(chǎn)品設(shè)計(jì)解決方案

          •   日前,Altium 宣布推出擁有 100 多項(xiàng)新特性的最新版一體化電子產(chǎn)品設(shè)計(jì)解決方案,從而使截然不同的設(shè)計(jì)領(lǐng)域進(jìn)一步實(shí)現(xiàn)了關(guān)聯(lián)融合。   首次實(shí)現(xiàn)與機(jī)械領(lǐng)域的真正協(xié)作   電子產(chǎn)品通常需要某種形式的包裝與外殼,但傳統(tǒng)上電子設(shè)計(jì)人員與機(jī)械設(shè)計(jì)人員之間鮮有聯(lián)系。要將電子產(chǎn)品放進(jìn)機(jī)械外殼中,過去更多是靠運(yùn)氣,而非通過良好的管理來實(shí)現(xiàn)。   Altium 推出了一款可真正解決這些問題的高效解決方案,能將電子設(shè)計(jì) (ECAD) 與外殼的機(jī)械設(shè)計(jì) (MCAD) 工作相互匹配聯(lián)系,徹底改變了現(xiàn)狀。如今,電子
          • 關(guān)鍵字: Altium  電子產(chǎn)品  ECAD  MCAD  FPGA  wishbone  

          基于Wishbone片上總線的PCI Bridge核的研究和應(yīng)

          • 討論了PCI主橋的應(yīng)用和Wishbone片上總線技術(shù),詳細(xì)介紹了基于Wishbone總線的PCI Bridge核的功能、內(nèi)部結(jié)構(gòu)和操作方式。實(shí)驗(yàn)證明,在PCI系統(tǒng)中使用PCI Bridge核進(jìn)行開發(fā)設(shè)計(jì),電路簡潔,使用方便靈活。
          • 關(guān)鍵字: Bridge  研究  PCI  總線  Wishbone  基于  
          共6條 1/1 1

          wishbone介紹

          您好,目前還沒有人創(chuàng)建詞條wishbone!
          歡迎您創(chuàng)建該詞條,闡述對wishbone的理解,并與今后在此搜索wishbone的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();