<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> altera

          Altera CEO John Daane榮獲半導(dǎo)體產(chǎn)業(yè)協(xié)會的2014年度Robert N. Noyce獎

          •   Altera公司今天宣布,總裁、CEO兼董事會主席John P. Daane今年獲得了半導(dǎo)體產(chǎn)業(yè)協(xié)會(SIA)著名的Robert N. Noyce獎。2014年11月14號圣何塞Fairmont酒店舉行的年度SIA晚宴上,在半導(dǎo)體產(chǎn)業(yè)優(yōu)秀領(lǐng)導(dǎo)人和400多名SIA成員面前,IBM研究院資深副總裁兼主任和2014年度SIA主席John Kelly授予了Daane這一獎項(xiàng)。這一獎項(xiàng)是由SIA董事會和成員選出的,表彰Daane對美國以及全世界半導(dǎo)體產(chǎn)業(yè)多年以來的貢獻(xiàn)。   SIA總裁兼CEO Brian T
          • 關(guān)鍵字: Altera  LSI  SIA  

          Plunify的InTime設(shè)計(jì)優(yōu)化軟件可支持Altera 的FPGA和SoC

          •   開創(chuàng)性FPGA軟件供應(yīng)商Plunify® Pte. Ltd.今日發(fā)布其支持Altera 的FPGA和SoC的InTimeTM設(shè)計(jì)優(yōu)化軟件。   Plunify的InTime軟件借助于運(yùn)算資源和機(jī)器學(xué)習(xí)技術(shù),快速地生成解決設(shè)計(jì)問題的優(yōu)化策略。   Altera軟件和IP市場總監(jiān)Alex Grbic說,“我們很高興Plunify能成為我們的合作伙伴。與Plunify這樣的公司合作使我們可以向客戶提供更多相互支持的解決方案。”   Plunify的InTime軟件能為A
          • 關(guān)鍵字: FPGA  Altera  SoC  

          Altera和IBM發(fā)布具有一致性共享存儲器的FPGA加速POWER系統(tǒng)

          •   Altera公司和IBM今天發(fā)布了業(yè)界第一款基于FPGA的加速平臺,通過IBM的一致性加速器處理器接口(CAPI),實(shí)現(xiàn)FPGA與POWER8 CPU順暢的連接。這一可重新配置的硬件加速器在FPGA和處理器之間有共享虛擬存儲器,顯著提高了高性能計(jì)算(HPC)和數(shù)據(jù)中心應(yīng)用的系統(tǒng)性能、效率和靈活性。在超級計(jì)算2014年度大會上,Altera和IBM展示的幾種POWER8系統(tǒng)能夠使用FPGA實(shí)現(xiàn)連續(xù)加速。   通過與OpenPOWER基金會一起工作,Altera和IBM開發(fā)了非常靈活的異構(gòu)計(jì)算解決方案,
          • 關(guān)鍵字: Altera  IBM  FPGA  

          Altera與MathWorks為Altera SoC提供基于模型設(shè)計(jì)的統(tǒng)一工作流程

          •   Altera公司今天宣布,使用MathWorks的業(yè)界標(biāo)準(zhǔn)工作流程,為其基于ARM的SoC提供新支持。MathWorks 2014b版包括了適用于Altera SoC的自動、高度集成、基于模型設(shè)計(jì)的設(shè)計(jì)工作流程。設(shè)計(jì)人員使用這一流程可以在高級編程環(huán)境中加速Altera SoC中的算法設(shè)計(jì),節(jié)省了數(shù)星期的開發(fā)時間。   MathWorks信號處理應(yīng)用資深策略師Ken Karnofsky說:“今天的發(fā)布極大的拓展了我們與Altera的合作,使我們的客戶能夠迅速方便的采用Altera SoC帶
          • 關(guān)鍵字: Altera  MathWorks  SoC  

          FPGA研發(fā)之道(7)架構(gòu)設(shè)計(jì)漫談(二)穩(wěn)定壓倒一切

          •   敏捷開發(fā)宣言中,有一條定律是“可以工作的軟件勝過面面俱到的文檔”。如何定義可可以工作的,這就是需求確定后架構(gòu)設(shè)計(jì)的首要問題。而大部分看這句話的同志更喜歡后半句,用于作為不寫文檔的借口。   FPGA的架構(gòu)設(shè)計(jì)最首先可以確定就是外接接口,就像以前說的,穩(wěn)定可靠的接口是成功的一半。接口的選擇需要考慮幾個問題。   1, 有無外部成熟IP。一般來說,ALTERA和XILINX都提供大量的接口IP,采用這些IP能夠提升研發(fā)進(jìn)度,但不同IP在不同F(xiàn)PGA上需要不同license,這個
          • 關(guān)鍵字: FPGA  ALTERA  XILINX  

          Altera高度集成的PowerSoC擴(kuò)展了汽車級系列產(chǎn)品

          •   Altera公司今天宣布,九款A(yù)ltera® Enpirion®電源芯片系統(tǒng)(PowerSoC)新器件完全符合汽車電子協(xié)會(AEC-Q100)溫度2級認(rèn)證標(biāo)準(zhǔn),這一標(biāo)準(zhǔn)對汽車集成電路(IC)產(chǎn)品進(jìn)行關(guān)鍵的壓力測試認(rèn)證。最新認(rèn)證的Enpirion器件包括EP53xx降壓PowerSoC,以及高效的EN63xx系列,所支持的負(fù)載電流高達(dá)12安培。與分立的電源產(chǎn)品不同,這些全包解決方案為設(shè)計(jì)人員提供了完整的電源系統(tǒng),經(jīng)過了全面的仿真、特性測試和產(chǎn)品質(zhì)量檢測,從而簡化了設(shè)計(jì)實(shí)現(xiàn)過程,更快的實(shí)現(xiàn)
          • 關(guān)鍵字: Altera  PowerSoC  Cyclone  

          Altera CEO John Daane 獲得半導(dǎo)體產(chǎn)業(yè)最高榮譽(yù)

          •   美國半導(dǎo)體制造和設(shè)計(jì)龍頭半導(dǎo)體產(chǎn)業(yè)協(xié)會 (SIA) 近日宣布,Altera總裁、CEO 兼董事會主席 John P. Daane 獲得了 2014 年度 SIA 最高榮譽(yù) —— Robert N. Noyce 獎。SIA 每年評選一次 Noyce 獎,以表彰在技術(shù)和公共政策上為美國半導(dǎo)體產(chǎn)業(yè)做出杰出貢獻(xiàn)的領(lǐng)袖人才。Daane 將于 11 月 13 號星期四 SIA 的年度頒獎晚宴上接受這一獎項(xiàng)。   半導(dǎo)體產(chǎn)業(yè)協(xié)會總裁兼 CEO Brian Toohey 評論說:&ldquo
          • 關(guān)鍵字: Altera  SIA  半導(dǎo)體  

          FPGA研發(fā)之道(1)FPGA是個什么玩意?

          •   FPGA是個什么玩意?   首先來說:   FPGA是一種器件。其英文名 feild programable gate arry 。很長,但不通俗。通俗來說,是一種功能強(qiáng)大似乎無所不能的器件。通常用于通信、網(wǎng)絡(luò)、圖像處理、工業(yè)控制等不同領(lǐng)域的器件。就像ARM、DSP等嵌入式器件一樣,成為無數(shù)碼農(nóng)碼工們情感傾瀉而出的代碼真正獲得生命的地方。只不過,一樣的編程,卻是不一樣的思想。嵌入式軟件人員看到的是C。而FPGA工程師看到是硬件描述語言,verilog或VHDL。軟件看到是函數(shù)、對象、重構(gòu)。FPGA
          • 關(guān)鍵字: FPGA  ACTEL  ALTERA  

          Altera宣布可立即提供下一代非易失MAX 10 FPGA和評估套件

          •   Altera公司今天宣布開始提供非易失MAX® 10 FPGA,這是Altera第10代系列產(chǎn)品中的最新型號。使用TSMC的55 nm嵌入式閃存工藝技術(shù),MAX 10 FPGA這一革命性的非易失FPGA在小外形封裝、低成本和瞬時接通可編程邏輯器件封裝中包含了雙配置閃存、模擬和嵌入式處理功能。MAX 10 FPGA現(xiàn)在已經(jīng)開始發(fā)售,由多種設(shè)計(jì)解決方案提供支持,這些方案加速了系統(tǒng)開發(fā),包括Quartus® II軟件、評估套件、設(shè)計(jì)實(shí)例,以及通過Altera設(shè)計(jì)服務(wù)網(wǎng)絡(luò)(DSN)提供的設(shè)計(jì)服
          • 關(guān)鍵字: Altera  FPGA  MAX 10   

          Altera與中國移動研究院宣布聯(lián)合開發(fā)下一代C-RAN無線技術(shù)

          •   Altera公司今天宣布,與中國移動研究院(CMRI)簽署了三年戰(zhàn)略協(xié)議,研究基于集中式射頻接入網(wǎng)(C-RAN)體系結(jié)構(gòu)的下一代綠色無線網(wǎng)絡(luò)基礎(chǔ)設(shè)施解決方案,并進(jìn)行原型機(jī)研發(fā),這一體系結(jié)構(gòu)利用了網(wǎng)絡(luò)功能虛擬化(NFV)技術(shù)。協(xié)議于8月15號在中國北京2014年度國際移動互聯(lián)網(wǎng)大會上簽署,這一大會是由工業(yè)和信息化部以及包括中國移動在內(nèi)的中國三家主要運(yùn)營商組織和協(xié)辦的。   Altera通信業(yè)務(wù)部副總裁兼總經(jīng)理Francis Chow出席了此次活動,介紹了如何利用Altera FPGA技術(shù)支持更加綠色的
          • 關(guān)鍵字: Altera  中國移動  C-RAN  

          Altera 2014年度技術(shù)巡展展示第10代最新產(chǎn)品和突破性技術(shù)

          •   Altera®公司今天宣布,從2014年9月到11月,將在亞太地區(qū)中國、臺灣、韓國、新加坡、馬來西亞和印度的14個城市舉辦Altera 2014年度技術(shù)巡展——免費(fèi)的系列技術(shù)研討會。研討會將展示Altera最新的FPGA、SoC以及突破性技術(shù)。關(guān)于此次系列研討的詳細(xì)信息,或者需要注冊參加此次活動,請?jiān)L問http://www.altera.com.cn/techroadshow2014。   本年度技術(shù)巡展關(guān)注的主題是“Silicon Convergence
          • 關(guān)鍵字: Altera  FPGA  SoC  

          Altera與百度展開合作在云數(shù)據(jù)中心使用FPGA加速

          •   Altera公司與百度——中國最大的在線搜索引擎,在深度學(xué)習(xí)應(yīng)用中使用FPGA和卷積神經(jīng)網(wǎng)絡(luò)(CNN)算法上展開合作,這將對開發(fā)更準(zhǔn)確、更快的在線搜索功能起到關(guān)鍵作用。Altera將在2014年9月22號紐約舉行的華爾街大會高性能計(jì)算(HPC)上演示與百度展開的合作工作。   Altera-百度展臺(#215B展位)展示了使用FPGA加速CNN能夠非??焖俚膶?shí)現(xiàn)圖像分類。對于圖像分類和識別任務(wù)等關(guān)鍵搜索功能,CNN被認(rèn)為是目前最新而且一直以來非常準(zhǔn)確的技術(shù)。百度采用了Alte
          • 關(guān)鍵字: Altera  百度  SoC  

          英蓓特科技推出功能完善的SoC FPGA開發(fā)套件Lark Board

          •   英蓓特科技日前宣布推出基于Altera Cyclone® V SoC的高性能開發(fā)板Lark Board。Lark Board專為大容量數(shù)據(jù)應(yīng)用的開發(fā)而設(shè)計(jì),適用于汽車、醫(yī)療設(shè)備、視頻監(jiān)控和工業(yè)控制等領(lǐng)域。   Altera大中華銷售總監(jiān)Jeff Li表示:“Lark Board的問世使開發(fā)人員能夠更加高效地利用Cyclone V SoC在架構(gòu)、密度和性能上的優(yōu)勢,這為他們進(jìn)行嵌入式系統(tǒng)設(shè)計(jì)開發(fā)提供了一個功能完整且強(qiáng)大的開發(fā)平臺。”   Lark Board采用5CS
          • 關(guān)鍵字: Altera  SoC  FPGA  

          富士施樂公司授予Altera 2014年度優(yōu)秀合作伙伴獎

          •   Altera公司今天宣布,獲得富士施樂有限公司2014年度優(yōu)秀合作伙伴獎。富士施樂公司總部位于日本,在亞太地區(qū)開發(fā)、生產(chǎn)并銷售靜電復(fù)印(或者電子照相復(fù)印)以及文檔相關(guān)產(chǎn)品和服務(wù)。這是Altera連續(xù)第二年獲得富士施樂公司的優(yōu)秀合作伙伴獎,Altera FPGA和SoC可編程邏輯器件和技術(shù)以其優(yōu)異的技術(shù)、極高的性價比和出眾的交付能力而再次獲得這一最高榮譽(yù)。   富士施樂有限公司副總裁兼采購部執(zhí)行總經(jīng)理Tomoyuki Matsuura評論說:“多年以來,Altera一直為我們的業(yè)務(wù)提供可靠
          • 關(guān)鍵字: Altera  FPGA  SoC  

          Mouser榮獲優(yōu)秀MCU分銷渠道企業(yè)大獎

          •   半導(dǎo)體與電子元器件業(yè)頂尖工程設(shè)計(jì)資源與授權(quán)分銷商貿(mào)澤電子(Mouser Electronics)宣布榮獲《中國電子報(bào)》優(yōu)秀MCU分銷渠道企業(yè)大獎,該獎項(xiàng)評選基于中國MCU分銷行業(yè)總體概況的多角度分析,綜合分銷渠道在功能、類型、設(shè)計(jì)、管理、風(fēng)險(xiǎn)應(yīng)對和服務(wù)等方面的表現(xiàn)進(jìn)行嚴(yán)格評分,最終評選出獲獎公司。Mouser以廣大工程師的利益為己任的原則,竭盡全力為中國工程師提供最快捷供貨和最優(yōu)質(zhì)的支持服務(wù)。   “作為一流的半導(dǎo)體和電子元器件授權(quán)分銷商,Mouser的e化供應(yīng)鏈服務(wù)擅長于以最快的速度提
          • 關(guān)鍵字: 貿(mào)澤電子  Altera  ADI  
          共566條 10/38 |‹ « 8 9 10 11 12 13 14 15 16 17 » ›|

          altera介紹

          Altera 的可編程解決方案幫助系統(tǒng)和半導(dǎo)體公司快速高效的實(shí)現(xiàn)創(chuàng)新,突出產(chǎn)品優(yōu)勢,贏得市場競爭。 自二十年前發(fā)明世界上第一個可編程邏輯器件開始,Altera 公司 (NASDAQ:ALTR) 秉承了創(chuàng)新的傳統(tǒng),是世界上"可編程芯片系統(tǒng)" (SOPC) 解決方案倡導(dǎo)者。Altera 公司總部位于美國加州的圣何塞,并在全球的14個國家中擁有近2000名員工,其2005年度的年收入高達(dá)11.23億美 [ 查看詳細(xì) ]

          相關(guān)主題

          熱門主題

          DP-MCU/Altera    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();