<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> altera

          Altera推出業(yè)界第一款Serial RapidIO Gen2解決方案

          • 2011年9月27號,北京——Altera公司 (NASDAQ: ALTR) 今天宣布,開始提供業(yè)界第一款基于Serial RapidIO Gen2 FPGA的解決方案,進一步提高下一代3G和4G無線基站的帶寬,鏈路更加靈活。Altera成功的實現(xiàn)了Stratix IV GX FPGA中的RapidIO MegaCore 功能IP內(nèi)核與集成器件技術(shù)公司 (IDT) Serial RapidIO Gen 2交換機的互操作性。Altera成熟的Serial RapidIO Gen2解決方案為高性能通信系統(tǒng)中
          • 關(guān)鍵字: Altera  FPGA  

          Altera演示第一款基于模型的FPGA浮點DSP工具

          •   Altera公司日前演示了使用FPGA的浮點DSP新設(shè)計流程,這是業(yè)界第一款基于模型的浮點設(shè)計工具,支持在FPGA中實現(xiàn)復數(shù)浮點DSP算法。伯克萊設(shè)計技術(shù)公司 (Berkeley Design Technology, Inc, BDTI) 進行的獨立分析驗證了能夠在Altera 的Stratix 和Arria FPGA系列中簡單方便的高效實現(xiàn)高性能浮點DSP設(shè)計。   
          • 關(guān)鍵字: Altera  FPGA  

          Altera演示業(yè)界第一款基于模型的FPGA浮點DSP工具

          • Altera公司 (NASDAQ: ALTR) 今天演示了使用FPGA的浮點DSP新設(shè)計流程,這是業(yè)界第一款基于模型的浮點設(shè)計工具,支持在FPGA中實現(xiàn)復數(shù)浮點DSP算法。伯克萊設(shè)計技術(shù)公司 (Berkeley Design Technology, Inc, BDTI) 進行的獨立分析驗證了能夠在Altera 的Stratix?和Arria? FPGA系列中簡單方便的高效實現(xiàn)高性能浮點DSP設(shè)計。
          • 關(guān)鍵字: Altera  DSP  

          Altera樹立新里程碑發(fā)布首款28nmFPGA開發(fā)套件

          •   Altera公司日前宣布開始提供第一款帶有28-nm FPGA的開發(fā)套件——Stratix V GX FPGA信號完整性套件,在推動業(yè)界28-nm FPGA發(fā)展方面樹立了新里程碑。這一全功能套件支持設(shè)計工程師加速高性能系統(tǒng)的設(shè)計和開發(fā),滿足了業(yè)界對提高帶寬的需求。Stratix V GX FPGA信號完整性開發(fā)套件為用戶提供的平臺能夠測量并評估從600 Mbps到12.5 Gbps的收發(fā)器鏈路性能。  
          • 關(guān)鍵字: Altera  FPGA  

          Altera發(fā)布業(yè)界第一款28-nm FPGA開發(fā)套件

          • 2011年9月7號,北京——Altera公司(NASDAQ:ALTR)今天宣布開始提供第一款帶有28-nm FPGA的開發(fā)套件——Stratix V GX FPGA信號完整性套件,在推動業(yè)界28-nm FPGA發(fā)展方面樹立了新里程碑。這一全功能套件支持設(shè)計工程師加速高性能系統(tǒng)的設(shè)計和開發(fā),滿足了業(yè)界對提高帶寬的需求。Stratix V GX FPGA信號完整性開發(fā)套件為用戶提供的平臺能夠測量并評估從600 Mbps到12.5 Gbps的收發(fā)器鏈路性能。
          • 關(guān)鍵字: Altera  FPGA  Stratix V GX   

          Altera支持28Gbps的FPGA適于下一代100G以上系統(tǒng)

          •   Altera日前宣布開始發(fā)售世界上第一款具有28-Gbps收發(fā)器的FPGA。Stratix V GT器件是業(yè)界目前為止帶寬最大、性能最好的FPGA。這一業(yè)界領(lǐng)先的創(chuàng)新Stratix V GT FPGA技術(shù)為前沿通信系統(tǒng)設(shè)計人員量身定做,幫助他們盡快實現(xiàn)市場解決方案,以滿足越來越高的網(wǎng)絡(luò)帶寬要求。   
          • 關(guān)鍵字: Altera  FPGA  

          Altera發(fā)售世界上第一款支持28-Gbps的FPGA

          • 2011年8月25號,北京——Altera公司(NASDAQ: ALTR)今天宣布開始發(fā)售世界上第一款具有28-Gbps收發(fā)器的FPGA。Stratix V GT器件是業(yè)界目前為止帶寬最大、性能最好的FPGA。這一業(yè)界領(lǐng)先的創(chuàng)新Stratix V GT FPGA技術(shù)為前沿通信系統(tǒng)設(shè)計人員量身定做,幫助他們盡快實現(xiàn)市場解決方案,以滿足越來越高的網(wǎng)絡(luò)帶寬要求。
          • 關(guān)鍵字: Altera  FPGA  

          Altera、Apical和AltaSens聯(lián)合發(fā)布HD WDR視頻監(jiān)控芯片組

          • Altera公司、Apical有限公司以及AltaSens有限公司日前宣布,開始提供業(yè)界第一款HD WDR視頻監(jiān)控芯片組。這一獨特的芯片組結(jié)合了Altera Cyclone? IV E FPGA和安全芯片,支持Apical的HD WDR全圖像信號處理(ISP)流水線IP和AltaSens的1080p60 A3372E3-4T圖像傳感器。這一獨特的解決方案能夠方便的使用Apical IP,降低了用戶在全傳感器處理解決方案上的風險。
          • 關(guān)鍵字: Altera  視頻監(jiān)控  芯片  

          element14亞太區(qū)半導體產(chǎn)品組合數(shù)量翻倍

          •   首個融合電子商務(wù)與在線社區(qū)的電子組件分銷商e絡(luò)盟母公司element14今天宣布,其擁有13萬電子產(chǎn)品的庫存已經(jīng)將半導體產(chǎn)品的庫存提高一倍,從而為亞太區(qū)提供最全面的芯片選擇。這些芯片來自于這個行業(yè)領(lǐng)先的公司,其中包括德州儀器(TI)、ADI、美國國家半導體(National Semiconductor)、意法半導體(ST)、美國微芯科技(Microchip)和飛思卡爾半導體(freescale)。
          • 關(guān)鍵字: e絡(luò)盟  芯片  Altera  

          基于FPGA和 C8051F020 的915 MHz射頻讀卡器設(shè)計

          • 摘要:參照ISO/IEC18000-6TypeB協(xié)議設(shè)計了一款工作頻率為915MHz的射頻讀卡器,采用FPGA完成協(xié)議中規(guī)定...
          • 關(guān)鍵字: 射頻識別  讀卡器  altera  

          Altera MIPS聯(lián)手SLS發(fā)布業(yè)界首款FPGA軟核處理器

          •   近日Altera公司、MIPS科技公司以及System Level Solutions (SLS) 公司聯(lián)合推出了MIPS-Based?、FPGA優(yōu)化軟核處理器,適用于Altera FPGA以及ASIC器件。MP32處理器是MIPS?兼容應(yīng)用類處理器,繼承了業(yè)界規(guī)模最大的軟件開發(fā)工具以及操作系統(tǒng)支持生態(tài)系統(tǒng)。MP32處理器是業(yè)界第一款基于FPGA的軟核處理器,由Wind River公司的VxWorks RTOS和MIPS Navigator ICS軟件開發(fā)套裝提供支持。
          • 關(guān)鍵字: Altera  FPGA  

          Altera、MIPS以及SLS公司聯(lián)合發(fā)布MP32內(nèi)核

          •   Altera公司 (NASDAQ: ALTR)、MIPS科技公司(NASDAQ: MIPS) 以及System Level Solutions (SLS) 公司今天推出了MIPS-Based?、FPGA優(yōu)化軟核處理器,適用于Altera FPGA以及ASIC器件。MP32處理器是MIPS?兼容應(yīng)用類處理器,繼承了業(yè)界規(guī)模最大的軟件開發(fā)工具以及操作系統(tǒng)支持生態(tài)系統(tǒng)。
          • 關(guān)鍵字: Altera  MP32內(nèi)核  

          Altera在FPGA上導入光傳輸

          •   LSI接口終于要實現(xiàn)“光纖”化了。美國阿爾特拉(Altera)公布了在FPGA中導入光纖接口的計劃。預(yù)定在2011年內(nèi)采用試制芯片進行演示,2012年以后產(chǎn)品化。產(chǎn)品主要面向高清視頻傳輸、云計算、三維游戲以及高性能視頻監(jiān)控等用途。在這些產(chǎn)品中,除了主板上的LSI間布線外,還可廣泛地用于機殼內(nèi)布線等用途。  
          • 關(guān)鍵字: Altera  FPGA  

          基于DSP Builder的子帶分解自適應(yīng)濾波器的FPGA實現(xiàn)

          • 自適應(yīng)濾波器已經(jīng)廣泛應(yīng)用于信道均衡、回聲取消、系統(tǒng)識別、頻譜估計等各個方面?;谧訋Х纸獾淖赃m應(yīng)濾波...
          • 關(guān)鍵字: 子帶分解  自適應(yīng)濾波器  FPGA  Altera  

          Altera突破半導體業(yè)界集成電路晶體管記錄

          •   Altera公司今天宣布,公司在集成電路中封裝了有史以來最多的晶體管,在半導體技術(shù)上建立了業(yè)界里程碑。Altera的28-nm Stratix® V FPGA是業(yè)界第一款具有39億晶體管的半導體器件。這一功能水平為系統(tǒng)設(shè)計人員提供了前所未有的性能。Altera的IC工程副總裁Bradley Howe評論說:“Altera在2010年年終投片Stratix V FPGA時,便已經(jīng)打破了晶體管的記錄。按照摩爾定律的快速發(fā)展規(guī)律,可編程邏輯一直是推動半導體技術(shù)創(chuàng)新的前沿力量。實現(xiàn)這樣的里
          • 關(guān)鍵字: Altera  集成電路  晶體管  
          共568條 22/38 |‹ « 20 21 22 23 24 25 26 27 28 29 » ›|

          altera介紹

          Altera 的可編程解決方案幫助系統(tǒng)和半導體公司快速高效的實現(xiàn)創(chuàng)新,突出產(chǎn)品優(yōu)勢,贏得市場競爭。 自二十年前發(fā)明世界上第一個可編程邏輯器件開始,Altera 公司 (NASDAQ:ALTR) 秉承了創(chuàng)新的傳統(tǒng),是世界上"可編程芯片系統(tǒng)" (SOPC) 解決方案倡導者。Altera 公司總部位于美國加州的圣何塞,并在全球的14個國家中擁有近2000名員工,其2005年度的年收入高達11.23億美 [ 查看詳細 ]

          相關(guān)主題

          熱門主題

          DP-MCU/Altera    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();