<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> altera

          華禹公司在P1200便攜式手持機(jī)中選用MAX IIZ CPLD

          •   Altera宣布,深圳市華禹高科技有限公司在其新的P1200便攜式手持機(jī)中選用了MAX IIZ CPLD。之所以選用Altera MAX IIZ CPLD,是因?yàn)樗坏梢匝杆侔踩貙?shí)現(xiàn)新特性和功能,而且還具有最低的功耗和最小的電路板面積,該器件管理P1200便攜式手持機(jī)中的多個(gè)接口,包括射頻識(shí)別(RFID)讀卡器、紅外數(shù)據(jù)協(xié)會(huì)(IRDA)傳感器、藍(lán)牙接口以及LED控制端口等。該P(yáng)1200便攜式手持機(jī)已于5月1日正式在杭州公交自行車項(xiàng)目中使用,并將會(huì)在8月應(yīng)用于北京奧運(yùn)的身份識(shí)別,物流領(lǐng)域以及公交等小
          • 關(guān)鍵字: Altera  CPLD  華禹  手持機(jī)  

          基于FPGA的USB2.0虛擬邏輯分析儀的設(shè)計(jì)與實(shí)現(xiàn)

          •        基于FPGA的USB2.0高速、低成本的虛擬邏輯分析儀的設(shè)計(jì)原理與實(shí)現(xiàn)方法。重點(diǎn)介紹了邏輯分析儀的觸發(fā)方式設(shè)計(jì)以及利用CP2102芯片構(gòu)建USB接口、實(shí)現(xiàn)系統(tǒng)與PC通信的方法。 關(guān)鍵詞:虛擬邏輯分析儀;FPGA;觸發(fā)設(shè)計(jì);USB2.0;CP2102 引言         傳統(tǒng)的邏輯分析儀體積龐大、價(jià)格昂貴、通道數(shù)目有限,并且在數(shù)據(jù)采集、傳輸、存儲(chǔ)、顯示等方面
          • 關(guān)鍵字: FPGA  USB2.0  虛擬邏輯分析儀  數(shù)據(jù)采集  Altera  

          Altera為SOPC Builder工具推出32位V1 ColdFire軟核

          •   為幫助系統(tǒng)級(jí)設(shè)計(jì)人員在FPGA軟核處理器上有更多的選擇,Altera公司(NASDAQ: ALTR)今天宣布,F(xiàn)reescale將為SOPC Builder工具推出32位V1 ColdFire軟核。為迅速方便的使用Altera® Cyclone® III FPGA建立系統(tǒng)級(jí)設(shè)計(jì),設(shè)計(jì)人員現(xiàn)在使用SOPC Builder工具時(shí),可以選擇Freescale®、ARM®或者Altera軟核處理器以及50多種其他的知識(shí)產(chǎn)權(quán)(IP)模塊。   SOPC Builder是獨(dú)特的A
          • 關(guān)鍵字: Altera  SOPC Builder  軟核  Freescale  FPGA  

          Altera Nios II嵌入式評(píng)估套件榮獲技術(shù)選擇獎(jiǎng)

          •   2008年6月2日北京,Altera公司宣布,Cyclone III版Nios II嵌入式評(píng)估套件獲得兩項(xiàng)2008年度技術(shù)選擇獎(jiǎng)——eg3.com的FPGA和工具類編輯選擇獎(jiǎng)和讀者選擇獎(jiǎng)。   技術(shù)選擇獎(jiǎng)授予創(chuàng)新技術(shù)以及通過實(shí)踐努力幫助工程師應(yīng)用這些新技術(shù)的公司。技術(shù)選擇獎(jiǎng)涉及到關(guān)鍵技術(shù)領(lǐng)域,包括虛擬化技術(shù)、嵌入式處理器、嵌入式工具、FPGA和工具、無線和MicroTCA等。   Nios II嵌入式評(píng)估套件是功能豐富的低成本平臺(tái),以快速簡(jiǎn)單的“動(dòng)手實(shí)踐&rdq
          • 關(guān)鍵字: Altera  Nios II  嵌入式  FPGA  

          Altera Nios II嵌入式評(píng)估套件榮獲技術(shù)選擇獎(jiǎng)

          •   Altera公司(NASDAQ: ALTR)今天宣布,Cyclone III版Nios® II嵌入式評(píng)估套件獲得兩項(xiàng)2008年度技術(shù)選擇獎(jiǎng)——eg3.com的FPGA和工具類編輯選擇獎(jiǎng)和讀者選擇獎(jiǎng)。     技術(shù)選擇獎(jiǎng)授予創(chuàng)新技術(shù)以及通過實(shí)踐努力幫助工程師應(yīng)用這些新技術(shù)的公司。技術(shù)選擇獎(jiǎng)涉及到關(guān)鍵技術(shù)領(lǐng)域,包括虛擬化技術(shù)、嵌入式處理器、嵌入式工具、FPGA和工具、無線和MicroTCA等。     Nios II嵌入式評(píng)估套件是功能豐富的低成
          • 關(guān)鍵字: Altera  Nios  FPGA  

          Altera發(fā)布業(yè)界首款40nmFPGA

          •   Altera公司近日發(fā)布了業(yè)界首款40nmFPGA(現(xiàn)場(chǎng)可編程門陣列)和HardCopyASIC(專用集成電路)。兩者都提供收發(fā)器,在密度、性能和低功耗上遙遙領(lǐng)先。   StratixIV系列有680K邏輯單元,比Altera的StratixIII系列高兩倍,是目前市場(chǎng)上密度最大的FPGA。器件滿足了眾多市場(chǎng)對(duì)各種高端應(yīng)用的需求,例如無線和有線通信、廣播和ASIC原型開發(fā)等。
          • 關(guān)鍵字: Altera  40nm  FPGA  

          基于Nios II的MRI脊柱圖像分割系統(tǒng)

          • 一. 設(shè)計(jì)概述   1. 設(shè)計(jì)意圖   迅速發(fā)展的醫(yī)學(xué)影像技術(shù)不斷的推動(dòng)現(xiàn)代醫(yī)學(xué)進(jìn)步,CT、MRI、PET廣泛地應(yīng)用與臨床診斷分析,其作用已經(jīng)從人體組織器官解剖結(jié)構(gòu)的非侵入檢查和可視化,發(fā)展成一種用于手術(shù)計(jì)劃和仿真、手術(shù)導(dǎo)航、放療計(jì)劃和跟蹤病灶變化的基本工具,從醫(yī)學(xué)圖象中分割出解剖結(jié)構(gòu)并構(gòu)造出形狀地集合表達(dá)。   MR脊柱圖像分割的研究對(duì)于醫(yī)學(xué)圖象的計(jì)算機(jī)輔助識(shí)別及神經(jīng)病理學(xué)的臨床研究有著至關(guān)重要的作用。如果不能將脊椎準(zhǔn)確而清晰從圖像中分割和識(shí)別出來的話,那么計(jì)算機(jī)技術(shù)對(duì)于醫(yī)學(xué)臨床研究的價(jià)值是非常有
          • 關(guān)鍵字: 醫(yī)學(xué)影像  圖像分割  磁共振成像  MRI  Nios II  Altera  

          Altera發(fā)布業(yè)界首款40-nm FPGA和HardCopy ASIC

          • ?  為幫助設(shè)計(jì)人員提高集成度,進(jìn)一步創(chuàng)新,Altera公司今天發(fā)布了業(yè)界的首款40-nm FPGA和HardCopy? ASIC。Stratix? IV FPGA和HardCopy IV ASIC都提供收發(fā)器,在密度、性能和低功耗上遙遙領(lǐng)先。Stratix IV系列有680K邏輯單元(LE),比Altera的Stratix III系列高2倍,是目前市場(chǎng)上密度最大的FPGA。HardCopy IV ASIC系列在密度上和Stratix IV器件等價(jià),具有1330萬邏輯門。Alte
          • 關(guān)鍵字: Altera  40-nm FPGA   ASIC  

          FPGA挑戰(zhàn)特殊應(yīng)用,將吞食更多市場(chǎng)

          •         根據(jù)牧本定律(Makimoto’s Wave),從2007年開始的10年,進(jìn)入了在可編程性基礎(chǔ)上的客戶定制產(chǎn)品流行時(shí)代。專做標(biāo)準(zhǔn)產(chǎn)品的FPGA也在悄然分化,更加面向特定的應(yīng)用。                    
          • 關(guān)鍵字: FPGA  ASIC  USB  SPI  Xilinx  Altera    

          FPGA開始進(jìn)入40納米時(shí)代

          • 隨著對(duì)互聯(lián)網(wǎng)傳輸視頻、高速無線數(shù)據(jù)和數(shù)字電視等服務(wù)需求的不斷增長(zhǎng),設(shè)計(jì)人員需要能夠提供更高的數(shù)據(jù)速率、更高的接口帶寬和數(shù)據(jù)處理能力更強(qiáng)的解決方案,而且其功效要好。為解決這些設(shè)計(jì)挑戰(zhàn),Altera借助在收發(fā)器、存儲(chǔ)器接口、低功耗技術(shù)和FPGA內(nèi)核體系結(jié)構(gòu)上的創(chuàng)新,實(shí)現(xiàn)40-nm器件的新功能。
          • 關(guān)鍵字: fpga  altera  40納米  stratix  hardcopy  

          Altera Quartus II軟件8.0開創(chuàng)高端FPGA的性能和效能最高水平

          •   2008年5月20號(hào),北京——Altera公司(NASDAQ: ALTR)今天發(fā)布Quartus® II軟件8.0,支持公司的40-nm Stratix® IV FPGA和HardCopy® ASIC,延續(xù)了公司在設(shè)計(jì)軟件性能和效能上的領(lǐng)先優(yōu)勢(shì)。和最相近的競(jìng)爭(zhēng)軟件相比,這一版本的Quartus II軟件在高端FPGA上平均快出兩個(gè)速率等級(jí),編譯時(shí)間縮短了3倍。8.0版增加了新的效能特性,支持業(yè)界最先進(jìn)的FPGA,進(jìn)一步印證了Altera幫助FPGA設(shè)計(jì)人
          • 關(guān)鍵字: Altera  Quartus II  FPGA  

          Altera Stratix III FPGA的LVDS I/O支持SGMII

          •   Altera公司今天宣布,Stratix® III FPGA在其LVDS I/O上支持串行千兆位介質(zhì)無關(guān)接口(SGMII)。Stratix III LVDS I/O的接口速率達(dá)到1.25 Gbps,滿足SGMII嚴(yán)格的抖動(dòng)性能要求,支持不含收發(fā)器的三速以太網(wǎng)(10/100/1000 Mbps)接口。Stratix III FPGA是業(yè)界首款在LVDS引腳上支持千兆以太網(wǎng)SGMII的可編程邏輯器件,降低了每個(gè)器件的成本和功耗,提供更多的接口。   Stratix III FPGA的SGMII
          • 關(guān)鍵字: Altera  Stratix III FPGA  SGMII  以太網(wǎng)  

          基于NIOS軟核的無線傳感器網(wǎng)絡(luò)實(shí)驗(yàn)平臺(tái)硬/軟件實(shí)現(xiàn)

          •   1 引言   傳感器網(wǎng)絡(luò)中, 隨機(jī)分布的集成有傳感器、數(shù)據(jù)處理單元和通信模塊的微小節(jié)點(diǎn)通過自組織的方式構(gòu)成網(wǎng)絡(luò), 借助于節(jié)點(diǎn)中內(nèi)置的形式多樣的傳感器測(cè)量所在周邊環(huán)境中的熱、紅外、聲納、雷達(dá)和地震波信號(hào), 從而探測(cè)包括溫度、濕度、噪聲、光強(qiáng)度、壓力、土壤成分、移動(dòng)物體的大小、速度和方向等眾多我們感興趣的物質(zhì)現(xiàn)象。在通信方式上, 雖然可以采用有線、無線、紅外和光等多種形式, 但一般認(rèn)為短距離的無線低功率通信技術(shù)最適合傳感器網(wǎng)絡(luò)使用, 一般稱作無線傳感器網(wǎng)絡(luò)(WSNs) 。這種無線傳感器網(wǎng)絡(luò)中的每個(gè)傳感器
          • 關(guān)鍵字: 傳感器  數(shù)據(jù)處理單元  通信模塊  Altera  嵌入式處理器  

          給醫(yī)療電子設(shè)備開發(fā)人員的幾點(diǎn)建議

          •   醫(yī)療電子設(shè)備正變得越來越復(fù)雜,工程師在開發(fā)這些設(shè)備時(shí)也面臨越來越多的挑戰(zhàn),如何應(yīng)對(duì)這些挑戰(zhàn)?4月21日,由創(chuàng)意時(shí)代主辦,中國(guó)電子學(xué)會(huì)生物醫(yī)學(xué)電子分會(huì)協(xié)辦的2008中國(guó)國(guó)際醫(yī)療電子技術(shù)大會(huì)以下(簡(jiǎn)稱CMET2008)隆重召開。作為國(guó)內(nèi)首個(gè)關(guān)注醫(yī)療電子技術(shù)方案與發(fā)展的專業(yè)技術(shù)性論壇,本次大會(huì)吸引了包括西門子邁迪特磁共振有限公司Actel、TI、NI、Xilinx、ADI、Altera在內(nèi)國(guó)際醫(yī)療電子元器件供應(yīng)巨頭參會(huì)。與會(huì)專家就本土醫(yī)療電子設(shè)計(jì)發(fā)表了精彩的演講,并給本土醫(yī)療電子設(shè)計(jì)人員提出了一些好的建議。
          • 關(guān)鍵字: 醫(yī)療電子設(shè)備  中國(guó)國(guó)際醫(yī)療電子技術(shù)大會(huì)  西門子  西門子  TI公司  Xilinx  ADI  Altera  

          一種基于FPGA的語音密碼鎖設(shè)計(jì)(06-100)

          •   引言   電子密碼鎖系統(tǒng)主要由電子鎖體、電子密匙等部分組成,一把電子密匙里能存放多組開鎖密碼,用戶在使用過程中能夠隨時(shí)修改開鎖密碼,更新或配制鑰匙里開鎖密碼。一把電子鎖可配制多把鑰匙。語音方面的廣泛應(yīng)用,使得具有語音播放的電子密碼鎖使用起來更加方便。語音密碼鎖的體積小、保密性能好、使用方便,是用在保險(xiǎn)箱、電話或是房門上不可少的部分。   本文介紹的基于FPGA的語音密碼鎖電路具有顯示接口,顯示時(shí)可以是明文也可以是密文星號(hào)。由于FPGA具有ISP功能,當(dāng)用戶需要更改時(shí),如增加口令位數(shù)和更改口令權(quán)限管
          • 關(guān)鍵字: Altera  FPGA  語音密碼鎖  
          共568條 31/38 |‹ « 29 30 31 32 33 34 35 36 37 38 »

          altera介紹

          Altera 的可編程解決方案幫助系統(tǒng)和半導(dǎo)體公司快速高效的實(shí)現(xiàn)創(chuàng)新,突出產(chǎn)品優(yōu)勢(shì),贏得市場(chǎng)競(jìng)爭(zhēng)。 自二十年前發(fā)明世界上第一個(gè)可編程邏輯器件開始,Altera 公司 (NASDAQ:ALTR) 秉承了創(chuàng)新的傳統(tǒng),是世界上"可編程芯片系統(tǒng)" (SOPC) 解決方案倡導(dǎo)者。Altera 公司總部位于美國(guó)加州的圣何塞,并在全球的14個(gè)國(guó)家中擁有近2000名員工,其2005年度的年收入高達(dá)11.23億美 [ 查看詳細(xì) ]

          相關(guān)主題

          熱門主題

          DP-MCU/Altera    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();